《数字逻辑试卷b.pdf》由会员分享,可在线阅读,更多相关《数字逻辑试卷b.pdf(3页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、答_班级_安阳工学院数字逻辑课程试卷安阳工学院数字逻辑课程试卷题号得分阅卷人 2012 201220132013学年学年 第第 一一 学期学期一二三四五六总分2下列四种类型的逻辑门中,可以用实现三种基本逻辑运算。()A、与门B、或门C、非门D、与非门3下列等式成立的是。()A、A1=AB、A0=AC、A+AB=BD、A+AB=A438 译码器(74LS138)的惟一输出有效电平是电平。()_业_专_:号_座_:院号学学_:_名_姓要(A)高(B)低(C)三态(D)任意得 分一、填空题(每空一、填空题(每空 1 1 分,共分,共 2020 分)分)5设F AB CD,则它的反函数为。(1由 4
2、个触发器构成计数器,该计数器可能的最大计数模值是_。A、F B CD AB、F (A B)(C D)C、F (A B)(C D)2给 36 个字符编码,至少需要位二进制数。6直接复位端的含义是。(不3在组合逻辑电路中,当输入信号改变状态时,输出端可能出现的虚假过渡干扰脉冲的现(A)与 CP 无关(B)与 CP 同步(C)上升沿有效(D)下降沿有效象称为。7时序逻辑电路中一定包含。(4三态逻辑门输出有三种状态:0 态,1 态和态。(A)触发器(B)组合逻辑电路(C)数据分配器(D)译码器内5十进制数 15 的 8421BCD 码表示为_。8十六选一数据选择器,其地址输入(选择控制)端有个。(6十
3、进制数 25.5 对应的二进制数为,十六进制数为_。(A)2(B)3(C)4(D)6=1,则必须使。(7逻辑代数又称为布尔代数,具有三种基本运算类型,即、三种。9JK 触发器在 CP 脉冲作用下,欲使Qn1A、J=1,K=0B、J=0,K=0C、J=0,K=1D、J=1,K=18T 触发器的特征方程是,D 触发器的特征方程是,对于 JK 触10属于时序逻辑电路的是。(线发器,若 J=K,则可完成触发器的逻辑功能。A、数据比较器B、寄存器C、加法器D、编码器9PLD 指的是,GAL 指的是。得 分10把高电平作为逻辑 1,低电平作为逻辑 0 的赋值方法称作逻辑赋值。三、判断题(每小题三、判断题(
4、每小题 1 1 分,共分,共 1010 分)分)11TTL 电路的电源是V,高电平 1 对应的电压范围是V。1计数模为 2n 的扭环计数器所需的触发器为n 个。(封12组合逻辑电路没有功能,因此,它是由组成。2若逻辑方程 AB=AC 成立,则 B=C。(得 分二、单项选择题(每小题二、单项选择题(每小题 1 1 分,共分,共 1010 分)分)3一个逻辑函数的全部最小项之积恒等于1。(4CMOS 与非门的未用输入端应连接在高电平上。(1逻辑函数F A(A B)的值是。()密5Mealy 型时序电路的输出只与当前的外部输入有关。(A、BB、AC、A BD、A+B6 对于逻辑变量的取值,1 比 0
5、 大。(_))_:号座_:题号学_答_:名要姓级班不_内_业专线_封_密院学_7D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小。()8计数器除了可以对输入脉冲进行计数,还能作为分频器用。()9优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。()4根据 CP、J、K 的波形画出 Q 端波形,假设初态为零。(CP 下降沿有效)10八路数据分配器的地址输入(选择控制)端有8 个。()得 分四、化简题、作图题(每小题四、化简题、作图题(每小题 5 5 分,共分,共 2020 分)分)线1用公式法化简下面函数为最简“与或”式。F1 ACD BC BD AB AC BC得 分五、
6、设计题(每小题五、设计题(每小题 1010 分,共分,共 3030 分)分)封1用四选一数据选择器实现三变量多数表决器。2画出函数F(ABCD)(0,1,2,6,7,12,13,15)的卡诺图,并化简为最简“与或”表达式。密3画出函数F(ABCD)(0,2,3,4,6,12,15)(7,d8,10,11,14)的卡诺图,并化简为最简“与或”表达式。_:号座_:题号学_答_:名要姓级班不_内_业专线_封_密院学_2试用与或非门设计一个组合电路,当输入的8421BCD 码小于或等于 5 时,输出为 1,否则输出为 0。线封3用 74LS161 的同步预置端构成六进制计数器。密得 分六、分析题(共六、分析题(共 1010 分)分)1分析时序电路,要求通过分析列出时钟方程、输出方程、驱动方程、状态方程、次态表并画出状态转移图,验证是否具备自启动特性。设Q2Q1Q0的初态为 000。_