《数字电路译码与译码器学习教案.pptx》由会员分享,可在线阅读,更多相关《数字电路译码与译码器学习教案.pptx(27页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、数字电路译码与译码器数字电路译码与译码器第一页,共27页。2 2a)a)译码器的基本功能译码器的基本功能各类各类BCDBCD码制或二进制信号相互码制或二进制信号相互(xingh)(xingh)转转换换c)译码器的扩展译码器的扩展(kuzhn)使用使用d)数字数字(shz)显示译码器显示译码器 用较低位数译码器实现任意位数译码用较低位数译码器实现任意位数译码 利用译码器实现任意逻辑函数利用译码器实现任意逻辑函数 4 4线线-2-2线编码线编码2 2线线4 4线译码线译码 8 8线线-3-3线编码线编码3 3线线8 8线译码线译码 1616线线-4-4线编码线编码4 4线线1616线译码线译码 1
2、010线线-4-4线编码线编码4 4线线1010线译码线译码 二进制译码器二进制译码器二二十进制译码器十进制译码器 多位二进制信号多位二进制信号全译码(无伪码输入)全译码(无伪码输入)部分译码部分译码拒绝伪码拒绝伪码不拒绝伪码不拒绝伪码 各类各类BCDBCD码制信号码制信号b)码制转换译码器码制转换译码器第1页/共27页第二页,共27页。3 3e)二进制译码器二进制译码器译码输入译码输入(shr)(shr):n n位二进制代码位二进制代码译码输出译码输出(shch)m(shch)m位控制信息:位控制信息:m=2m=2n n译码规则:对应译码规则:对应(duyng)(duyng)输入的一组二进制
3、代码有且输入的一组二进制代码有且仅有一个输出端为有效电平,其余输出端为相反电平仅有一个输出端为有效电平,其余输出端为相反电平第2页/共27页第三页,共27页。4 4译码器译码器二进制译码器二进制译码器 译码输入译码输入(shr)译码输出译码输出 2位二进制译码器位二进制译码器 译码输入译码输入 译码输出译码输出 a1 a0 y0 y1 y2 y3 0 0 0 1 1 1 0 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 02位二进制译码器位二进制译码器 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1y0 y1 y2 y3a1 a00 0 1 0 0 0
4、有效有效(yuxio)(yuxio)电平为电平为“1”“1”有效有效(yuxio)(yuxio)电平为电平为“0”“0”第3页/共27页第四页,共27页。5 54.5.2 4.5.2 集成集成(j(j chn)chn)译码器译码器当使能输入端当使能输入端EIEI有效时,对应每一组输入代码,只有有效时,对应每一组输入代码,只有其译码对应的一个输出其译码对应的一个输出(shch)(shch)端为有效输出端为有效输出(shch)(shch),其余输出,其余输出(shch)(shch)端均为无效输出端均为无效输出(shch)(shch)。n n 个个输入输入(shr(shr)端端若干个若干个使能输使能
5、输入端入端EIEI2 2n n个输个输出端出端以二进制集成译码器为代表以二进制集成译码器为代表1.集成译码器框图集成译码器框图第4页/共27页第五页,共27页。6 62.2.集成译码器典型集成译码器典型(dinxng)(dinxng)产品产品a)双双24线译码器线译码器 74139两个两个(lin)完全独立完全独立 24 线二进线二进制译码器;制译码器;译码输出低电平有效;译码输出低电平有效;1个低电平有效译码使能端;个低电平有效译码使能端;封装:封装:DIP16;第5页/共27页第六页,共27页。7 72.2.集成译码器典型集成译码器典型(dinxng)(dinxng)产品产品b)38线译码
6、器线译码器 74138单单3 38 8线二进制译码器;线二进制译码器;译码输出译码输出(shch)(shch)低电平有低电平有效;效;2 2个低电平有效译码使能端和个低电平有效译码使能端和1 1个高电平有效译码使能端;个高电平有效译码使能端;封装:封装:DIP16DIP16;第6页/共27页第七页,共27页。8 82.2.集成译码器典型集成译码器典型(dinxng)(dinxng)产品产品c)410线译码器线译码器 74145、7442、7443、7444单个单个 410线译码器;线译码器;分别为分别为 8421BCD(74145)、)、8421BCD(7442)、余)、余3码(码(7443)
7、、余)、余3格雷码格雷码输入(输入(7444););译码输出译码输出(shch)低电平有效低电平有效(74145同时为同时为OC 输出输出(shch)););无译码使能端;无译码使能端;封装:封装:DIP16;第7页/共27页第八页,共27页。9 92.2.集成集成(j chn)(j chn)译码器典型译码器典型产品产品d)416线译码器线译码器 74154单个单个416线译码器;线译码器;译码输出译码输出(shch)低电平有效;低电平有效;2个低电平有效译码使能端个低电平有效译码使能端封装:封装:DIP24;第8页/共27页第九页,共27页。10103.3.集成集成(j chn)(j chn
8、)译码器译码器7413874138功能表及其功能表及其应用应用a)a)7413874138框图框图(kungt)(kungt)与内与内部电路部电路 3 3个个输输入入(s sh h r r)端端3 3个个控控制制端端8 8个个输输出出端端第9页/共27页第十页,共27页。1111b)b)7413874138集成集成(j chn)(j chn)译码器功能表译码器功能表输输 入入输输 出出G G1 1G G2A2AG G2B2BA AB BC CY Y0 0Y Y1 1Y Y2 2Y Y3 3Y Y4 4Y Y5 5Y Y6 6Y Y7 7H HH HH HH HH HH HH HH HH HX
9、XH HH HH HH HH HH HH HH HH HL LH HH HH HH HH HH HH HH HH HL LL LL LL LL LL LH HH HH HH HH HH HH HH HL LL LL LL LH HH HL LH HH HH HH HH HH HH HL LL LL LH HL LH HH HL LH HH HH HH HH HH HL LL LL LH HH HH HH HH HL LH HH HH HH HH HL LL LH HL LL LH HH HH HH HL LH HH HH HH HL LL LH HL LH HH HH HH HH HH HL
10、LH HH HH HL LL LH HH HL LH HH HH HH HH HH HL LH HH HL LL LH HH HH HH HH HH HH HH HH HH HL L第10页/共27页第十一页,共27页。1212c)c)7413874138基本基本(jbn)(jbn)应用应用d)d)用用7413874138实现实现(shxin)4(shxin)41616线译码(留作习线译码(留作习题)题)第11页/共27页第十二页,共27页。13例:用例:用38译码器译码器构成构成(guchng)416译码器译码器X0-X3X0-X3:译码输入:译码输入(shr)(shr)E E:译码控制:译
11、码控制(kngzh)(kngzh)E=0E=0,译码,译码 E=1 E=1,禁止译码,禁止译码X X3 3-X-X0 0:0000-01110000-0111,第一片工作第一片工作X X3 3-X-X0 0:1000-11111000-1111第二片工作第二片工作000-111000-111 译码输入译码输入0 0 0 0 1 10 0 0 0 0 0000-111000-111 译码输入译码输入1 1 0 0 1 10 0 0 0 1 1第12页/共27页第十三页,共27页。1414d)d)译码器应用译码器应用(yngyng)(yngyng)数据分配器:相当于有多个输出的单刀多掷开关,数据分
12、配器:相当于有多个输出的单刀多掷开关,将从一个将从一个(y)数据源来的数据分时送到多个不数据源来的数据分时送到多个不同的通道上去的逻辑电路。同的通道上去的逻辑电路。数据数据(shj)(shj)分配器示意图分配器示意图第13页/共27页第十四页,共27页。1515译码器作为译码器作为(zuwi)(zuwi)数据数据分配器分配器 以以74LS13874LS138为例说明用译码器实现为例说明用译码器实现(shxin)(shxin)数据分配器数据分配器 00第14页/共27页第十五页,共27页。1616输输 入入输输 出出G1G G2B2BG G2 2A AA2A1A0Y0Y1Y2Y3Y4Y5Y6Y7
13、LLXXXXHHHHHHHHHLDLLLDHHHHHHHHLDLLHHDHHHHHHHLDLHLHHDHHHHHHLDLHHHHHDHHHHHLDHLLHHHHDHHHHLDHLHHHHHHDHHHLDHHLHHHHHHDHHLDHHHHHHHHHHD7413874138译码器作为译码器作为(zuwi)(zuwi)数据分配器时的功能表数据分配器时的功能表第15页/共27页第十六页,共27页。1717 74138工作工作(gngzu)条件条件:G1=1,G2A=G2B=0例例 用用 74138译译 码码 器器 实实 现现(shxin)函数函数用用7413874138实现任意实现任意(rny)(r
14、ny)组合逻辑函数组合逻辑函数第16页/共27页第十七页,共27页。18187413874138集成集成(j chn)(j chn)译码器功能表译码器功能表输输 入入输输 出出G G1 1G G2A2AG G2B2BC CB BA AY Y0 0Y Y1 1Y Y2 2Y Y3 3Y Y4 4Y Y5 5Y Y6 6Y Y7 7H HH HH HH HH HH HH HH HH HX XH HH HH HH HH HH HH HH HH HL LH HH HH HH HH HH HH HH HH HL LL LL LL LL LL LH HH HH HH HH HH HH HH HL LL L
15、L LL LH HH HL LH HH HH HH HH HH HH HL LL LL LH HL LH HH HL LH HH HH HH HH HH HL LL LL LH HH HH HH HH HL LH HH HH HH HH HL LL LH HL LL LH HH HH HH HL LH HH HH HH HL LL LH HL LH HH HH HH HH HH HL LH HH HH HL LL LH HH HL LH HH HH HH HH HH HL LH HH HL LL LH HH HH HH HH HH HH HH HH HH HL L3838线全译码器能产生三变量
16、函数线全译码器能产生三变量函数(hnsh)(hnsh)的全部最小项。的全部最小项。基于这一点基于这一点(y din)能够方便地实现任意三变量逻辑函数。能够方便地实现任意三变量逻辑函数。如何实现多于三变量的任意逻辑函数?如何实现多于三变量的任意逻辑函数?第17页/共27页第十八页,共27页。1919例:试用例:试用(shyng)CT74LS138(shyng)CT74LS138和与非门构成一位全加器。和与非门构成一位全加器。解解:全加器的最小项表达式应为全加器的最小项表达式应为Si=Ci+1=全加器真值表全加器真值表 输入输入 输出输出 Ai Bi Ci Si Ci+1 1 0 0 1 0 1
17、0 1 0 1 1 1 0 0 1 1 1 1 1 10 0 0 0 00 1 1 0 10 0 1 1 00 1 0 1 0第18页/共27页第十九页,共27页。20第19页/共27页第二十页,共27页。2121abcdfge1.1.数字显示数字显示(xinsh)(xinsh)框图框图2.2.半导体发光半导体发光(f un)(f un)二极管七段显示器件二极管七段显示器件共阳极共阳极(yngj)显示器显示器共阴极显示器共阴极显示器显示器分段布局图显示器分段布局图4.5.3 七段显示译码器七段显示译码器要点亮共阳极显示的某一段,如何驱动?要点亮共阳极显示的某一段,如何驱动?第20页/共27页第
18、二十一页,共27页。2222abcdfga b c d e f g1 1 1 1 1 1 00 1 1 0 0 0 01 1 0 1 1 0 1e3.3.七段数码七段数码(shm)(shm)显示原理显示原理共阴极共阴极(ynj)显示器显示器第21页/共27页第二十二页,共27页。23234.4.集成显示译码驱动器集成显示译码驱动器7447(7447(共阳极共阳极(yngj)(yngj)、7448(7448(共阴极共阴极)逻辑图逻辑图4 4个输入端个输入端3 3个控制端个控制端7 7个输出端个输出端a)a)内部电路(内部电路(4747、4848电路相同电路相同(xin tn)(xin tn),仅
19、输出有效电平不,仅输出有效电平不同)同)第22页/共27页第二十三页,共27页。2424b)b)集成显示集成显示(xinsh)(xinsh)译码器功能框图译码器功能框图7448功能功能(gngnng)框图框图ABCDagb.LTRBIBI/RBO47/48第23页/共27页第二十四页,共27页。2525c)c)集成电路集成电路(jchng-dinl)(jchng-dinl)显示译码器显示译码器74487448功能表功能表十进制十进制或功能或功能输输 入入BI/RBO输出输出字字形形LTRBIDCBAabcdefg0HHLLLLHH H H H H HL1HLLLHHL H HLLLL2HLLH
20、LHH H LH HLH3HLLH HHH H H HLLH15HHHH HHL L LLLLL消消 隐隐脉冲消隐脉冲消隐灯灯 测测 试试LL L LLLLLHLLLLLLL L LLLLLLHH H H H H HH第24页/共27页第二十五页,共27页。2626d)d)集成集成(j chn)(j chn)显示译码器显示译码器74487448控制端控制端信号作用信号作用功能功能输输 入入BI/RBO输出输出字字形形LTRBIDCBAabcdefg消消 隐隐脉冲消隐脉冲消隐灯灯 测测 试试LL L L LLLLHLLLLLLL L L LLLLLHH H H H H H H逻辑逻辑(lu j)
21、(lu j)功能功能 灭灯输入灭灯输入BI/RBOBI/RBO:该控制端有时作为输入,有时作为输出。:该控制端有时作为输入,有时作为输出。当当BI/RBOBI/RBO作输入使用且作输入使用且BI=0BI=0时,无论其他输入端是什么电时,无论其他输入端是什么电平,所有各段输出平,所有各段输出a ag g为为0 0,所以,所以(suy)(suy)字形熄灭,故称字形熄灭,故称“消隐消隐”。动态灭零输出动态灭零输出RBORBO:BI/RBOBI/RBO作为输出使用时,受控于作为输出使用时,受控于LTLT和和RBIRBI。当。当LT=1LT=1且且RBI=0RBI=0,输入代码,输入代码DCBA=000
22、0DCBA=0000时,时,RBO=0RBO=0;若;若LT=0LT=0或者或者LT=1LT=1且且RBI=1RBI=1,则,则RBO=1RBO=1。试灯输入试灯输入LTLT:当当LT=0LT=0时,时,BI/RBOBI/RBO是输出端,且是输出端,且RBO=1RBO=1,此,此时无论其他输入端是什么状态,所有各段输出时无论其他输入端是什么状态,所有各段输出a ag g均为均为1 1,显示字形显示字形8 8。动态灭零输入动态灭零输入RBIRBI:当:当LT=1LT=1,RBI=0RBI=0且输入代码且输入代码 DCBA=0000DCBA=0000时,各段输出时,各段输出a ag g均为低电平,
23、与均为低电平,与BCDBCD码相应的字形熄灭,码相应的字形熄灭,故称故称“灭零灭零”第25页/共27页第二十六页,共27页。27七段译码器七段译码器CT7447D、C、B、A:BCD码输入码输入(shr)信号信号ag:译码输出:译码输出(shch),低电平有效,低电平有效()熄灭信号输入。低电平时,输出()熄灭信号输入。低电平时,输出ag均为高电平(全灭);均为高电平(全灭);()灭零输出信号。()灭零输出信号。=0=0时,时,=0=0:试灯信号输入。当:试灯信号输入。当=1(无效)时,(无效)时,=0且且不论不论DA状态如何,状态如何,ag七段全亮。七段全亮。熄灭信号输入熄灭信号输入/灭零输出信号灭零输出信号:灭零输入信号(不显示,其它数码正常显示)。:灭零输入信号(不显示,其它数码正常显示)。=0=0(=)时,不显示数码)时,不显示数码0。第26页/共27页第二十七页,共27页。