《集成电路系列之静传输精选文档.ppt》由会员分享,可在线阅读,更多相关《集成电路系列之静传输精选文档.ppt(16页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、集成电路系列之静传输1 1本讲稿第一页,共十六页CMOS传输逻辑 NMOS传输逻辑nNMOS传输网络,无论在芯片面积,还是在速度方面,都比以恢复逻辑为基础的门电路优越得多。而且传输逻辑允许使用形式语言描述,便于自动综合,自动验证和自动测试。nCMOS传输逻辑 NMOS传输逻辑?2 2本讲稿第二页,共十六页11.1 常规常规CMOS传输门逻辑电路传输门逻辑电路 上式指出,控制变量X0和X1的一切组合都有通路,故该电路不会出现高阻态,是一个完备的网络。NMOS传输网络改变为CMOS传输网络举例:设:有一4选1数据选择器,若按NMOS传输网络原理来设计,将得,电路如图图 11.13 3本讲稿第三页,
2、共十六页11.1 常规常规CMOS传输门逻辑电路传输门逻辑电路(续续)若将NMOS传输门改为CMOS传输门,则必须添加P管,接上互补的控制信号。如下图所示。图 11.24 4本讲稿第四页,共十六页11.1 常规常规CMOS传输门逻辑电路传输门逻辑电路(续续)然而,一对一地简单替换来构造上述的4选1数据选择器是不行的。因为P管与N管之间连接线太多。图 11.35 5本讲稿第五页,共十六页11.1 常规常规CMOS传输门逻辑电路传输门逻辑电路(续续)其实,在两个传输门串联点上,P管与N管的连接点是可以省掉的。省掉以后的电路变为如右图所示电路。减少了连接点,版图得到简化。图 11.46 6本讲稿第六
3、页,共十六页11.1 常规常规CMOS传输门逻辑电路传输门逻辑电路(续续)仔细对比,可以发现这两种电路是有区别的。前一种电路的输出为:式中的下标C表示是CMOS传输门。于是,F实际上等于,而后一种电路的输出为,经过化简,它们的逻辑功能、真值表、卡诺图都是一样的。7 7本讲稿第七页,共十六页11.1 常规常规CMOS传输门逻辑电路传输门逻辑电路(续续)n前一种电路说明了在这一类CMOS传输网络中,每个传输门单元都是CMOS传输门。而后一种电路则是,传输网络作为整体来讲是CMOS的,但对每一个传输门而言并不是CMOS的。n这后一种电路不仅省掉了每一个传输门内部P管与N管之间的连接,而且允许把所有P
4、管集中在一起,把所有的N管集中在一起,有利于版图设计。比如,把8个N管一起做在P阱中,或者把8个P管一起做在N阱中,在结构上比较合理。8 8本讲稿第八页,共十六页这样设计出来的CMOS传输网络两大缺点:1)需要一批P管和一批N管。这就需要将P平面连接到N平面,那是因为输入信号I0I3既要加到N管,又要加到P管,它的布线占了很大的芯片面积。特别是对于16选1的数据选择器,那16位线必须水平垂直水平。阱与器件之间的Channel Stop也占了很多空间。因而,CMOS传输网络在面积方面比NMOS要损失很多。2)在输出端F处,所有的P管与所有的N管全部连在一起,输出电容比NMOS加倍,使得CMOS传
5、输网络的速度不及NMOS传输网络。11.1 常规常规CMOS传输门逻辑电路传输门逻辑电路(续续)9 9本讲稿第九页,共十六页11.1 常规常规CMOS传输门逻辑电传输门逻辑电(续续)n由于这两个缺点的存在,人们就不大愿意采用CMOS传输网络。可是,NMOS传输网络也有致命的缺点,电平蜕化,限制了级连数目。这就说明了,有必要开发新的CMOS传输网络。1010本讲稿第十页,共十六页11.2 CMOS差动开关晶体管逻辑差动开关晶体管逻辑(DPTL)CMOS DPTL(Differential Pass-Transistor Logic)的目的是:n消除大批的速度较慢的P管,以恢复NMOS传输网络的种
6、种优点。n发挥N阱工艺的优势。N阱是做P管的,N管是做在阱外的。把大批N管做在阱外,可以提高整个芯片的性能。1111本讲稿第十一页,共十六页11.2 CMOS差动开关晶体管逻差动开关晶体管逻(DPTL)(续续)具体的方法是,将所有的输入变量进行差分编码,再将编码过的信号通过一个差分的传输网络,然后进行译码,将它译成正确的数据。如图所示。图 11.51212本讲稿第十二页,共十六页11.2 CMOS差动开关晶体管逻差动开关晶体管逻(DPTL)(续续)n这个CMOS DPTL电路中不用P管。nDPTL电路实际上是由两组NMOS传输网络组成的。这两组采用完全相同的控制信号,但所传送的却是差分信号,一
7、组原量与一组非量。这样,尽管NMOS传输门在传输逻辑“1”时有电平蜕化现象,但终会有一组(或一路)是不蜕化的,因为它传输的是逻辑“0”。1313本讲稿第十三页,共十六页n当然,把传输“1”改为传输“0”,数据将出错。但是我们把原量与非量分别集中,再分别加到一个缓冲器的两端,把它转化为正确的极性,这就是译码。nDPTL的译码缓冲器的电路如图所示。11.2 CMOS差动开关晶体管逻辑差动开关晶体管逻辑(DPTL)(续续)n可 以 发 现,这 个 缓 冲 器 实 际 上 是 一 个 CVSL(Cascade Voltage Switch Logic,9.4)反相器。又经过一对反相器输出,加强其驱动能
8、力。图 11.61414本讲稿第十四页,共十六页n显然,这个CVSL译码器和缓冲器都是CMOS的。这样,整个DPTL电路都可认为是CMOS的。其实,在它的传输网络中,是没有P管的,但在功能上,却是CMOS的。n如果我们再回忆一下CVSL电路的基本程式,可以发现DPTL电路与CVSL电路非常相似。但是,它们并不相同,在CVSL电路中,交叉反馈的P管的任务是将另一支N逻辑树转变为等价的P树。而在DPTL电路中,交叉反馈的P管任务是译码,把两组差分传送的信号转变为统一的极性。11.2 CMOS差动开关晶体管逻差动开关晶体管逻(DPTL)(续续)1515本讲稿第十五页,共十六页11.2 CMOS差动开关晶体管逻差动开关晶体管逻(DPTL)(续续)DPTL电路的优点:1)不用P管,全是N管,速度快。2)全部用N管,连线简单,寄生参数少,硅片面积省。3)可以发挥NWell工艺的优点。4)输出电容减半,速度与NMOS传输网络一样,但没有电平蜕化的限制,具有CMOS传输网络的优点。5)由于多了一半N管,又多了一批反相器和一个译码缓冲器,所以占用的硅片面积比NMOS传输网络多。然而,当CMOS DPTL用作状态机或序列机时,本来就需要附加主从触发器,而现在可用差分锁存器来替代,故总面积增加不多。1616本讲稿第十六页,共十六页