ARM系统硬件设计.ppt

上传人:wuy****n92 文档编号:70739782 上传时间:2023-01-27 格式:PPT 页数:65 大小:606KB
返回 下载 相关 举报
ARM系统硬件设计.ppt_第1页
第1页 / 共65页
ARM系统硬件设计.ppt_第2页
第2页 / 共65页
点击查看更多>>
资源描述

《ARM系统硬件设计.ppt》由会员分享,可在线阅读,更多相关《ARM系统硬件设计.ppt(65页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、ARMARM系统硬件设计系统硬件设计第第4章章ARM系统硬件系统硬件设计设计ARMARM系统硬件设计系统硬件设计内内 容容4.1 JXARM9-2410硬件组成硬件组成4.2 最小系统的设计最小系统的设计4.3 外设及系统总线外设及系统总线4.4 印制板的设计印制板的设计4.5 硬件系统的调试硬件系统的调试ARMARM系统硬件设计系统硬件设计4.1 JXARM9-2410硬件组成硬件组成ARMARM系统硬件设计系统硬件设计S3C2410X内部结构图内部结构图ARMARM系统硬件设计系统硬件设计S3C2410X片上资源片上资源ARM920T核、工作频率核、工作频率203MHz;16KB 数据数据

2、Cache,16KB 指令指令Cache,MMU,外部存储外部存储器控制器;器控制器;LCD控制器(支持黑白、灰度、控制器(支持黑白、灰度、Color STN、TFT屏),屏),触摸屏接口;触摸屏接口;NAND FLASH控制器,控制器,SD/MMC接口支持,接口支持,4个个DMA通通道;道;3通道通道UART、1个多主个多主I2C总线控制器、总线控制器、1个个IIS总线控制总线控制器;器;4通道通道PWM定时器及一个内部定时器;定时器及一个内部定时器;117个通用个通用I/O口;口;24个外部中断源;个外部中断源;两个两个USB主主/一个一个USB从;从;8通道通道10位位ADC;实时时钟及

3、看门狗定时器等。实时时钟及看门狗定时器等。ARMARM系统硬件设计系统硬件设计S3C2410X特性特性内核内核:1.8V I/O及存储器及存储器:3.3V电源管理模式:电源管理模式:Normal、Slow、Idle、Power off 272-FBGAARMARM系统硬件设计系统硬件设计S3C2410X的引脚分布图的引脚分布图ARMARM系统硬件设计系统硬件设计S3C2410X的存储器映射的存储器映射ARMARM系统硬件设计系统硬件设计总线控制信号总线控制信号ARMARM系统硬件设计系统硬件设计SDRAM/SRAMARMARM系统硬件设计系统硬件设计NAND FlashARMARM系统硬件设计

4、系统硬件设计LCD控制信号控制信号ARMARM系统硬件设计系统硬件设计中断控制信号中断控制信号ARMARM系统硬件设计系统硬件设计DMA控制信号控制信号ARMARM系统硬件设计系统硬件设计UART控制信号控制信号ARMARM系统硬件设计系统硬件设计ADCARMARM系统硬件设计系统硬件设计IIC-BUS控制信号控制信号ARMARM系统硬件设计系统硬件设计IIS-BUS控制信号控制信号ARMARM系统硬件设计系统硬件设计触摸屏接口控制信号触摸屏接口控制信号ARMARM系统硬件设计系统硬件设计USB主接口信号主接口信号ARMARM系统硬件设计系统硬件设计USB从接口信号从接口信号ARMARM系统硬

5、件设计系统硬件设计SPI接口信号接口信号ARMARM系统硬件设计系统硬件设计GPIOARMARM系统硬件设计系统硬件设计TIMER/PWM控制信号控制信号ARMARM系统硬件设计系统硬件设计复位和时钟信号复位和时钟信号ARMARM系统硬件设计系统硬件设计JTAG测试逻辑测试逻辑ARMARM系统硬件设计系统硬件设计电源电源ARMARM系统硬件设计系统硬件设计4.2 最小系统的设计最小系统的设计1、一个嵌入式处理器是不能独立工作的,必须给它供、一个嵌入式处理器是不能独立工作的,必须给它供电、加上时钟信号、提供复位信号,如果芯片没有片电、加上时钟信号、提供复位信号,如果芯片没有片内程序存储器,则还要

6、加上存储器系统,然后嵌入式内程序存储器,则还要加上存储器系统,然后嵌入式处理器才可能工作。处理器才可能工作。2、这些提供嵌入式处理器运行所必须的条件的电路与、这些提供嵌入式处理器运行所必须的条件的电路与嵌入式处理器共同构成了这个嵌入式处理器的最小系嵌入式处理器共同构成了这个嵌入式处理器的最小系统。统。3、大多数基于、大多数基于ARM9处理器核的微控制器都有调试接处理器核的微控制器都有调试接口,这部分在芯片实际工作时不是必需的,但因为这口,这部分在芯片实际工作时不是必需的,但因为这部分在开发时很重要,所以把这部分也归入到最小系部分在开发时很重要,所以把这部分也归入到最小系统中。统中。ARMARM

7、系统硬件设计系统硬件设计最小系统框图嵌入式控制器时钟电路调试测试接口复位电路存储器电路电源电路可选,当嵌入式处理器中无存储器时,或需扩充存储器时,需加上。可选,方便调试和测试,一般都加上。ARMARM系统硬件设计系统硬件设计电源电路电源电路-概述概述电源系统为整个系统提供能量,是整个系统电源系统为整个系统提供能量,是整个系统工作的基础,具有极其重要的地位。电源系工作的基础,具有极其重要的地位。电源系统处理的好坏,将直接影响到整个系统的稳统处理的好坏,将直接影响到整个系统的稳定性、可靠性等。多电源系统的设计、电源定性、可靠性等。多电源系统的设计、电源的分配、印制板设计中电源的设计等,都是的分配、

8、印制板设计中电源的设计等,都是必须考虑的。必须考虑的。ARMARM系统硬件设计系统硬件设计电源电路电源电路-考虑的因素考虑的因素1.输入的电压范围、电流;输入的电压范围、电流;2.输出的电压、最大电流、最大功率;输出的电压、最大电流、最大功率;3.输出纹波大小;输出纹波大小;4.安全因素;安全因素;5.电池兼容和电磁干扰;电池兼容和电磁干扰;6.体积要求;体积要求;7.成本要求。成本要求。ARMARM系统硬件设计系统硬件设计电源电路电源电路-需求分析需求分析1、一般是多电源系统,、一般是多电源系统,I/O一般为一般为3.3V供电,供电,内核为内核为2.5V(S3C44B0)、)、1.8V(S3

9、C2410)或或1.25V(PXA255)供电,有可能还包含供电,有可能还包含5V或或12V等电源;等电源;2、一般将数字电源和模拟电源分别供电;一般将数字电源和模拟电源分别供电;3、要求电源纹波比较小,一般采用、要求电源纹波比较小,一般采用LDO供电;供电;ARMARM系统硬件设计系统硬件设计电源电路电源电路-芯片选型芯片选型1、有很多厂家均生产、有很多厂家均生产LDO DC-DC转换芯转换芯片,如片,如Maxim、Linear、Sipex、TI、Microchip等;等;2、转换到、转换到5V的芯片有的芯片有UA7805、TL750L05、LTC3425、REG1117-5等;等;3、转换

10、到转换到3.3V的芯片有的芯片有LT1083(7.5A)、)、LT1084(5A)、LT1085(3A)、)、LT1086(1.5A),),REG1117-3.3等;等;ARMARM系统硬件设计系统硬件设计电源电路电源电路-参考电路参考电路ARMARM系统硬件设计系统硬件设计时钟电路时钟电路1、主时钟电路、主时钟电路2、RTC时钟电路时钟电路3、主时钟及、主时钟及USB时钟滤波时钟滤波 时钟电路用于向时钟电路用于向CPU及其它电路提供工作时钟,在该系统中,及其它电路提供工作时钟,在该系统中,S3C2410X使用无源晶振,晶振的接法如下图所示使用无源晶振,晶振的接法如下图所示主时钟电路RTC时钟

11、电路主时钟及USB时钟滤波ARMARM系统硬件设计系统硬件设计时钟电路时钟电路1、根据、根据S3C2410X的最高工作频率以及的最高工作频率以及PLL电路电路的工作方式,选择的工作方式,选择12MHz的无源晶振。的无源晶振。12MHz的的晶振频率经过晶振频率经过S3C2410X片内的片内的PLL电路倍频后,电路倍频后,可达到可达到202.8MHz的频率。的频率。2、片内的、片内的PLL电路兼有频率放大和信号提纯的电路兼有频率放大和信号提纯的功能,因此,系统可以以较低的外部时钟信号功能,因此,系统可以以较低的外部时钟信号获得较高的工作频率,以降低因高速开关时钟获得较高的工作频率,以降低因高速开关

12、时钟所造成的高频噪声。所造成的高频噪声。ARMARM系统硬件设计系统硬件设计复位电路复位电路由由RC电路及施密特触发器组成:电路及施密特触发器组成:ARMARM系统硬件设计系统硬件设计JTAG调试接口电路调试接口电路1、JTAG(Joint Test Action Group,联合测试行动联合测试行动小组小组)是一种国际标准测试协议,主要用于芯片内是一种国际标准测试协议,主要用于芯片内部测试及对系统进行仿真、调试。目前大多数比较部测试及对系统进行仿真、调试。目前大多数比较复杂的器件都支持复杂的器件都支持JTAG协议,如协议,如ARM、DSP、FPGA器件等。器件等。2、标准的、标准的JTAG接

13、口是接口是4线:线:TMS、TCK、TDI、TDO,分别为测试模式选择、测试时钟、测试数据分别为测试模式选择、测试时钟、测试数据输入和测试数据输出。输入和测试数据输出。3、通过、通过JTAG接口,可对芯片内部的所有部件进行接口,可对芯片内部的所有部件进行访问,因而是开发调试嵌入式系统的一种简洁高效访问,因而是开发调试嵌入式系统的一种简洁高效的手段。目前的手段。目前JTAG接口的连接有两种标准,即接口的连接有两种标准,即14针接口和针接口和20针接口。针接口。ARMARM系统硬件设计系统硬件设计JTAG调试接口电路调试接口电路-14针接口针接口及定义及定义ARMARM系统硬件设计系统硬件设计JT

14、AG调试接口电路调试接口电路-20针接口针接口及定义及定义ARMARM系统硬件设计系统硬件设计JTAG接口电路设计接口电接口电路设计接口电路路必须接上拉20针JTAG接口ARMARM系统硬件设计系统硬件设计SDRAM接口电路设计接口电路设计SDRAM简介简介与与Flash存储器相比较,存储器相比较,SDRAM不具有掉电保持数据的特性,不具有掉电保持数据的特性,但其存取速度大大高于但其存取速度大大高于Flash存储器,且具有读存储器,且具有读/写属性,因写属性,因此此,SDRAM在系统中主要用作程序的运行空间,数据及堆栈在系统中主要用作程序的运行空间,数据及堆栈区。区。当系统启动时,当系统启动时

15、,CPU首先从复位地址首先从复位地址0 x0处读取启动代码,在处读取启动代码,在完成系统的初始化后,程序代码一般应调入完成系统的初始化后,程序代码一般应调入SDRAM中运行,中运行,以提高系统的运行速度,同时,系统及用户堆栈、运行数据以提高系统的运行速度,同时,系统及用户堆栈、运行数据也都放在也都放在SDRAM中。中。SDRAM具有单位空间存储容量大和价格便宜的优点,已广泛具有单位空间存储容量大和价格便宜的优点,已广泛应用在各种嵌入式系统中。应用在各种嵌入式系统中。SDRAM的存储单元可以理解为一的存储单元可以理解为一个电容,总是倾向于放电,为避免数据丢失,必须定时刷新个电容,总是倾向于放电,

16、为避免数据丢失,必须定时刷新(充电)。因此,要在系统中使用(充电)。因此,要在系统中使用SDRAM,就要求微处理器就要求微处理器具有刷新控制逻辑,或在系统中另外加入刷新控制逻辑电路。具有刷新控制逻辑,或在系统中另外加入刷新控制逻辑电路。S3C2410X在片内具有独立的在片内具有独立的SDRAM刷新控制逻辑,可方便刷新控制逻辑,可方便地与地与SDRAM接口。接口。ARMARM系统硬件设计系统硬件设计SDRAM接口电路设计接口电路设计SDRAM选型选型1、目前常用的、目前常用的SDRAM为为8位位/16位的数据宽度,工作电压一位的数据宽度,工作电压一般为般为3.3V。主要的生产厂商为主要的生产厂商

17、为HYUNDAI、Winbond等。他们等。他们生产的同型器件一般具有相同的电气特性和封装形式,可通生产的同型器件一般具有相同的电气特性和封装形式,可通用。用。本系统中使用本系统中使用Winbond的的57V561620或或W982516。57V561620存储容量为存储容量为4组组4M字节,工作电压为字节,工作电压为3.3V,常见常见封装为封装为54脚脚TSOP,兼容兼容LVTTL接口,支持自动刷新(接口,支持自动刷新(Auto-Refresh)和自刷新(和自刷新(Self-Refresh),),16位数据宽度。位数据宽度。ARMARM系统硬件设计系统硬件设计SDRAM接口电路设计接口电路设

18、计57V561620引引脚分布脚分布ARMARM系统硬件设计系统硬件设计SDRAM接口电路设计接口电路设计 57V561620引脚信号描述引脚信号描述ARMARM系统硬件设计系统硬件设计SDRAM接口电路设计接口电路设计SDRAM接口电路接口电路ARMARM系统硬件设计系统硬件设计FLASH接口电路设计接口电路设计FLASH简介简介Flash存储器是一种可在系统(存储器是一种可在系统(In-System)进行电擦写,掉电进行电擦写,掉电后信息不丢失的存储器。后信息不丢失的存储器。它具有低功耗、大容量、擦写速度快、可整片或分扇区在系它具有低功耗、大容量、擦写速度快、可整片或分扇区在系统编程(烧写

19、)、擦除等特点,并且可由内部嵌入的算法完统编程(烧写)、擦除等特点,并且可由内部嵌入的算法完成对芯片的操作,因而在各种嵌入式系统中得到了广泛的应成对芯片的操作,因而在各种嵌入式系统中得到了广泛的应用。用。作为一种非易失性存储器,作为一种非易失性存储器,Flash在系统中通常用于存放程序在系统中通常用于存放程序代码、常量表以及一些在系统掉电后需要保存的用户数据等。代码、常量表以及一些在系统掉电后需要保存的用户数据等。ARMARM系统硬件设计系统硬件设计FLASH接口电路设计接口电路设计FLASH选型选型常用的常用的Flash为为8位或位或16位的数据宽度,编程电压为单位的数据宽度,编程电压为单3

20、.3V。主要的生产厂商为主要的生产厂商为INTEL、ATMEL、AMD、HYUNDAI等。等。本系统中使用本系统中使用INTEL的的TE28F128J3A。TE28F128J3A存储容量为存储容量为16M字节,工作电压为字节,工作电压为3.3V,采用采用56脚脚TSOP封装或封装或48脚脚FBGA封装,封装,16位数据宽度。位数据宽度。TE28F128J3A仅需单仅需单3.3V电压即可完成在系统的编程与擦除电压即可完成在系统的编程与擦除操作,通过对其内部的命令寄存器写入标准的命令序列,可操作,通过对其内部的命令寄存器写入标准的命令序列,可对对Flash进行编程(烧写)、整片擦除、按扇区擦除以及

21、其他进行编程(烧写)、整片擦除、按扇区擦除以及其他操作。操作。ARMARM系统硬件设计系统硬件设计FLASH接口电路设计接口电路设计TE28F128J3A引脚分布引脚分布ARMARM系统硬件设计系统硬件设计FLASH接口电路设计接口电路设计TE28F128J3A引脚信号描述引脚信号描述ARMARM系统硬件设计系统硬件设计FLASH接口电路设计接口电路设计FLASH接口电路接口电路ARMARM系统硬件设计系统硬件设计4.3 外设及系统总线外设及系统总线S3C2410X最小系统最小系统+SDRAM+FLASH电路可构成一个完全电路可构成一个完全的嵌入式系统的嵌入式系统可运行于可运行于SDRAM中的

22、程序,也可以运行中的程序,也可以运行FLASH中的程序中的程序程序大小可以很大,如果将程序保存到程序大小可以很大,如果将程序保存到FLASH中,掉电后不中,掉电后不会丢失,因此,既可以通过会丢失,因此,既可以通过JTAG接口调试程序,也可以将程接口调试程序,也可以将程序烧写到序烧写到FLASH,然后运行然后运行FLASH中的程序中的程序在此基础上加入必要的接口及其他电路,就构成了具体的在此基础上加入必要的接口及其他电路,就构成了具体的S3C2410X应用系统应用系统ARMARM系统硬件设计系统硬件设计串口接口电路设计串口简介串口接口电路设计串口简介几乎所有的微控制器、几乎所有的微控制器、PC都

23、提供串行接口,使用电子工业协都提供串行接口,使用电子工业协会(会(EIA)推荐的推荐的RS-232-C标准,这是一种很常用的串行数据标准,这是一种很常用的串行数据传输总线标准。传输总线标准。早期它被应用于计算机和终端通过电话线和早期它被应用于计算机和终端通过电话线和MODEM进行远进行远距离的数据传输,随着微型计算机和微控制器的发展,不仅距离的数据传输,随着微型计算机和微控制器的发展,不仅远距离,近距离也采用该通信方式。在近距离通信系统中,远距离,近距离也采用该通信方式。在近距离通信系统中,不再使用电话线和不再使用电话线和MODEM,而直接进行端到端的连接。而直接进行端到端的连接。RS-232

24、-C标准采用的接口是标准采用的接口是9芯或芯或25芯的芯的D型插头,以常用的型插头,以常用的9芯芯D型插头为例,各引脚定义下所示:型插头为例,各引脚定义下所示:ARMARM系统硬件设计系统硬件设计串口接口电路设计串口芯片串口接口电路设计串口芯片选型选型要完成最基本的串行通信功能,实际上只需要要完成最基本的串行通信功能,实际上只需要RXD、TXD和和GND即可,但由于即可,但由于RS-232-C标准所定义的高、低电平信号与标准所定义的高、低电平信号与S3C2410X系统的系统的TTL电路所定义的高、低电平信号完全不同。电路所定义的高、低电平信号完全不同。TTL的标准逻辑的标准逻辑“1”对应对应2

25、V3.3V电平,标准逻辑电平,标准逻辑“0”对对应应0V0.4V电平,而电平,而RS-232-C标准采用负逻辑方式,标准逻标准采用负逻辑方式,标准逻辑辑“1”对应对应-5V-15V电平,标准逻辑电平,标准逻辑“0”对应对应+5V+15V电平,显然,两者间要进行通信必须经过信号电平的转电平,显然,两者间要进行通信必须经过信号电平的转换。换。目前常使用的电平转换电路为目前常使用的电平转换电路为Sipex公司的公司的SP3232E。ARMARM系统硬件设计系统硬件设计串口接口电路设计串口接口电路设计SP3232E引脚分布引脚分布ARMARM系统硬件设计系统硬件设计串口接口电路设计串口接口串口接口电路

26、设计串口接口电路电路RS232电平TTL电平ARMARM系统硬件设计系统硬件设计IIC接口电路设计接口电路设计IIC简介简介IIC总线是一种用于总线是一种用于IC器件之间连接的二线制总线。它通过器件之间连接的二线制总线。它通过SDA(串行数串行数据线)及据线)及SCL(串行时钟线)两线在连接到总线上的器件之间传送信息,串行时钟线)两线在连接到总线上的器件之间传送信息,并根据地址识别每个器件:不管是微控制器、存储器、并根据地址识别每个器件:不管是微控制器、存储器、LCD驱动器还是键驱动器还是键盘接口。盘接口。带有带有IIC总线接口的器件可十分方便地用来将一个或多个微控制器及外围总线接口的器件可十

27、分方便地用来将一个或多个微控制器及外围器件构成系统。尽管这种总线结构没有并行总线那样大的吞吐能力,但由器件构成系统。尽管这种总线结构没有并行总线那样大的吞吐能力,但由于连接线和连接引脚少,因此其构成的系统价格低,器件间总线简单,结于连接线和连接引脚少,因此其构成的系统价格低,器件间总线简单,结构紧凑,而且在总线上增加器件不影响系统的正常工作,系统修改和可扩构紧凑,而且在总线上增加器件不影响系统的正常工作,系统修改和可扩展性好。即使有不同时钟速度的器件连接到总线上,也能很方便地确定总展性好。即使有不同时钟速度的器件连接到总线上,也能很方便地确定总线的时钟,因此在嵌入式系统中得到了广泛的应用。线的

28、时钟,因此在嵌入式系统中得到了广泛的应用。S3C2410X内含一个内含一个IIC总线主控器,可方便地与各种带有总线主控器,可方便地与各种带有IIC接口的器件接口的器件相连。相连。在本实验系统中,外扩一片在本实验系统中,外扩一片KS24C08作为作为IIC存储器。存储器。KS24C08提供提供1K字字节的节的EEPROM存储空间,可用于存放少量在系统掉电时需要保存的数据。存储空间,可用于存放少量在系统掉电时需要保存的数据。ARMARM系统硬件设计系统硬件设计IIC接口电路设计接口电路设计IIC接口电接口电路路ARMARM系统硬件设计系统硬件设计4.4 印刷电路板的设计印刷电路板的设计S3C241

29、0X的片内工作频率为的片内工作频率为60MHz,因此,在印刷电路板的因此,在印刷电路板的设计过程中,应该遵循一些高频电路的设计基本原则,否则设计过程中,应该遵循一些高频电路的设计基本原则,否则会使系统工作不稳定甚至不能正常工作。会使系统工作不稳定甚至不能正常工作。印刷电路板的设计人员应注意以下几个方面:印刷电路板的设计人员应注意以下几个方面:注意电源的质量与分配。注意电源的质量与分配。同类型信号线应该成组、平行分布。同类型信号线应该成组、平行分布。ARMARM系统硬件设计系统硬件设计电源质量与分配电源质量与分配电源滤波电源滤波为提高系统的电源质量,消除低频噪声对系统的影响,为提高系统的电源质量

30、,消除低频噪声对系统的影响,一般应在电源进入印刷电路板的位置和靠近各器件的电一般应在电源进入印刷电路板的位置和靠近各器件的电源引脚处加上滤波器,以消除电源的噪声,常用的方法源引脚处加上滤波器,以消除电源的噪声,常用的方法是在这些位置加上几十到几百微法的电容。是在这些位置加上几十到几百微法的电容。同时,在系统中除了要注意低频噪声的影响,还要注意同时,在系统中除了要注意低频噪声的影响,还要注意元器件工作时产生的高频噪声,一般的方法是在器件的元器件工作时产生的高频噪声,一般的方法是在器件的电源和地之间加上电源和地之间加上0.1uF左右地电容,可以很好地滤出高左右地电容,可以很好地滤出高频噪声的影响。

31、频噪声的影响。ARMARM系统硬件设计系统硬件设计电源质量与分配电源质量与分配电源分配电源分配实际的工程应用和理论都证实,电源的分配对系统的稳定实际的工程应用和理论都证实,电源的分配对系统的稳定性有很大的影响,因此,在设计印刷电路板时,要注意电性有很大的影响,因此,在设计印刷电路板时,要注意电源的分配问题。源的分配问题。在印刷电路板上,电源的供给一般采用电源总线(双面板)在印刷电路板上,电源的供给一般采用电源总线(双面板)或电源层(多层板)的方式。电源总线由两条或多条较宽或电源层(多层板)的方式。电源总线由两条或多条较宽的线组成,由于受到电路板面积的限制,一般不可能布得的线组成,由于受到电路板

32、面积的限制,一般不可能布得过宽,因此存在较大的直流电阻,但在双面板得设计中也过宽,因此存在较大的直流电阻,但在双面板得设计中也只好采用这种方式了,只是在布线的过程中,应尽量注意只好采用这种方式了,只是在布线的过程中,应尽量注意这个问题。这个问题。在多层板的设计中,一般使用电源层的方式给系统供电。在多层板的设计中,一般使用电源层的方式给系统供电。该方式专门拿出一层作为电源层而不再在其上布信号线。该方式专门拿出一层作为电源层而不再在其上布信号线。由于电源层遍及电路板的全面积,因此直流电阻非常的小,由于电源层遍及电路板的全面积,因此直流电阻非常的小,采用这种方式可有效的降低噪声,提高系统的稳定性。采

33、用这种方式可有效的降低噪声,提高系统的稳定性。ARMARM系统硬件设计系统硬件设计同类型信号线的分布同类型信号线的分布在各种微处理器的输入输出信号中,总有相当一部在各种微处理器的输入输出信号中,总有相当一部分是相同类型的,例如数据线、地址线。分是相同类型的,例如数据线、地址线。对这些相同类型的信号线应该成组、平行分布,同对这些相同类型的信号线应该成组、平行分布,同时注意它们之间的长短差异不要太大,采用这种布时注意它们之间的长短差异不要太大,采用这种布线方式,不但可以减少干扰,增加系统的稳定性,线方式,不但可以减少干扰,增加系统的稳定性,还可以使布线变得简单,印刷电路板的外观更美观。还可以使布线

34、变得简单,印刷电路板的外观更美观。ARMARM系统硬件设计系统硬件设计4.5 4.5 硬件系统的调试硬件系统的调试尽可能的从简单到复杂,一个单元一个单元地焊接调试,尽可能的从简单到复杂,一个单元一个单元地焊接调试,以便在调试过程中遇到困难时缩小故障范围,在调试过程以便在调试过程中遇到困难时缩小故障范围,在调试过程中,应先确定电路没有短路,才能通电调试。中,应先确定电路没有短路,才能通电调试。先从最小系统调试:先从最小系统调试:S3C2410X+电源电路电源电路+晶振电路晶振电路+复复位电路位电路+JTAG接口接口然后加上然后加上SDRAM,再加上再加上FLASH,然后再加上其它接口然后再加上其

35、它接口芯片在工作时有一定的发热是正常的,但如果有芯片特别芯片在工作时有一定的发热是正常的,但如果有芯片特别发烫,则一定有故障存在,需断电检查确认无误后方可继发烫,则一定有故障存在,需断电检查确认无误后方可继续通电调试。续通电调试。ARMARM系统硬件设计系统硬件设计电源、晶振及复位电路调试电源、晶振及复位电路调试调试电源电路之前,尽量少接器件,通电之前检查有无短调试电源电路之前,尽量少接器件,通电之前检查有无短路现象路现象用示波器观测,晶振的输出应为用示波器观测,晶振的输出应为12MHz复位电路的复位电路的nRESET端在未按按钮时输出应为高电平端在未按按钮时输出应为高电平(3.3V),),按

36、下按钮后变为低电平,按钮松开后应恢复到高按下按钮后变为低电平,按钮松开后应恢复到高电平电平ARMARM系统硬件设计系统硬件设计JTAGJTAG接口电路调试接口电路调试调试调试JTAG接口电路之前,应该保证晶振已经起振接口电路之前,应该保证晶振已经起振检测检测JTAG接口的接口的TMS、TCK、TDI、TDO信号是否已与信号是否已与S3C4510B的对应引脚相连的对应引脚相连连接调试器,看是否能够连接上,如果连接不上,检查连接调试器,看是否能够连接上,如果连接不上,检查TMS、TCK、TDI、TDO等等信号是否正常信号是否正常正常工作时,正常工作时,TRST应该为高电平,如果连接不上调试器,应该为高电平,如果连接不上调试器,需要检查该信号需要检查该信号

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 大学资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁