《《CMOS集成电路闩锁效应》第三章课件ppt.pptx》由会员分享,可在线阅读,更多相关《《CMOS集成电路闩锁效应》第三章课件ppt.pptx(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、1CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能测量方法测量方法PNPN物理分析物理分析NPN物理分析物理分析目录目录2CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能TLP测量方法TLPG的简单原理简图TLP脉冲和典型的TLP IV曲线TLPG(Transmission Line Pulse Generator)是传输线脉冲发生器的简称。业界通常把利用TLPG系统测试所得的
2、器件IV曲线称为TLP IV曲线。3CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能直流测量方法直流测量方法1.两端接法的测量方法是VSS端接地,VDD端接电源。2.当VDD端的电压大于该PN结的击穿电压时,寄生PNPN结构会被触发,从而测得寄生PNPN结构从截止状态到正向有源再到截止状态的整个过程的IV曲线。4CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能直流测量方法直流测
3、量方法当VDD电压小于该PN结的击穿电压时,VDD与VSS之间的电流等于该反偏PN结的反向漏电流,漏电流很小。当VDD电压大于等于该PN结的击穿电压时,VDD与VSS之间的电流等于该反偏PN结的击穿电流Id,电流Id很大,Id流经NW的等效电阻Rn和PW的等效电阻Rp,并形成压降导致寄生PNP和寄生NPN导通。5CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能直流测量方直流测量方法法加载负向激励电压触发,调节Vn从0V逐渐向负向不断变得更负,可以测量到PNPN结构从截止状态到触发状态变
4、化过程的电流电压关系。当PNPN结构被触发后,调节Vn从负电压逐渐向正电压不断变大,可以测量到PNPN结构从触发状态到截止状态变化过程的电流电压关系。6CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能直流测量方法直流测量方法加载正向激励电压触发,调节Vp从0V逐渐向正向不断变大,可以测量到PNPN结构从截止状态到触发状态变化过程的电流电压关系。当PNPN结构被触发后,调节Vp从正电压逐渐向负电压不断变小,可以测量到PNPN结构从触发状态到截止状态变化过程的电流电压关系。7CMOS集成电
5、路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能CMOSCMOS反相器反相器中中的的PNPNPNPN结结构构PNPN的工作状态:由于寄生NPN和PNP相互耦合形成正反馈回路,导致PNPN结构电性极不稳定,它具有两个不同的状态,一个是高阻阻塞态,另外一个是低阻闩锁态。高阻阻塞态:PNPN结构的初始状态是高阻阻塞态,此时它不会漏电流很小,漏电流相对于NW与PW之间反偏PN结的漏电流。低阻闩锁态:芯片可能会受到各种各样的激励,在特定的激励条件下,寄生的PNPN结构可能会脱离高阻阻塞态进入危险的低阻闩锁态,
6、低阻闩锁态就是在电源VDD和地VSS之间产生低阻通路从而形成大电流或者电过载使芯片产生永久性的破坏,或者引起系统错误。8CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能CMOSCMOS反相器反相器中中的的PNPNPNPN结结构构当加载在VDD脉冲电压Vt1时,PNPN导通并表现为负阻态(曲线的斜率DI/DVVt2时,PNPN工作状态进入CD段,C点Vt2为热击穿的临界点,寄生的双极型晶体管由热平衡状态转入非热平衡状态,激发大量热电子IV曲线表现负阻态,温度继续升高,直至PNPN结构永久
7、性损坏。9CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能NPNNPN的的高阻阻塞态高阻阻塞态和和低阻闩锁态低阻闩锁态NPN的工作状态:由于NMOS自身寄生的NPN也会形成正反馈回路,导致该结构的NPN电性不稳定,它也具有两个不同的状态,一个是高阻阻塞态,另外一个是低阻闩锁态。高阻阻塞态:NPN的初始状态是高阻阻塞态,当它处于高阻阻塞态时漏电流非常小,漏电流相当于漏端与PW之间反偏的PN结漏电流。低阻闩锁态:芯片可能会受到各种各样的激励,在特定的激励条件下,NMOS寄生的NPN结构可能
8、会脱离高阻阻塞态进入危险的低阻闩锁态,与PNPN结构类似NPN会在电源电压VDD和地端VSS线产生低阻通路从而产生大电流,使芯片产生永久性的破坏,或者引起系统错误。10CMOS集成电路闩锁效应集成电路闩锁效应讲义讲义为深入学习习近平新时代中国特色社会主义思想和党的十九大精神,贯彻全国教育大会精神,充分发挥中小学图书室育人功能NPNNPN的的TLP IVTLP IV曲曲线线当加载在VDD的脉冲电压Vt1时,NPN会一直处于高阻阻塞态,它的电流是二极管的反向偏置漏电流,漏电流非常小。当加载在VDD的脉冲电压Vt1时,NPN开启表现为负阻态,电流随着VDD电压的减低而升高。NPN开启后进入BC段,并形成正反馈回路,NPN工作在低阻闩锁态,电流随着电压升高而升高。当加载在VDD的脉冲电压Vt2时,NPN的IV曲线进入CD段,C点Vt2为热击穿的临界点,热击穿的原理跟PNPN结构是一样的,寄生的双极型晶体管由热平衡状态转入非热平衡状态,激发大量热电子I-V曲线表现负阻态,温度继续升高,直至NPN永久性损坏。