《2023年硬件工程师面试题目.docx》由会员分享,可在线阅读,更多相关《2023年硬件工程师面试题目.docx(14页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、2023年硬件工程师面试题目 第一篇:硬件工程师面试题目 东莞传动电喷科技有限公司 硬件工程师面试题 1,选择电阻时要考虑什么? 2,用运算放大器组成一个10倍的放大器: 3,放大电路的频率补偿的目的是什么,有哪些方法? 4,什么是IGBT,其特点是?与MOS区分? 5,分别简述SPI,I2C和UART特点: 6,分别简述限制步进电机和直流电机方式: 7,分别简述车载总线CAN和LIN各自特点及比较: 8,什么叫做高速信号? 9,设想你将设计完成一个电子电路方案。请简述用EDA软件如PADS进行设计包括 原理图和PCB图到调试出样机的整个过程。在各环节应留意哪些问题?电源的稳定,电容的选取,以
2、及布局的大小。10,如何快速解决硬件调试问题?若ECU有问题,你怎么下手解决? 其次篇:硬件工程师笔试题目 第一题:翻译,不说了留意词汇:电阻 resistors,阻抗:resistance 反馈feedback,电容capacitance,等吧 其次题:填空,主要是模电的,功放管根据什么分类的?按功放中功放管的导电方式不同,可以分为甲类功放又称A类、乙类功放又称B类、甲乙类功放又称AB类和丁类功放又称D类。 1、甲类功放是指在信号的整个周期内正弦波的正负两个半周,放大器的任何功率输出元件都不会出现电流截止即停止输出的一类放大器。甲类放大器工作时会产生高热,效率很低,但固有的优点是不存在交越失
3、真。单端放大器都是甲类工作方式,推挽放大器可以是甲类,也可以是乙类或甲乙类。效率低,约为50%,功率损耗大。 2、乙类功放是指正弦信号的正负两个半周分别由推挽输出级的两“臂轮番放大输出的一类放大器,每一“臂的导电时间为信号的半个周期。乙类放大器的优点是效率高,缺点是会产生交越失真。B类功放的效率平均约为75%; 3、甲乙类功放界于甲类和乙类之间,推挽放大的每一个“臂导通时间大于信号的半个周期而小于一个周期。甲乙类放大有效解决了乙类放大器的交越失真问题,效率又比甲类放大器高,因此获得了极为广泛的应用。 4、丁类功放也称数字式放大器,利用极高频率的转换开关电路来放大音频信号,具有效率高,体积小的优
4、点。许多功率高达1000W的丁类放大器,体积只不过像VHS录像带那么大。这类放大器不相宜于用作宽频带的放大器,但在有源超低音音箱中有较多的应用。 问题三:电容C的阻抗表达式?电容阻抗计算公式是什么?q=UC;I=dq/dt=jwUC ;Zc=U/I=1/jwC ;|Zc|=1/wC ;C=S/4kd 式中k为静电力常量,介电常数由两极板之间介质确定。 问题四:容抗=-j/wc,j表示虚数部分,电容有无功重量,所以要用虚数表示。电容的容抗表达式:XC=1/(2*pi*f*C),电感的感抗表达式:XL=2*pi*f*L.f为沟通频率,L,C分别为电感和电容。电感对沟通的阻碍实力叫“感抗。电容对沟通
5、的阻碍实力叫“容抗。 问题三:PCB布线的规则?1 电源、地线的处理:众所周知的是在电源、地线之间加上去耦电容。尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线电源线信号线 2、数字电路与模拟电路的共地处理:如今有许多PCB不再是单一功能电路数字或模拟电路,而是由数字电路和模拟电路混合构成的。电路和模拟电路混合 构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必需在PCB内部进行处理数、模共地的问题。3手工布局自
6、动布局a.布局的首要原则是保证布线的布通率,移动器件时留意飞线的连接,把有连线关系的器件放在一起b.数字器件和模拟器件要分开,尽量远离 c.去耦电容尽量靠近器件的VCCd.放置器件时要考虑以后的焊接,不要太密集e.多运用软件供应的Array和Union功能 第三题:选择,无线运行商有那几家?中国电信 中国联通 中国移动通讯 第六问:DMA的英文拼法是“Direct Memory Access,汉语的意思就是干脆内存访问,是一种不经过CPU而干脆从内存存取数据的数据交换模式。在DMA模式下,CPU只须向DMA限制器下达指令,让DMA限制器来处理数据的传送,数据传送完毕再把信息反馈给CPU,这样就
7、很大程度上减轻了CPU资源占有率,可以大大节省系统资源。DMA模式又可以分为Single-Word DMA单字节DMA和Multi-Word DMA多字节DMA两种,其中所能到达的最大传输速率也只有16.6MB/s.第八问:分析二极管的作用?二极管最主要的特性是单向导电性; 1、正向特性 2、反向特性 3、击穿特性 4、频率特性 第七问:什么是线与老题了?硬件上实现有什么要求;?线与规律是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现漏极或者集电极开路,由于不用oc门可能使灌电流过大,而烧坏规律门,同时在输出端口应加一个上拉电阻。线或则是下拉电阻将几个OC门结构与非门输出并联,当
8、每个OC门输出为高电平常,总输出才为高,这种连接方式称为线与。第九问: 怎么用万用表量电流值? 1选择量程:万用表直流电流档标有“mA有1mA、1omA、100mA三档量程。选择量程,应根据电路中的电流大小。如不知电流大小,应选用最大量程。2测量方法:万用表应与被测电路串联。应将电路相应部分断开后,将万用表表笔接在断点的两端。红表笔应接在和电源正极相连的断点,黑表笔接在和电源负极相连的断点.第十一问:第五题:翻盖手机的设计,器件LCD:区分率、响应时间、亮度选择等自由发挥的;还有就是检测到翻盖中断,怎么处理中断?滑盖手机的设计:外观、尺寸、材质面板的设计:材质LCD()、按键、电池盖、MIC(
9、Receiver、Speaker)、耳机插孔、moter振动、蓝牙等等;(最终到我了,我交出简历,然后坐下说:“你好,我叫*,应聘的职位是网络工程师。后来这成了每一轮面试我都要说的一句话,他看了看,说:“你叫*,你的名字很有意思,哈。我尴尬,他递给我一份明天面试的通知单。) 第三篇:硬件工程师找工作笔试题目 硬件题目 1用mos 管搭出一个二输入与非门。 2集成电路前段设计流程,写出相关的工具。 3说明名词IRQ,BIOS,USB,VHDL,SDR。 4简述如下Unix 叮嘱cp-r, rm,uname。 5用波形表示D 触发器的功能。 6写异步D 触发器的verilog module。 7W
10、hat is PC Chipset? 8用传输门和倒向器搭一个边沿触发器。 9画状态机,接受1,2,5 分钱的卖报机,每份报纸5 分钱。DSP 题目 1Hn=a*hn1+b*n 1求hn的z 变换 2该系统是否为稳定系统 3写出FIR 数字滤波器的差分方程 2写出下面模拟信号所需的最小采样带宽 1模拟信号的频率范围是04kHz 2模拟信号的频率范围是24kHz 3名词说明 1量化误差 2直方图 3白平衡 4MMX 4写出下面几种格式中用到的压缩技术 1JPEG 2MPEG2 3MP3 1下面是一些基本的数字电路学问问题,请简要回答: 1什么是Setup 和Holdup 时间? 2什么是竞争与冒
11、险现象?怎样推断?如何消退? 3请画出用D 触发器实现2 倍分频的规律电路。 4什么是“线与规律?要实现它,在硬件特性上有什么具体要求? 5什么是同步规律和异步规律? 6请画出微机接口电路中,典型的输入设备与微机接口规律示意图数 据接口、限制接口、所存器缓冲器。 7你知道哪些常用的规律电平?TTL 与COMS 电平可以干脆互连吗? 2可编程规律器件在现代电子设计中越来越重要,请问: 1你所知道的可编程规律器件有哪些? 2试用VHDL 或Verilog,ABLE 描述8 位D 触发器规律 3设想你将设计完成一个电子电路方案。请简述用EDA 软件如PROTEL进行设计包括原理图和PCB 图到调试出
12、样机的整个过程。在各个环节应留意 哪些问题? 1用规律门和cmos 电路实现ab+cd 2用一个二选一mux 和一个inv 实现异或。 3给了reg 的setup 和hold 时间,求中间组合规律的delay 范围。 4如何解决亚稳态。 5用Verilog/VHDL 写一个fifo 限制器。 6用Verilog/VDDL 检测stream 中的特定字符串 1DSP 和通用途理器在结构上有什么不同?请简要画出你熟识的一种DSP 结 构图。 2说说定点DSP 和浮点DSP 的定义或者说出他们的区分。 3说说你对循环寻址和位反序寻址的理解。 4请写出的二进制补码和二进制偏置码。用Q15 表示出0.5
13、 和0.5。 1压控振荡器的英文缩写。 3选择电阻时要考虑什么? 4单片机上电后没有运转,首先要检查什么? 5计算机的基本组成部分及其各自的作用。 6怎样用D 触发器、与或非门组成二分频电路? 1说出RC 振荡器的构成和工作原理。 2什么是SDH? 3什么是共模、差模?画出差分电路的结构。 4a=5;b=6;a+=b+;执行结果是什么? 5什么是TDM?什么是CDMA? 6什么是采样定理? 7什么是香农定理? 8计算机的中断有哪几类? 微电子 1名词说明:VLSI,CMOS,EDA,VHDL,Verilog,HDL,ROM,RAM,DRC,LVS。 2简述CMOS 工艺流程。 3画出CMOS
14、与非门的电路,并画出波形图简述其功能。 4画出N 沟道增加型MOSFET 的剖面图。 5简述ESD 和latch-up 的含义。 6简述三极管与MOS 管的区分。 7简述MOORE 模型和MEALY 模型。 8简述堆栈与队列的区分。 第四篇:硬件工程师 硬件工程师必看-必杀技学习(转)充分了解各方的设计需求,确定合适的解决方案 启动一个硬件开发项目,原始的推动力会来自于很多方面,比方市场的需要,基于整个系统架构的需要,应用软件部门的功能实现需要,提高系统某方面实力的需要等等,所以作为一个硬件系统的设计者,要主动的去了解各个方面的需求,并且综合起来,提出最合适的硬件解决方案。比方A项目的原始推动
15、力来自于公司内部的一个高层软件小组,他们在实际当中觉察原有的处理器板IP转发实力不能满意要求,从而对于系统的配置和运用都会造成很大的不便,所以他们提出了对新硬件的需求。根据这个目标,硬件方案中就针对性的选用了两个高性能网络处理器,然后还需要深化的和软件设计者沟通,以确定内存大小,内部结构,对外接口和调试接口的数量及类型等等微小环节,比方软件人员宠爱将限制信令通路和数据通路完全分开来,这样在确定内部数据走向的时候要慎重考虑。项目起先之初是需要召开很多的探讨会议的,应当尽量邀请全部相关部门来参与,好处有三个,第一可以充分了解大家的需要,以免在系统设计上遗漏重要的功能,其次是可以让各个部门了解这个项
16、目的状况,提早做好时间和人员上协作的准备,第三是从感情方面讲,在设计之初各个部门就参与了进来,这个项目就变成了大家共同的一个心血结晶,会得到大家的呵护和良好合作,对完成工作是很有关心的。原理图设计中要留意的问题 原理图设计中要有“拿来主义,如今的芯片厂家一般都可以供应参考设计的原理图,所以要尽量的借助这些资源,在充分理解参考设计的基础上,做一些自己的发挥。当主要的芯片选定以后,最关键的外围设计包括了电源,时钟和芯片间的互连。 电源是保证硬件系统正常工作的基础,设计中要具体的分析:系统能够供应的电源输入;单板需要产生的电源输出;各个电源需要供应的电流大小;电源电路效率;各个电源能够允许的波动范围
17、;整个电源系统需要的上电依次等等。比方A项目中的网络处理器需要1.25V作为核心电压,要求精度在5%-3%之间,电流需要12A左右,根据这些要求,设计中接受5V的电源输入,利用Linear的开关电源限制器和IR的MOSFET搭建了合适的电源供应电路,精度要求确定了输出电容的ESR选择,并且为防止电流过大造成的电压跌落,加入了远端反馈的功能。 时钟电路的实现要考虑到目标电路的抖动等要求,A项目中用到了GE的PHY器件,刚起先的时候运用一个内部带锁相环的零延时时钟支配芯片供应100MHz时钟,结果GE链路上出现了丢包,后来换成简洁的时钟Buffer器件就解决了丢包问题,分析起来就是内部的锁相环引入
18、了抖动。 芯片之间的互连要保证数据的无误传输,在这方面,高速的差分信号线具有速率高,好布线,信号完好性好等特点,A项目中的多芯片间互连均接受了高速差分信号线,在调试和测试中没有出现问题。PCB设计中要留意的问题 PCB设计中要做到目的明确,对于重要的信号线要特殊严格的要求布线的长度和处理地环路,而对于低速和不重要的信号线就可以放在稍低的布线优先级上。重要的部分包括:电源的分割;内存的时钟线,限制线和数据线的长度要求;高速差分线的布线等等。 A项目中运用内存芯片实现了1G大小的DDR memory,针对这个部分的布线是特殊关键的,要考虑到限制线和地址线的拓扑分布,数据线和时钟线的长度差异限制等方
19、面,在实现的过程中,根据芯片的数据手册和实际的工作频率可以得出具体的布线规则要求,比犹如一组内的数据线长度相差不能超过多少个mil,每个通路之间的长度相差不能超过多少个mil等等。当这些要求确定后就可以明确要求PCB设计人员来实现了,假如设计中全部的重要布线要求都明确了,可以转换成整体的布线约束,利用CAD中的自动布线工具软件来实现PCB设计,这也是在高速PCB设计中的一个进展趋势。检查和调试 当准备调试一块板的时候,确定要先认真的做好目视检查,检查在焊接的过程中是否有可见的短路和管脚搭锡等故障,检查是否有元器件型号放置错误,第一脚放置错误,漏装配等问题,然后用万用表测量各个电源到地的电阻,以
20、检查是否有短路,这个好习惯可以避开贸然上电后损坏单板。调试的过程中要有平和的心态,遇见问题是特殊正常的,要做的就是多做比较和分析,逐步的解除可能的缘由,要坚信“凡事都是有方法解决的和“问题出现确定有它的缘由,这样最终确定能调试胜利。一些总结的话 如今从技术的角度来说,每个设计最终都可以做出来,但是一个项目的胜利与否,不仅仅取决于技术上的实现,还与完成的时间,产品的质量,团队的协作亲热相关,所以良好的团队协作,透亮坦诚的项目沟通,精细周密的研发支配,充裕的物料和人员支配,这样才能保证一个项目的胜利。 一个好的硬件工程师事实上就是一个项目经理,他/她需要从外界沟通获得对自己设计的需求,然后汇总,分
21、析成具体的硬件实现。还要跟众多的芯片和方案供应商联系,从中选择出合适的方案,当原理图完成后,他/她要组织同事来进行协作评审和检查,还要和CAD工程师一起工作来完成PCB的设计。与此同时,还要准备好BOM清单,起先选购和准备物料,联系加工厂家完成板的贴装。在调试的过程中他/她要组织好软件工程师来一起攻关调试,协作测试工程师一起解决测试中觉察的问题,等到产品推出到现场,假如出现问题,还需要做到刚好的支持。所以做一个硬件设计人员要熬炼出良好的沟通实力,面对压力的调整实力,同一时间处理多个事务的协调和决断实力和良好平和的心态等等。 还有细心和认真,因为硬件设计上的一个小疏忽往往就会造成特殊大的经济损失,比方以前遇到一块板在PCB设计完备出制造文件的时候误操作造成了电源层和地层连在了一起,PCB板制造完毕后又没有检查干脆上生产线贴装,到测试的时候才觉察短路问题,但是元器件已经都焊接到板上了,结果造成了几十万的损失。所以细心和认真的检查,负责任的测试,不懈的学习和积累,才能使得一个硬件设计人员持续不断的进步,而后术业有所小成。