《数码显示电路的设计概要课件.ppt》由会员分享,可在线阅读,更多相关《数码显示电路的设计概要课件.ppt(102页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、数码显示电路的设计数码显示电路的设计组合逻辑电路的分析与设计方法概述组合逻辑电路的分析与设计方法概述组合逻辑电路的分析与设计方法概述组合逻辑电路的分析与设计方法概述案例案例案例案例11编码器编码器编码器编码器案例案例案例案例22译码器译码器译码器译码器案例案例案例案例33数据选择器和分配器数据选择器和分配器数据选择器和分配器数据选择器和分配器案例案例案例案例44加法器和数值比较器加法器和数值比较器加法器和数值比较器加法器和数值比较器退出退出退出退出项目小结项目小结项目小结项目小结组合逻辑电路的分析与组合逻辑电路的分析与设计方法概述设计方法概述一、一、一、一、组合逻辑电路的分析方法组合逻辑电路的
2、分析方法组合逻辑电路的分析方法组合逻辑电路的分析方法二、二、二、二、组合逻辑电路的设计方法组合逻辑电路的设计方法组合逻辑电路的设计方法组合逻辑电路的设计方法退出退出退出退出一、一、组合逻辑电路的分析方法组合逻辑电路的分析方法逻辑图逻辑图逻辑表逻辑表达式达式 1 1 最简与或最简与或表达式表达式化简 2 2 从输入到输出逐级写出最简与或最简与或表达式表达式 3 真值表真值表 3 4 电路的逻电路的逻辑功能辑功能当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。4 逻辑图逻辑图逻辑表逻辑表达式达式例:例
3、:最简与或最简与或表达式表达式真值表真值表用与非门实现用与非门实现电路的输出Y只与输入A、B有关,而与输入C无关。Y和A、B的逻辑关系为:A、B中只要一个为0,Y=1;A、B全为1时,Y=0。所以Y和A、B的逻辑关系为与非运算的关系。电路的逻辑功能电路的逻辑功能真值表真值表电路功电路功能描述能描述二、二、组合逻辑电路的设计方法组合逻辑电路的设计方法例例例例:设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,使之在上楼前,用楼下开关打开电灯,上楼后,用楼上开关关灭电灯;或者在下楼前,用楼上开关打开电灯,下楼后,用楼下开关关灭电灯。设楼上开关为A,楼下开关为B,灯泡为Y。并设A、B合向左侧时
4、为0,合向右侧时为1;灯亮时Y为1,灯灭时Y为0。根据逻辑要求列出真值表。1 穷举法 1 2 逻辑表达式逻辑表达式或卡诺图或卡诺图最简与或最简与或表达式表达式化简 3 2 已为最简与或表达式 4 逻辑变换逻辑变换 5 逻辑电路图逻辑电路图用与非门实现用异或门加非门实现真值表真值表电路功电路功能描述能描述例例例例:用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。设主裁判为变量A,副裁判分别为B和C;表示成功与否的灯为Y,根据逻辑要
5、求列出真值表。1 穷举法 1 2 2 逻辑表达式逻辑表达式 3 卡诺图卡诺图最简与或最简与或表达式表达式化简 4 5 逻辑变换逻辑变换 6 逻辑电逻辑电路图路图 3 化简 4 111Y=AB+AC 5 6 小小结结组组合合电电路路的的特特点点:在在任任何何时时刻刻的的输输出出只只取取决决于于当当时时的的输输入入信信号号,而而与与电电路路原原来来所所处处的的状状态态无无关关。实实现现组合电路的基础是逻辑代数和门电路。组合电路的基础是逻辑代数和门电路。组组合合电电路路的的逻逻辑辑功功能能可可用用逻逻辑辑图图、真真值值表表、逻逻辑辑表表达达式式、卡卡诺诺图图和和波波形形图图等等5种种方方法法来来描描
6、述述,它它们们在在本本质上是相通的,可以互相转换。质上是相通的,可以互相转换。组组合合电电路路的的设设计计步步骤骤:逻逻辑辑图图写写出出逻逻辑辑表表达达式式逻辑表达式化简逻辑表达式化简列出真值表列出真值表逻辑功能描述。逻辑功能描述。组组合合电电路路的的设设计计步步骤骤:列列出出真真值值表表写写出出逻逻辑辑表表达达式式或或画画出出卡卡诺诺图图逻逻辑辑表表达达式式化化简简和和变变换换画画出出逻逻辑图。辑图。在在许许多多情情况况下下,如如果果用用中中、大大规规模模集集成成电电路路来来实实现现组合函数,可以取得事半功倍的效果。组合函数,可以取得事半功倍的效果。案例案例1 编码器编码器一、一、一、一、二
7、进制编码器二进制编码器二进制编码器二进制编码器二、二、二、二、二二二二-十进制编码器十进制编码器十进制编码器十进制编码器退出退出退出退出三、三、三、三、优先编码器优先编码器优先编码器优先编码器实现编码操作的电路称为编码器。一、一、二进制编码器二进制编码器3位二进制编码器位二进制编码器输输入入8个个互互斥斥的的信信号号输输出出3位位二二进进制制代代码码真真值值表表逻逻辑辑表表达达式式逻辑图逻辑图二、二、二二-十进制编码器十进制编码器8421BCD码编码器码编码器输输入入10个个互互斥斥的的数数码码输输出出4位位二二进进制制代代码码真真值值表表逻辑表达式逻辑表达式逻辑图逻辑图1、3位二进制优先编码
8、器位二进制优先编码器 在优先编码器中优先级别高的信号排斥级别低的,即具有单方面排斥的特性。设I7的优先级别最高,I6次之,依此类推,I0最低。真真值值表表三、三、优先编码器优先编码器逻辑表达式逻辑表达式逻辑图逻辑图8线线-3线线优优先先编编码码器器如果要求输出、输入均为反变量,则只要在图中的每一个输出端和输入端都加上反相器就可以了。2、集成、集成3位二进制优先编码器位二进制优先编码器ST为使能输入端,低电平有效。YS为使能输出端,通常接至低位芯片的端。YS和ST配合可以实现多级编码器之间的优先级别的控制。YEX为扩展输出端,是控制标志。YEX 0表示是编码输出;YEX 1表示不是编码输出。集成
9、集成3 3位二进制优先编码器位二进制优先编码器74LS14874LS148集成集成3 3位二进制优先编码器位二进制优先编码器74LS14874LS148的真值表的真值表输输入入:逻辑:逻辑0(0(低电平)有效低电平)有效输输出出:逻辑:逻辑0(0(低电平)有效低电平)有效*集成集成3 3位二进制优先编码器位二进制优先编码器74LS14874LS148的级联的级联16线线-4线优先编码器线优先编码器3、8421BCD码优先编码器码优先编码器真值表真值表逻辑表达式逻辑表达式逻辑图逻辑图4、集成、集成10线线-4线优先编码器线优先编码器小 结用用二二进进制制代代码码表表示示特特定定对对象象的的过过程
10、程称称为为编编码码;实实现现编编码码操操作作的的电电路路称称为为编码器。编码器。编编码码器器分分二二进进制制编编码码器器和和十十进进制制编编码码器器,各各种种译译码码器器的的工工作作原原理理类类似似,设设计计方方法法也也相相同同。集集成成二二进进制制编编码码器器和和集集成成十十进进制制编编码码器器均均采采用用优优先先编编码码方案。方案。案例案例2 译码器译码器一、一、一、一、二进制译码器二进制译码器二进制译码器二进制译码器二、二、二、二、二二二二-十进制译码器十进制译码器十进制译码器十进制译码器三、三、三、三、数码显示译码器数码显示译码器数码显示译码器数码显示译码器退出退出退出退出四、四、四、
11、四、用译码器实现组合逻辑函数用译码器实现组合逻辑函数用译码器实现组合逻辑函数用译码器实现组合逻辑函数 把具有特定意义信息的二进制代码翻译出来的过程称为译码,实现译码操作的电路称为译码器。一、一、二进制译码器二进制译码器 设二进制译码器的输入端为n个,则输出端为2n个,且对应于输入代码的每一种状态,2n个输出中只有一个为1(或为0),其余全为0(或为1)。二进制译码器可以译出输入变量的全部状态,故又称为变量译码器。1、3位二进制译码器位二进制译码器真值表真值表输输入入:3位二进制代码位二进制代码输输出出:8个互斥的信号个互斥的信号逻辑表达式逻辑表达式逻辑图逻辑图电路特点电路特点:与门组成的阵列:
12、与门组成的阵列2、集成二进制译码器、集成二进制译码器74LS138A2、A1、A0为二进制译码输入端,为译码输出端(低电平有效),G1、为选通控制端。当G11且 时,译码器处于工作状态;当G10或 时,译码器处于禁止状态。真值表真值表输输入入:自然二进制码:自然二进制码输输出出:低电平有效:低电平有效3、74LS138的级联的级联二-十进制译码器的输入是十进制数的4位二进制编码(BCD码),分别用A3、A2、A1、A0表示;输出的是与10个十进制数字相对应的10个信号,用Y9Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。二、二、二二-十进制译码十进制译
13、码器器1、8421BCD码译码器码译码器把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。真值表真值表逻辑表达式逻辑表达式逻辑图逻辑图将与门换成与非门,则输出为反变量,即为低电平有效。、集成、集成8421BCD码码译码器译码器74LS42三、三、数码显示译码器数码显示译码器1、七段半导体数字显示器、七段半导体数字显示器用来驱动各种显示器件,从而将用二进制代码表示的数字、文字、符号翻译成人们习惯的形式直观地显示出来的电路,称为显示译码器。b=c=f=g=1,a=d=e=0时时c=d=e=f=g=1,a=b=0时时共阴极共阴极2、七段显示译码器、七段显示译码器真值表仅适用于共
14、阴极真值表仅适用于共阴极LED真值表真值表a的卡诺图的卡诺图b的卡诺图的卡诺图c的卡诺图的卡诺图d的卡诺图的卡诺图e的卡诺图的卡诺图f的卡诺图的卡诺图g的卡诺图的卡诺图逻辑表达式逻辑表达式逻辑图逻辑图2、集成显示译码器、集成显示译码器74LS48引脚排列图引脚排列图功功能能表表辅助端功能辅助端功能四、四、用译码器实现组合逻辑函数用译码器实现组合逻辑函数1、用二进制译码器实现逻辑函数、用二进制译码器实现逻辑函数画出用二进制译码器和与非门实现这些函数的接线图。画出用二进制译码器和与非门实现这些函数的接线图。写出函数的标准与或表达式,并变换为与非写出函数的标准与或表达式,并变换为与非-与非形式。与非
15、形式。2、用二进制译码器实现码制变换、用二进制译码器实现码制变换十十进进制制码码8421码码十十进进制制码码余余3码码十十进进制制码码2421码码3、数码显示电路的动态灭零、数码显示电路的动态灭零小小结结把代码状态的特定含义翻译出来的过程称为译把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。实际上译码,实现译码操作的电路称为译码器。实际上译码器就是把一种代码转换为另一种代码的电路。码器就是把一种代码转换为另一种代码的电路。译译码码器器分分二二进进制制译译码码器器、十十进进制制译译码码器器及及字字符符显显示示译译码码器器,各各种种译译码码器器的的工工作作原原理理类类似似
16、,设设计计方法也相同。方法也相同。二二进进制制译译码码器器能能产产生生输输入入变变量量的的全全部部最最小小项项,而而任任一一组组合合逻逻辑辑函函数数总总能能表表示示成成最最小小项项之之和和的的形形式式,所所以以,由由二二进进制制译译码码器器加加上上或或门门即即可可实实现现任任何何组组合合逻逻辑辑函函数数。此此外外,用用4 4线线-16-16线线译译码码器器还还可可实现实现BCDBCD码到十进制码的变换。码到十进制码的变换。案例案例3 数据选择器和分配器数据选择器和分配器一、一、一、一、数据选择器数据选择器数据选择器数据选择器二、二、二、二、数据分配器数据分配器数据分配器数据分配器退出退出退出退
17、出一、一、数据选择器数据选择器真值表真值表逻辑表达式逻辑表达式地地址址变变量量输输入入数数据据由地址码决定从路输入中选择哪路输出。1、4选选1数据选择器数据选择器逻辑图逻辑图集成双集成双4选选1数据选择器数据选择器74LS153选通控制端选通控制端S为低电平有效,即为低电平有效,即S=0时芯片被选时芯片被选中,处于工作状态;中,处于工作状态;S=1时芯片被禁止,时芯片被禁止,Y0。集成集成8选选1数数据选择器据选择器74LS1512、8选选1数据选择器数据选择器74LS151的的真真值值表表数据选择器的扩展数据选择器的扩展基本原理基本原理数据选择器的主要特点:(1)具有标准与或表达式的形式。即
18、:(2)提供了地址变量的全部最小项。(3)一般情况下,Di可以当作一个变量处理。因为任何组合逻辑函数总可以用最小项之和的标准形式构成。所以,利用数据选择器的输入Di来选择地址变量组成的最小项mi,可以实现任何所需的组合逻辑函数。3、用数据选择器实现组合逻辑函数、用数据选择器实现组合逻辑函数基本步骤基本步骤确定数据选择器确定数据选择器确定地址变量确定地址变量 2 1 n个地址变量的数据选择器,不需要增加门电路,最多可实现n1个变量的函数。3个变量,选用4选1数据选择器。A1=A、A0=B逻辑函数逻辑函数 1 选用选用74LS153 2 74LS153有两个地址变量。求求Di 3 (1)公式法)公
19、式法函数的标准与或表达式:4选1数据选择器输出信号的表达式:比较L和Y,得:3 画连线图画连线图 4 4 求求Di的的方法方法(2)真值表法)真值表法C=1时时L=1,故,故D0=CL=0,故,故D2=0L=1,故,故D3=1C=0时时L=1,故,故D1=C求求Di的的方法方法(3)图形法)图形法D0D1D3D2用数据选择器实现函数:例例选用8选1数据选择器74LS151设A2=A、A1=B、A0=C求DiD0=DD2=1D6=1D4=DD1=DD3=0D7=0D5=1画连线图二、二、数据分配器数据分配器由地址码决定将输入数据送给哪路输出。真值表真值表逻辑表达式逻辑表达式地地址址变变量量输输入
20、入数数据据逻辑图逻辑图集成数据分配器集成数据分配器把二进制译码器的使能端作为数据输入端,二进制代码输入端作为地址码输入端,则带使能端的二进制译码器就是数据分配器。由由74LS138构成的构成的1路路-8路数据分配器路数据分配器数据输入端数据输入端G1=1G2A=0地址输入端地址输入端数据分配器的应用数据分配器的应用数据分配器和数据选择器一起构成数据分时传送系统数据分配器和数据选择器一起构成数据分时传送系统小小结结1、数据选择器是能够从来自不同地址的多路数字数据选择器是能够从来自不同地址的多路数字信息中任意选出所需要的一路信息作为输出的组合信息中任意选出所需要的一路信息作为输出的组合电路,至于选
21、择哪一路数据输出,则完全由当时的电路,至于选择哪一路数据输出,则完全由当时的选择控制信号决定。选择控制信号决定。数据选择器具有标准与或表达式的形式,提供了数据选择器具有标准与或表达式的形式,提供了地址变量的全部最小项,并且一般情况下,地址变量的全部最小项,并且一般情况下,D Di i可以可以当作一个变量处理。因为任何组合逻辑函数总可以当作一个变量处理。因为任何组合逻辑函数总可以用最小项之和的标准形式构成。所以,利用数据选用最小项之和的标准形式构成。所以,利用数据选择器的输入择器的输入D Di i来选择地址变量组成的最小项来选择地址变量组成的最小项m mi i,可,可以实现任何所需的组合逻辑函数
22、。以实现任何所需的组合逻辑函数。用数据选择器实现组合逻辑函数的步骤:选用数用数据选择器实现组合逻辑函数的步骤:选用数据选择器据选择器确定地址变量确定地址变量求求D Di i画连线图。画连线图。2 2、数据分配器的逻辑功能是将、数据分配器的逻辑功能是将1 1个输入数据传个输入数据传送到多个输出端中的送到多个输出端中的1 1个输出端,具体传送到哪一个输出端,具体传送到哪一个输出端,也是由一组选择控制信号确定。个输出端,也是由一组选择控制信号确定。数据分配器就是带选通控制端即使能端的二进数据分配器就是带选通控制端即使能端的二进制译码器。只要在使用中,把二进制译码器的选制译码器。只要在使用中,把二进制
23、译码器的选通控制端当作数据输入端,二进制代码输入端当通控制端当作数据输入端,二进制代码输入端当作选择控制端就可以了。作选择控制端就可以了。数据分配器经常和数据选择器一起构成数据传数据分配器经常和数据选择器一起构成数据传送系统。其主要特点是可以用很少几根线实现多送系统。其主要特点是可以用很少几根线实现多路数字信息的分时传送。路数字信息的分时传送。案例案例4 加法器和数值比较器加法器和数值比较器一、一、一、一、加法器加法器加法器加法器二、二、二、二、数值比较器数值比较器数值比较器数值比较器退出退出退出退出1、半加器、半加器一、一、加法器加法器能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为
24、半加器。加数本位的和向高位的进位2、全加器、全加器能对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数相加,求得和及进位的逻辑电路称为全加器。Ai、Bi:加数,Ci-1:低位来的进位,Si:本位的和,Ci:向高位的进位。全加器的逻辑图和逻辑符号全加器的逻辑图和逻辑符号用与门和或门实现用与门和或门实现用与或非门实现用与或非门实现先求Si和Ci。为此,合并值为0的最小项。再取反,得:实现多位二进制数相加的电路称为加法器。(1)串行进位加法器)串行进位加法器构成构成构成构成:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。特点特点特点特点:进位信号是由
25、低位向高位逐级传递的,速度不高。3、多位加法器、多位加法器(2)并行进位加法器(超前进位加法器)并行进位加法器(超前进位加法器)进位生成项进位生成项进位传递条件进位传递条件进位表达式进位表达式和表达式和表达式4位超前进位加位超前进位加法器递推公式法器递推公式超前进位发生器超前进位发生器超前进位发生器超前进位发生器加法器的级连加法器的级连集集成成二二进进制制4位位超超前前进进位位加加法法器器小小结结能能对对两两个个1位位二二进进制制数数进进行行相相加加而而求求得得和和及及进进位位的的逻辑电路称为半加器。逻辑电路称为半加器。能能对对两两个个1位位二二进进制制数数进进行行相相加加并并考考虑虑低低位位
26、来来的的进进位位,即即相相当当于于3 3个个1位位二二进进制制数数的的相相加加,求求得得和和及及进进位的逻辑电路称为全加器。位的逻辑电路称为全加器。实实现现多多位位二二进进制制数数相相加加的的电电路路称称为为加加法法器器。按按照照进进位位方方式式的的不不同同,加加法法器器分分为为串串行行进进位位加加法法器器和和超超前前进进位位加加法法器器两两种种。串串行行进进位位加加法法器器电电路路简简单单、但但速度较慢,超前进位加法器速度较快、但电路复杂。速度较慢,超前进位加法器速度较快、但电路复杂。加加法法器器除除用用来来实实现现两两个个二二进进制制数数相相加加外外,还还可可用用来来设设计计代代码码转转换
27、换电电路路、二二进进制制减减法法器器和和十十进进制制加加法法器等。器等。用来完成两个二进制数的大小比较的逻辑电路称为数值比较器,简称比较器。设AB时L11;AB时L21;AB时L31。得1位数值比较器的真值表。二、二、数值比较器数值比较器1、1位数值比较器位数值比较器逻逻辑辑表表达达式式逻逻辑辑图图2、多位数值比较器多位数值比较器真值表中的输入变量包括A3与B3、A2与B2、A1与B1、A0与B0和A与B的比较结果,AB、AB和A=B。A与B是另外两个低位数,设置低位数比较结果输入端,是为了能与其它数值比较器连接,以便组成更多位数的数值比较器;3个输出信号L1(AB)、L2(AB)、和L3(A
28、B)分别表示本级的比较结果。逻辑图逻辑图小小结结在在各各种种数数字字系系统统尤尤其其是是在在计计算算机机中中,经经常常需需要要对对两两个个二二进进制制数数进进行行大大小小判判别别,然然后后根根据据判判别别结结果果转转向向执执行行某某种种操操作作。用用来来完完成成两两个个二二进进制制数数的的大大小小比比较较的的逻逻辑辑电电路路称称为为数数值值比比较较器器,简简称称比比较较器器。在在数数字字电电路路中中,数数值值比比较较器器的的输输入入是是要要进进行行比比较较的的两个二进制数,输出是比较的结果。两个二进制数,输出是比较的结果。利利用用集集成成数数值值比比较较器器的的级级联联输输入入端端,很很容容易
29、易构构成成更更多多位位数数的的数数值值比比较较器器。数数值值比比较较器器的的扩扩展展方方式式有有串串联联和和并并联联两两种种。扩扩展展时时需需注注意意TTL电电路路与与CMOS电电路路在在连连接接方方式式上的区别。上的区别。组合逻辑电路指组合逻辑电路指任一时刻的输出仅取决于任一时刻的输出仅取决于该时刻输入信号的取值组合,而与电路原该时刻输入信号的取值组合,而与电路原有状态无关有状态无关的电路。它在逻辑功能上的特的电路。它在逻辑功能上的特点是:没有点是:没有存储和记忆作用存储和记忆作用;在电路结构;在电路结构上的特点是:由各种门电路组成,不含记上的特点是:由各种门电路组成,不含记忆单元,只存在从
30、输入到输出的通路,忆单元,只存在从输入到输出的通路,没有反馈回路。没有反馈回路。项目小结项目小结组合逻辑电路的描述方法主要有逻辑表达式、组合逻辑电路的描述方法主要有逻辑表达式、真值表、卡诺图和逻辑图等。真值表、卡诺图和逻辑图等。组合逻辑电路的组合逻辑电路的基本分析方法基本分析方法是:根据给定电是:根据给定电路逐级写出输出函数式,并进行必要的化简和路逐级写出输出函数式,并进行必要的化简和变换,然后列出真值表,确定电路的逻辑功能。变换,然后列出真值表,确定电路的逻辑功能。组合逻辑电路的组合逻辑电路的基本设计方法基本设计方法是:根据给定是:根据给定设计任务进行逻辑抽象,列出真值表,然后设计任务进行逻
31、辑抽象,列出真值表,然后写出输出函数式并进行适当化简和变换,写出输出函数式并进行适当化简和变换,求出最简表达式,从而画出最简求出最简表达式,从而画出最简(或称或称最佳最佳)逻辑电路。逻辑电路。以以MSI组件为基本单元的电路设计,其最简含组件为基本单元的电路设计,其最简含义是:义是:MSI组件个数最少,品种最少,组件之组件个数最少,品种最少,组件之间的连线最少。间的连线最少。以逻辑门为基本单元的电路设计,其最简含义以逻辑门为基本单元的电路设计,其最简含义是:逻辑门数目最少,且各个逻辑门输入端的是:逻辑门数目最少,且各个逻辑门输入端的数目和电路的级数也最少,没有竟争冒险。数目和电路的级数也最少,没
32、有竟争冒险。用于实现组合逻辑电路的用于实现组合逻辑电路的MSI组件主要有组件主要有译码器和数据选择器。译码器和数据选择器。编码器、译码器、数据选择器、数据分配器、编码器、译码器、数据选择器、数据分配器、数值比较器和加法器等是常用的数值比较器和加法器等是常用的MSI组合逻辑组合逻辑部件,学习时应重点掌握其逻辑功能及应用。部件,学习时应重点掌握其逻辑功能及应用。数据选择器的作用数据选择器的作用是根据地址码的要求,是根据地址码的要求,从多路输入信号中选择其中一路输出。从多路输入信号中选择其中一路输出。数据分配器的作用数据分配器的作用是根据地址码的要求,是根据地址码的要求,将一路数据分配到指定输出通道
33、上去。将一路数据分配到指定输出通道上去。译码器的作用译码器的作用是将表示特定意义信息的二进是将表示特定意义信息的二进制代码翻译出来,常用的有二进制译码器、制代码翻译出来,常用的有二进制译码器、二二-十进制译码器和数码显示译码器。十进制译码器和数码显示译码器。编码器的作用编码器的作用是将具有特定含义的信息编成是将具有特定含义的信息编成相应二进制代码输出,常用的有二进制编码相应二进制代码输出,常用的有二进制编码器、二器、二-十进制编码器和优先编码器。十进制编码器和优先编码器。加法器加法器用于实现多位加法运算,其单元电路有用于实现多位加法运算,其单元电路有半加器和全加器;其集成电路主要有串行进位半加器和全加器;其集成电路主要有串行进位加法器和超前进位加法器。加法器和超前进位加法器。数值比较器数值比较器用于比较两个二进制数的大小。用于比较两个二进制数的大小。