《计算机《计算机组成原理》试卷a.docx》由会员分享,可在线阅读,更多相关《计算机《计算机组成原理》试卷a.docx(5页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、试题3题号二三四五总分复核人得分得分阅卷人123456789101112131415161718192021222324252627282930单项选择题(共30小题,每小题1分,共30分;将答案填写在下表题号下的空格内)1冯诺伊曼提出的“存储程序”概念中,指令和数据以同等地位存放于()内。A.运算器B.存储器C.控制器D.输入和输出设备2、MDR是存储器数据寄存器,其位数与()相等。A.指令字长B.机器字长C.存储字长D.数据字长3、电子计算机的算术逻辑单元、控制单元和主存储器合称为()。A. CPUB. ALUC.主机D. uP4、计算机使用总线结构便于增删外设,同时()。A.减少了信息传
2、输量B.提高了信息的传输速度C.减少了信息传输线的条数D.提高了计算机的运算能力5、集中式总线判优方式中,()对电路故障最敏感。A.链式查询B.计数器定时查询C.独立请求方式D.同步方式6、RAM的含义是()行。A.随机存储器B.只读存储器C.只写存储器D.可编程存储器7、DRAM必须要刷新,因为这种技术是靠()存储信息的。A.触发器B.磁性材料C.电容D.电压8、汉明码具有()位纠错能力。A.1B.2C.4D.89、高速缓存Cache的应用,理论依据是程序访问的()性原理。A.全局B.局部C.动态D.随机10、磁记录方式中的“归零”和“不归零”中的“零”,指的是磁头线圈的()。A.电流为0B
3、.电压为0C.电阻为0D.电感为011、为了发现并纠正信息在存储或传输过程中连续出现的多位错误代码,一般采用()码。A.汉明B.循环冗余校验C. ASCIID. Unicode12、和辅存相比,主存的特点是容量()、速度()、成本().A.小、快、高B.小、快、低C.大、快、低D.大、慢、低13、微型计算机系统中,主机和键盘进行数据传送,一般采用()方式。A.程序查询B.中断C. DMAD.通道14、()通常指主机与10设备之间设置的一个硬件电路及其相应的软件控制。A.10接口B.10指令C.10过程D.10库函数15、DMA方式中,周期窃取是窃取一个()周期。A.存取B.指令C. CPUD.
4、总线16、有符号数的()机器数,又称作符号加绝对值的表示方式。A.原码B.补码C.反码D.移码17、同样位数的机器数,浮点准确表示的数的个数与定点表示的数的个数()。A.一样多B.差很多C.差很少D.无法比较18、在CPU中,对一个二进制机器数进行算术移位,移位后其()保持不变。A.值B.绝对值C.符号D.模19、进行有符号机器数的加减运算时,结果的绝对值太大以致于占用了符号位的位置,称作()。A.溢出B.截断C.变号D.强制类型转换20、原码一位乘法中的“一位”,指的是每次用()中的一位来确定应执行的操作。A.被乘数B.乘数C.乘积D.符号21、乘法中的Booth算法,也称作比较法,实际上是
5、一种()码一位乘法算法。A.原B.反C.补D.移22、浮点加减运算中的“对阶”过程,应按小阶向大阶看齐的原则,目的是保持()仍为纯小数。A.尾数B.阶码C.绝对值D.运算结果23、浮点数运算时,若发生了下溢,通常将结果置为().A.正无穷大B.负无穷大C.机器零D.无效值24、操作数本身就在指令字内,取指后直接进入指令寄存器IR。这种寻址方式称作()寻址。A.立即B.直接C.间接D.寄存器25、直接、间接、立即三种寻址方式指令的执行速度,由快至慢的顺序是().A.直接、间接、立即 B.立即、直接、间接C.立即、间接、直接D.直接、立即、间接26、CPU每取出并执行一条指令所需的全部时间称为()
6、周期。A.总线B.存取C.机器D.指令27、引起中断的各个因素称作中断()=A.源B.向量C.优先级D.屏蔽触发器28、在取指令操作之后,程序计数器中存放的是()的地址。A.当前指令B.下一条指令C.操作对象D.中断服务程序入口29为了提高处理速度,()的CPU通常采用组合逻辑设计(硬布线、硬连线)。A. RISCB. CISCC. SCSID. CRIS30、微程序设计的CPU中,与组合逻辑设计的相比,一定包含有().A.更多的寄存器B.小容量的控制存储器C.更强的中断机构D.更宽的总线1、 Cache系统中,CPU进行写操作时,数据只写入Cache而不写入主存,当Cache数据被替换出去时
7、才写主存 E2、 计算机运算速度的计量单位,体现的是单位时间内执行指令的平均条数F3、 双方由统一时标控制数据传送C4、 流水线中的各条指令因重登操作,可能改变对操作数的读写访问顺序,从而使流水线性能降低K5、 由人们事先编制的具有各类特殊功能的程序组成A6、 程序计数器07、 主存与I/O设备之间有一条逐句通路,二者交换信息时,无需CPU的干预I8、 补码表示的浮点数,尾数的最高数值位与符号位不同N9、 复杂指令集计算机J10、 用来存放欲访问的存储单元的地址B11、 增加存储字的数量H12、 循环冗余校验码L13、 任何一个单元的内容都可以随机存取,而且存取时间欲存储单元的物理位置无关D1
8、4、 如何实现计算机体系结构所体现的属性M15、 一条信号线上分时传送两种信号G得分阅卷入判断题(共20小题,每小题1分,共20分;将答案填写在下表题号下的空格内,正确的填“T,错误的填“F”)12345678910111213141516171819201、 计算机硬磁盘属于硬件,软磁盘属于软件。F2、 机器字长通常与CPU寄存器的位数有关。3、 总线是连接多个部件的信息传输线,是各部件共享的传输介质。T4、 异步通信只能用于串行传送方式。F5、 因为动态RAM需要刷新,所以现代计算机中几乎没有使用这种技术作为主存储器的。F6、 鉴于计算机访问数据的局部性,多体存储器的低位交叉编址可大大增加
9、存储器的带宽。7、 Cache与主存交换数据的最小单位是字块。8、 所谓Cache对用户是透明的,其含义是用户只能觉察出系统性能的提升,而感觉不到Cache的存在。9、 键盘和显示器都是输出设备。10、 在程序查询方式的输入输出系统中,接口中有反映设备工作状态的触发器,CPU执行程序时主动读取该触发器的值后,再由程序确定所采取的下一步动作.11、 在中断方式的输入输出系统中,接口中有反映设备工作状态的触发器,并转换为中断请求信号。CPU执行程序主动读取中断请求信号的值后,再由程序确定所采取的下一步动作。12、 原码中的“零”有两种表示形式。13、 整数补码定义中的“mod 2,就是结果中只保留
10、n+1位整数。14、 同样的条件下,浮点数的阶码位数越多,能表示的数的范围(绝对值)越大。15、 在一般的运算器中,相同数据长度的加减乘除四则运算的速度是相同的。16、 快速进位链只能提高加法运算的速度,对其他运算没有影响。17、 CPU的指令字长与数值数据机器码的选择有关。18、 理论上,当流水线各段时间相等时,最大加速比等于流水线的段数。19、 CPU中的控制单元主要的作用是发出各种微操作命令(控制信号)序列。20、 微指令的基本格式中,包括操作码和操作对象说明两部分。四、阳分计算题(共2小题,第1小题5分,第2小题10分,共15分)阅卷入1、假设机器字长为8位,最高有效位为符号位。写出十
11、进制数-1的二进制真值和四种机器数原码、补码、反码和移码表示,填入下面的表中。真值原码补码反码移码2,使用原码一位乘法计算(+0.1001)X(-0.1101),写出运算过程。五、希分简答题(共4小题,每小题5分,共20分)阅卷入1、某静态RAM芯片存储容量为4KX4位,问1)该芯片有多少条数据线?2)该芯片有多少条地址线?3)某CPU数据线为8条,要构成总容量为16KB的存储器,需要这种存储芯片多少?4)这些芯片如何组织?若要求其地址范围为0x00000x3FFF,写出各芯片的地址范围。2、设某机存储系统以字为单位存取、编址,主存容量为256K字,Cache容量为2K字,块长为4字。1)主存
12、可装入多少块数据?2) Cache可装入多少块数据?3)在直接映射方式下,设计主存地址格式。4)在4路组相联映射方式下,设计主存地址格式.5)在全相联方式下,设计主存地址格式。3,画出比特流”011100010”在RZ、NRZ、NRZ1、PM、FM五种编码(记录)方式下磁头线圈的写入电流波形。第一位的电流波形已经给出。数据序列011100010RZ.HNRZNRZ1PMFM4,如图为采用CPU内部总线方式的数据通路和控制信号的关系,图中每一个小圈处都有一个控制信号,控制着寄存器到总线或总线到寄存器之间的传送,下标i表示输入控制,。表示输出控制(从寄存器的角度)。按顺序写出取指周期的全部微操作。控制信号时钟ZCPU内部总线