《(5.3.1)--5-3实验内容数字电路与逻辑设计实验基础.pdf》由会员分享,可在线阅读,更多相关《(5.3.1)--5-3实验内容数字电路与逻辑设计实验基础.pdf(7页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、锁存器和触发器实验内容实验内容 1完成各类触发器的功能测试 2集成触发器的简单应用1.基本RS锁存器功能测试 按下图所示连线,电路为用与非门构成的基本RS触发器,、接逻辑开关A、B,Q、接显示发光二极管显示电平。改变、的状态,观察输出的状态。跟据实验结果填写功能表,并写出特性方程表达式。QnQ n+1功能说明000110112.边沿JK触发器的功能测试 按图连接边沿JK触发器电路,J、K、别接逻辑开关J、K、S、R,CP时钟脉冲信号接逻辑开关C,输出Q、端接电平指示器。改变J、K状态,观察输出端Q和;改变、的状态,观察输出端Q、的状态,填写实验真值表,并写出其特性方程。CPQn+1J K Qn
2、 0 10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1说 明0/13.利用D触发器实现锁存器功能及应用根据电路示意图连接电路,74LS74的D0D3接开关K1K4,输出接指示灯L1L4;将触发器的CLK端全部连起来接在开关K5上当时钟,输出Q0Q3另再分别接到BCD转7段译码器的AD端(LED显示已经接有BCD码显示驱动),LED显示数据输出。先改变K1、K2、K3、K4为BCD码形式,拨动K5,看指示灯L1、L2、L3、L4和LED变化;验证锁存器的功能并列出功能表。D2Q5CLK3Q6S4R1U1:A74LS74D12Q9CLK11Q8S10R13U1:B
3、74LS74D2Q5CLK3Q6S4R1U2:A74LS74D12Q9CLK11Q8S10R13U2:B74LS74110011001K1K2K3K4K5L1L2L3L44.分频电路 参照电路原理图,使用D触发器购成二分频电路 Q端脉冲波形的周期将是CP脉冲周期的二倍。利用双踪示波器观察cp脉冲和输出Q端时序波形图。1DC1CP如将如将Q端接入下一个端接入下一个D触发器的时钟脉冲触发器的时钟脉冲端,依次相连,可构端,依次相连,可构成成n位二进制计数器位二进制计数器。注意事项时序图的画法一般按以下步骤进行:1.以时钟CP的作用沿为基准,划分时间间隔,CP作用沿来到前为现态,作用沿来到后为次态。2.每个时钟脉冲作用沿来到后,根据触发器的状态方程或状态表确定其次态。3.异步直接置0、置1端(RD、SD)的操作不受时钟CP的控制,画波形时要特别注意。