《国家开放大学《计算机组成原理》章节测试参考答案.docx》由会员分享,可在线阅读,更多相关《国家开放大学《计算机组成原理》章节测试参考答案.docx(23页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、国家开放大学计算机组成原理章节测试参考答案第一章 计算机系统概述1.计算机系统是由( )组成。a. 运算器、控制器、存储器b. 运算器、存储器c. 运算器、控制器d. 硬件、软件2.计算机系统的层次结构从下至上按顺序划分为( )。a. 数字逻辑层、汇编语言层、微体系结构层、操作系统层、指令系统层、高级语言层b. 微体系结构层、数字逻辑层、汇编语言层、指令系统层、操作系统层、高级语言层c. 数字逻辑层、微体系结构层、指令系统层、操作系统层、汇编语言层、高级语言层d. 数字逻辑层、微体系结构层、操作系统层、指令系统层、汇编语言层、高级语言层3.计算机硬件系统是由( )组成A. 运算器、控制器、存储
2、器、输入输出设备、总线B. 加法器、控制器、存储器C. 运算器、控制器、存储器D. 运算器、控制器、存储器、输入输出设备4.计算机体系结构是指( )。A. 从机器语言或者汇编语言的程序设计人员所见到的计算机系统的属性B. 从操作系统层面所见到的计算机系统的属性C. 从高级语言程序设计人员所见到的计算机系统的属性D. 从计算机的内特性所见到的计算机系统的属性5.计算机组成是( )。A. 为了满足相同的计算机体系结构所要求的逻辑实现,只能有唯一的计算机组成设计方案。B. 计算机体系结构的逻辑实现C. 分别设计硬件与软件两个子系统功能的逻辑实现D. 依据计算机体系结构来考虑合理的性能价格比第二章 数
3、据表示和运算方法1.(101001)2是(101001)2、(52)8、(00101001)BCD、和(233)16四个数中最小的数。()2.计算机系统是由( )组成。A. 运算器、存储器B. 硬件、软件C. 运算器、控制器D. 运算器、控制器、存储器3.计算机系统的层次结构从下至上按顺序划分为( )。A. 微体系结构层、数字逻辑层、汇编语言层、指令系统层、操作系统层、高级语言层B. 数字逻辑层、微体系结构层、指令系统层、操作系统层、汇编语言层、高级语言层C. 数字逻辑层、微体系结构层、操作系统层、指令系统层、汇编语言层、高级语言层D. 数字逻辑层、汇编语言层、微体系结构层、操作系统层、指令系
4、统层、高级语言层4.长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为()。A. 两者可表示的数的范围和精度相同B. 后者可表示的数的范围大且精度高C. 前者可表示的数的范围大但精度低D. 前者可表示的数的范围大且精度高5.奇偶校验码通常可以发现单个位错,但是不能确定是哪一位错,还可以发现奇数个位错,但肯定不能发现偶数个位错。()6.两个补码数相加,只有在()时有可能产生溢出。()A. 两个正数相加结果为正B. 数值位产生向符号位的进位,符号位也向更高位产生进位C. 符号位相同D. 符号位不同7.在定点二进制运算器中,减法
5、运算一般通过()来实现。A. 补码运算的二进制减法器B. 原码运算的二进制减法器C. 补码运算的二进制加法器D. 补码运算的十进制加法器8.下列说法中正确的是()。 A. 采用变形补码进行加减法运算可以避免溢出B. 有定点数运算才可能溢出,浮点数运算不会产生溢出C. 将两个正数相加时一定产生溢出D. 定点数和浮点数运算都有可能产生溢出9.在定点数运算中产生溢出的原因是()。A. 运算的结果超出了机器的表示范围B. 寄存器的位数太少,不得不舍弃最低有效位C. 运算过程中最高位产生了进位或借位D. 加运算的操作数超出了机器的表示范围10.定点数补码加法具有两个特点:一是符号位与数值位分别进行运算;
6、二是符号位向更高位上的进位要舍去。()11.在定点二进制运算器中,加法运算一般通过原码运算的二进制加法器来实现。()12.在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用异或门来实现。()对13.两个补码数相加,只有在()时有可能产生溢出。a. 数值位产生向符号位的进位,符号位也向更高位产生进位b. 符号位相同c. 符号位不同d. 两个正数相加结果为正14.定点数补码减法可直接用加法器完成,此时,符号位()参与运算;并把补码形式的减数诸位求发送加法器,再向最低位给出进位信号。a. 与数值位一起参与运算,0b. 与数值位分别进行运算,1c. 与数值位分别进行运算
7、,0d. 与数值位一起参与运算,115.针对8位2进制整数,下列说法中正确的是()。a. 126的补码与 +2的移128方案的移码有相同的表示b. 1的补码等于127的反码c. 0的补码等于1的反码d. 127的补码为1000000016.某计算机字长32位,采用原码定点小数表示,符号位为1位,数值位为31位,则可表示的最大正小数为(),最小负小数为()。a. +(1-2-31),-(1-2-31)b. +(231-1),-(1-2-32)c. +(232-1),-(1-2-31)d. +(231-1),-(1-2-31)17.长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短
8、、尾数长,其他规定均相同,则它们可表示的数的范围和精度为()。a. 两者可表示的数的范围和精度相同b. 后者可表示的数的范围大且精度高c. 前者可表示的数的范围大且精度高d. 前者可表示的数的范围大但精度低18.在定点二进制运算器中,减法运算一般通过()来实现。a. 补码运算的十进制加法器b. 补码运算的二进制加法器c. 原码运算的二进制减法器d. 补码运算的二进制减法器19.下列说法中正确的是()。a. 采用变形补码进行加减法运算可以避免溢出b. 将两个正数相加时一定产生溢出c. 定点数和浮点数运算都有可能产生溢出d. 只有定点数运算才可能溢出,浮点数运算不会产生溢出20.在定点数运算中产生
9、溢出的原因是()。a. 运算过程中最高位产生了进位或借位b. 寄存器的位数太少,不得不舍弃最低有效位c. 参加运算的操作数超出了机器的表示范围d. 运算的结果超出了机器的表示范围21.奇偶校验码通常可以发现单个位错,但是不能确定是哪一位错,还可以发现奇数个位错,但肯定不能发现偶数个位错。()22.(101001)2是(101001)2、(52)8、(00101001)BCD、和(233)16四个数中最小的数。()23.定点数补码加法具有两个特点:一是符号位与数值位分别进行运算;二是符号位向更高位上的进位要舍去。()24.在定点小数的原码、补码、反码表示中,补码的0.0和0.0表示相同。()25
10、.在定点二进制运算器中,加法运算一般通过原码运算的二进制加法器来实现。()26.在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用异或门来实现。()第三章 运算器部件1.运算器的主要功能是进行()A. 逻辑运算B. 逻辑运算和算术运算C. 只作加法D. 算术运算2.加法器采用并行进位的目的是()。A. 提高加法器的速度B. 优化加法器结构C. 增强加法器功能D. 快速传递进位信号3.运算器虽由许多部件组成,但核心部分是()。A. 数据总线B. 累加寄存器C. 路开关D. 算术逻辑运算单元4.运算器虽由许多部件组成,但核心部分是()。A. 累加寄存器B. 算术逻辑
11、运算单元C. 多路开关D. 数据总线5.运算器的主要功能是进行( )a. 逻辑运算和算术运算b. 只作加法c. 算术运算d. 逻辑运算6.运算器虽由许多部件组成,但核心部分是( )。a. 多路开关b. 累加寄存器c. 算术逻辑运算单元d. 数据总线7.ALU属于( )部件。a. 控制器b. 运算器c. 存储器d. 寄存器8.加法器采用并行进位的目的是( )。a. 提高加法器的速度b. 优化加法器结构c. 快速传递进位信号d. 增强加法器功能9.组成一个运算器需要多个部件,但下面所列( )不是组成运算器的部件。a. 地址寄存器b. 数据总线c. ALUd. 状态寄存器第四章 指令系统和汇编程序设
12、计1.一条指令通常由()组成。A. 操作码、操作数B. 操作数、操作数地址C. 操作数、操作数内存地址D. 操作码、操作数地址2.指令中操作数的类型通常有()。A. 无操作数、单操作数、双操作数B. 无操作数、单操作数、双操作数、多操作数C. 无操作数、单操作数D. 无操作数3.转移类指令的功能是()。A. 进行主存与CPU之间的数据传送B. 改变程序中指令的执行的顺序C. 进行CPU和I/O设备之间的数据传送D. 进行算术运算和逻辑运算4.指令系统中采用不同寻址方式的目的主要是缩短指令长度,扩大寻址空间,提高编程灵活性。()5.输入输出指令的功能是进行主存与CPU之间的数据传送。()6.特权
13、指令是指仅用于操作系统或其它系统软件的指令,为确保系统与数据安全起见,这一类指令不提供给用户使用()。7.执行一条指令的顺序是:读取指令;执行指令;分析指令()。8.一条指令通常由()组成。A. 操作码、操作数B. 操作数、操作数地址C. 操作数、操作数内存地址D. 操作码、操作数地址9.指令中操作数的类型通常有()。A. 无操作数、单操作数、双操作数、多操作数B. 无操作数C. 无操作数、单操作数、双操作数D. 无操作数、单操作数10.转移类指令的功能是()。A. 进行主存与CPU之间的数据传送进行主存与CPU之间的数据传送 B. 进行算术运算和逻辑运算C. 进行CPU和I/O设备之间的数据
14、传送D. 改变程序中指令的执行的顺序11.指令系统中采用不同寻址方式的目的主要是缩短指令长度,扩大寻址空间,提高编程灵活性。()12.输入输出指令的功能是进行主存与CPU之间的数据传送。()13.特权指令是指仅用于操作系统或其它系统软件的指令,为确保系统与数据安全起见,这一类指令不提供给用户使用()。14.执行一条指令的顺序是:读取指令;执行指令;分析指令()。15.一条指令通常由()组成a. 操作码、操作数b. 操作码、操作数地址c. 操作数、操作数内存地址d. 操作数、操作数地址16.指令中操作数的类型通常有()a. 无操作数、单操作数b. 无操作数、单操作数、双操作数、多操作数c. 无操
15、作数d. 无操作数、单操作数、双操作数17.汇编语言要经过()的翻译才能在计算机中执行。a. 数据库管理程序b. 文字处理程序c. 汇编器程序d. 编译程序18.间接寻址是指()。a. 指令中间接给出操作数b. 指令中直接给出操作数地址c. 指令中间接给出操作数地址d. 指令中直接给出操作数19.变址寻址方式中,操作数的有效地址等于()。a. 堆栈指示器内容加上形式地址b. 变址寄存器内容加上形式地址c. 基址寄存器内容加上形式地址(位移量)d. 程序计数器内容加上形式地址20.转移类指令的功能是()a. 进行算术运算和逻辑运算b. 改变程序中指令的执行的顺序c. 进行主存与CPU之间的数据传
16、送d. 进行CPU和I/O设备之间的数据传送21.相对寻址方式中,求有效地址使用()加上偏移量。a. 基址寄存器内容b. 变址寄存器内容c. 栈指示器内容d. 程序计数器内容22.堆栈寻址的原则是()。a. 后进后出b. 先出后进c. 先进先出d. 后进先出23.直接寻址,操作数在()中。a. 寄存器编号b. 内存单元c. 操作数的地址d. 通用寄存器24.立即数寻址,操作数在()中。a. 操作数本身b. 操作数的地址c. 指令d. 通用寄存器25.指令系统中采用不同寻址方式的目的主要是缩短指令长度,扩大寻址空间,提高编程灵活性。()26.立即寻址是指指令中直接给出操作数地址。()27.输入输
17、出指令的功能是进行主存与CPU之间的数据传送。()28.特权指令是指仅用于操作系统或其它系统软件的指令,为确保系统与数据安全起见,这一类指令不提供给用户使用。()29.在指令的寻址方式中,寄存器寻址,操作数在通用寄存器中,指令中的操作数是寄存器编号。()30.执行一条指令的顺序是:读取指令;执行指令;分析指令。()第五章 控制器部件1.控制器的功能是( )A. 执行语言翻译B. 向计算机各部件提供控制信号C. 支持汇编程序D. 完成数据运算2.硬连线控制器是由以下部件组成( )A. 指令寄存器IR、控制信号产生部件,节拍发生器B. 程序计数器PC、指令寄存器IR、控制信号产生部件,步骤标记C.
18、 程序计数器PC、指令寄存器IR、控制信号产生部件,节拍发生器D. 程序计数器PC、指令寄存器IR、控制信号产生部件3.微程序控制器中,机器指令与微指令的关系是( )A. 每一条机器指令由一条微指令来执行B. 一条微指令由若干条机器指令组成C. 每一条机器指令由一段用微指令编成的微程序来解释执行D. 一段机器指令组成的程序可由一条微指令来执行4.微指令执行的顺序控制问题,实际上是如何确定下一条微指令的地址问题。通常采用的一种方法是断定方式,其基本思想是( )。A. 用程序计数器PC来产生后继微指令地址B. 用微程序计数器uPC来产生后继微指令地址C. 通过指令中指定一个专门字段来控制产生后继微
19、指令地址D. 通过微指令顺序控制字段由设计者指定或者由设计者指定的判别字段控制产生后继微指令地址5.控制器的功能是( )a. 执行语言翻译b. 完成数据运算c. 向计算机各部件提供控制信号d. 支持汇编程序6.硬连线控制器是由以下部件组成( )a. 程序计数器PC、指令寄存器IR、控制信号产生部件,节拍发生器b. 程计数器PC、指令寄存器IR、控制信号产生部件,步骤标记c. 程序计数器PC、指令寄存器IR、控制信号产生部件d. 指令寄存器IR、控制信号产生部件,节拍发生器7.微程序控制器中,机器指令与微指令的关系是( )a. 一段机器指令组成的程序可由一条微指令来执行b. 一条微指令由若干条机
20、器指令组成c. 每一条机器指令由一条微指令来执行d. 每一条机器指令由一段用微指令编成的微程序来解释执行8.微指令执行的顺序控制问题,实际上是如何确定下一条微指令的地址问题。通常采用的一种方法是断定方式,其基本思想是( )。a. 通过微指令顺序控制字段由设计者指定或者由设计者指定的判别字段控制产生后继微指令地址b. 用微程序计数器uPC来产生后继微指令地址c. 用程序计数器PC来产生后继微指令地址d. 通过指令中指定一个专门字段来控制产生后继微指令地址9.利用时间重叠途径实现并行处理的是( )a. 相联处理机b. 多处理机c. 流水线处理机d. 并行处理机第六章 存储器系统1.根据存储器介质运
21、行原理的重大差异,可以把存储器分为( )A. 磁存储器、光存储器三种B. 半导体存储器、光存储器C. 半导体存储器、磁存储器、光存储器D. 半导体存储器、磁存储器2.在计算机系统中,由( )组成多级存储器系统A. 半导体存储器、磁存储器、高速缓冲存储器B. 主存储器、辅助存储器、光存储器C. 半导体存储器、磁存储器、辅助存储器D. 高速缓冲存储器、主存储器、辅助存储器3.在ROM存储器中必须有( )电路,需要刷新的是( )A. 再生,ROMB. 地址译码,动态存储器C. 数据写入,RAMD. 刷新,静态存储器4.某一RAM芯片,其容量为10248位,除电源端和接地端外,连同片选和读/写信号该芯
22、片引出脚的最小数目应为( )A. 17B. 19C. 20D. 235.若主存每个存储单元为16位,则( )A. 其地址线也为16位B. 其地址线与16有关C. 其地址线与16无关D. 其地址线为8位6.主存储器容量的扩展有( )。A. 位扩展、字扩展、字位同时扩展B. 位扩展、字位同时扩展C. 字扩展、字位同时扩展D. 位扩展、字扩展7.在磁盘存储器中,寻址时间是由使磁头移动到要找的( )所需的时间和目标磁道上磁盘被读写( )移动到磁头下的时间两部分组成。A. 柱面,扇区B. 扇区,柱面C. 磁盘,柱面D. 磁盘,扇区8.硬盘的CHS,包括( )A. 柱面,扇区B. 柱面,扇区C. 磁头,扇
23、区D. 柱面,磁头,扇区9.在CACHE存储器中,当程序正在执行时,由( )完成地址映射。A. 硬件B. 操作系统C. 硬件和软件D. 程序员10.在CPU与主存之间加入Cache,能够提高CPU访问存储器的速度,一般情况下( )A. Cache容量与主存越接近时,命中率越高B. Cache的容量越大,命中率越高C. Cache的容量与命中率无关D. Cache的容量越小,命中率越高11.CPU通过指令访问主存所用的程序地址叫做( )A. 虚拟地址B. 物理地址C. 真实地址D. 逻辑地址12.虚拟存储器有( )地址空间A. 段式虚拟存储器、页式虚拟存储器B. 段式虚拟存储器、段页式虚拟存储器
24、C. 段式虚拟存储器、页式虚拟存储器、段页式虚拟存储器D. 页式虚拟存储器、段页式虚拟存储器13.根据存储器介质运行原理的重大差异,可以把存储器分为( )a. 半导体存储器、磁存储器、光存储器b. 磁存储器、光存储器三种c. 半导体存储器、光存储器d. 半导体存储器、磁存储器14.在计算机系统中,由( )组成多级存储器系统a. 半导体存储器、磁存储器、高速缓冲存储器b. 半导体存储器、磁存储器、辅助存储器c. 高速缓冲存储器、主存储器、辅助存储器d. 主存储器、辅助存储器、光存储器15.在ROM存储器中必须有( )电路,需要刷新的是( )a. 地址译码,动态存储器b. 数据写入,RAMc. 刷
25、新,静态存储器d. 再生,ROM16.某一RAM芯片,其容量为10248位,除电源端和接地端外,连同片选和读/写信号该芯片引出脚的最小数目应为( )a. 20b. 19c. 17d. 2317.若主存每个存储单元为16位,则( )a. 其地址线与16无关b. 其地址线也为16位c. 其地址线为8位d. 其地址线与16有关18.主存储器容量的扩展有( )。a. 位扩展、字扩展b. 字扩展、字位同时扩展c. 位扩展、字扩展、字位同时扩展d. 位扩展、字位同时扩展19.在磁盘存储器中,寻址时间是由使磁头移动到要找的( )所需的时间和目标磁道上磁盘被读写( )移动到磁头下的时间两部分组成。a. 磁盘,
26、柱面b. 柱面,扇区c. 扇区,柱面d. 磁盘,扇区20.硬盘的CHS,包括( )a. 柱面,磁头,扇区b. 磁头,扇区c. 柱面,扇区d. 柱面,扇区21.在CPU与主存之间加入Cache,能够提高CPU访问存储器的速度,一般情况下( )a. Cache的容量越小,命中率越高b. Cache的容量与命中率无关c. Cache的容量越大,命中率越高d. Cache容量与主存越接近时,命中率越高22.虚拟存储器有( )地址空间a. 段式虚拟存储器、页式虚拟存储器b. 段式虚拟存储器、段页式虚拟存储器c. 段式虚拟存储器、页式虚拟存储器、段页式虚拟存储器d. 页式虚拟存储器、段页式虚拟存储器第七章
27、 计算机输入输出设备与系统1.计算机的外部设备是指( )A. 输入/输出设备B. 除了CPU和内存以外的其它设备C. 输入/输出设备及外存设备D. 外存设备2.输入/输出设备具有以下工作特点( )A. 异步性、实时性B. 异步性、实时性、多样性C. 实时性、多样性D. 异步性、实时性、多样性、复杂性3.计算机系统的输入输出接口是( )之间的交接界面。A. 主机与外设B. CPU与系统总线C. 存储器与外设D. CPU与存储器4.在统一编址方式下,就I/O设备或者内存单元而言,其I/O对应的地址( )的说法是对的。A. 只能固定在地址低端B. 要求相对固定在地址某部分C. 可随意在地址任何地方D
28、. 只能固定在地址高端5.在独立编址方式下,存储单元和I/O设备是靠( )来区分的。A. 不同的地址B. 不同的数据和指令代码C. 不同的数据和地址D. 不同的地址和指令代码6.随着CPU速度的不断提升,程序查询方式很少被采用的原因是( )A. CPU与外设串行工作B. 硬件结构复杂C. CPU与外设并行工作D. 硬件结构简单7.如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求。若要调整中断事件的响应次序,可以利用( )。A. 中断向量B. 中断屏蔽C. 中断响应D. 中断嵌套8.在采用DMA方式的I/O系统中,其基本思想是在( )之间建立直接的数据通路。A. 主存与外设B
29、. CPU与外设C. CPU与主存D. 外设与外设9.以下( )说法是正确的。A. DMA传送方式时,DMA控制器每传送一个数据就窃取一个总线周期B. 中断允许时,CPU首先保护现场C. 中断服务程序的最后一条指令是中断返回指令D. DMA控制器通过中断向CPU发DMA请求信号10.根据总线上传送的信息的类型不同,总线有( )。A. 数据总线、地址总线、控制总线、外总线B. 数据总线、地址总线C. 数据总线、控制总线、控制总线、部件内总线D. 数据总线、地址总线、控制总线11.总线的数据传输方式有( )A. 串行传送、并行传送、复用传送B. 串行传送、并行传送、复用传送、数据包传送C. 串行传
30、送、并行传送D. 串行传送、并行传送、数据包传送12.计算机的外部设备是指( )a. 输入/输出设备及外存设备b. 输入/输出设备c. 外存设备d. 除了CPU和内存以外的其它设备13.输入/输出设备具有以下工作特点( )a. 异步性、实时性、多样性、复杂性b. 异步性、实时性、多样性c. 实时性、多样性d. 异步性、实时性14.计算机系统的输入输出接口是( )之间的交接界面。a. 存储器与外设b. CPU与系统总线c. CPU与存储器d. 主机与外设15.在统一编址方式下,就I/O设备或者内存单元而言,其I/O对应的地址( )的说法是对的。a. 只能固定在地址高端b. 要求相对固定在地址某部
31、分c. 可随意在地址任何地方d. 只能固定在地址低端16.在独立编址方式下,存储单元和I/O设备是靠( )来区分的。a. 不同的地址和指令代码b. 不同的数据和地址c. 不同的地址d. 不同的数据和指令代码17.随着CPU速度的不断提升,程序查询方式很少被采用的原因是( )a. 硬件结构复杂b. 硬件结构简单c. CPU与外设并行工作d. CPU与外设串行工作18.如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求。若要调整中断事件的响应次序,可以利用( )。a. 中断嵌套b. 中断向量c. 中断响应d. 中断屏蔽19.在采用DMA方式的I/O系统中,其基本思想是在( )之间
32、建立直接的数据通路。a. CPU与外设b. 外设与外设c. CPU与主存d. 主存与外设20.以下( )说法是正确的。a. 中断允许时,CPU首先保护现场b. DMA控制器通过中断向CPU发DMA请求信号c. DMA传送方式时,DMA控制器每传送一个数据就窃取一个总线周期d. 中断服务程序的最后一条指令是中断返回指令21.根据总线上传送的信息的类型不同,总线有( )。a. 数据总线、地址总线b. 数据总线、控制总线、控制总线、部件内总线c. 数据总线、地址总线、控制总线、外总线d. 数据总线、地址总线、控制总线第八章 各章重点复习一、选择题1.下列数中最小的数是 。A. (01101000)B
33、CDB. (25)16C. (1010011)2D. (42)82.两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时 。A. 会产生溢出B. 不一定会产生溢出C. 有可能产生溢出D. 一定不会产生溢出3.长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为 。A. 后者可表示的数的范围大且精度高B. 前者可表示的数的范围大但精度低C. 两者可表示的数的范围和精度相同D. 前者可表示的数的范围大且精度高4.堆栈寻址的原则是 。A. 随意进出B. 后进后出C. 后进先出D. 先进先出5.微程序控制器中,机器指令
34、与微指令的关系是 。A. 一段机器指令组成的程序可由一条微指令来执行B. 每一条机器指令由一条微指令来执行C. 每一条机器指令由一段用微指令编成的微程序来解释执行D. 一条微指令由若干条机器指令组成6.在CPU与主存之间加入Cache,能够提高CPU访问存储器的速率,一般情况下Cache的容量 命中率 ,因此Cache容量 。A. 越小,越高,与主存越差异大越好B. 越大,越高,与主存越接近越好C. 越大,越高,只要几十或几百K就可达90%以上D. 越小,越高,只要几K就可达90%以上7.在独立编址方式下,存储单元和I/O设备是靠 来区分的。A. 不同的数据和地址B. 不同的数据和指令代码C.
35、 不同的地址D. 不同的地址和指令代码8.在采用DMA方式高速传输数据时,数据传送是 。A. 由CPU响应硬中断处理完成的B. 在总线控制器发出的控制信号控制下完成的C. 在DMA控制器本身发出的控制信号控制下完成的D. 由CPU执行的程序完成的二、判断题:9.海明校验码是对多个数据位使用多个校验位的一种检错纠错编码方案,不仅可以发现是否出错,还能发现是哪一位出错。()10.直接寻址是在指令字中直接给出操作数本身而不再是操作数地址。()11.计算机中的流水线是把一个重复的过程分解为若干个子过程,每个子过程与其他子过程并行运行。()12.半导体存储器RAM信息可读可写,且断电后仍能保持记忆。()
36、三、简答题1.计算机指令中要用到的操作数一般可以来自哪些部件?参考答案:(1)CPU内部的通用寄存器。此时应在指令字中给出用到的寄存器编号(寄存器名)。(2)外围设备(接口)中的一个寄存器。(3)内存储器的一个存储单元。此时应在指令字中给出该存储单元的地址。2.什么是总线周期?参考答案:总线周期,通常指的是通过总线完成一次内存读写操作或完成一次输入/输出设备的读写操作所必需的时间。依据具体的操作性质,可以把一个总线周期分为内存读周期,内存写周期,I/O读周期,I/O写周期4种类型。四、计算题1.把正确的答案或选择写进括号内(二进制需要小数点后保留8位)。(0.625)10(0.0110 0010 0101)BCD(0.10100000)2(0.A)16(1AA)16(000110101010)2(426)102.已知定点小数的真值X0.1001,Y0.0101,分别计算:(1)X原、X补、X补;(2)Y原、Y补、Y补;(3)XY补和YX补。参考答案:(1)X原(1.1001)X补(1.0111)X补(0.1001)(2)Y原(0.0101)Y补(0.0101)Y补(1.1011)(3)XY补(1.1100)YX补(0.1110)