eda全加器实验报告.docx

上传人:太** 文档编号:66926248 上传时间:2022-12-23 格式:DOCX 页数:4 大小:13.07KB
返回 下载 相关 举报
eda全加器实验报告.docx_第1页
第1页 / 共4页
eda全加器实验报告.docx_第2页
第2页 / 共4页
点击查看更多>>
资源描述

《eda全加器实验报告.docx》由会员分享,可在线阅读,更多相关《eda全加器实验报告.docx(4页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、eda全加器实验报告EDA全加器实验报告1位全加器设计实验报告彭世晶32211317实验目的:用原理图输入法完成半加器和全加器的设计,熟悉和练习Quartus?的应用。实验原理:1位全加器可以用两个半加器及一个或门连接而成,因此需要首先完 成半加器的设计。用最简单的原理图输入法来完成半加器及全加器的设计。实验 真值表:半加器全加器实验逻辑图:半加器全加器实验程序:半加器module h_adder(a, b, so, co) ; /半力口器描述 input a, b; output so, co;assign co, so=a+b; /两位二进制数直接相加endmodule或门module o

2、r2a(a. b. c); 或门逻辑描述output c; input a, b assign c=a|b; endmodule全加器顶层文件module f_adder (ain, bin, cin, cout, sum) ;/一位全加器顶层设计描述output cout,sum; input ain, bin, cin;wire e, d, f; 定义网线型变量作内部单元连接线h_adder ul (ain, bin, e, d);使用位置关联法进行例化 h_adder u2 (. a(e),. so (sum),. b(cin),. co(f);or2a u3(. a(d),. b(f)

3、,. c(cout) ;/使用端口名关联法进行例化Endmodule实验波形图:半加器全加器实验RTL图:实验结果与分析:通过EDA实验我对编程环境Quartus?有了一定的了解,也初步了解了硬件平台。我个人认为老师应当增加实验次数,以便我们加强自己的动手能力。篇二:EDA实验报告4位全加器实验课程名称:EDA技术与应用- 1 - 2 - 3 - 4 - 5 -篇三:EDA全加器实验报告实验一 :1位全加器设计实验目的:用原理图输入法完成半加器和全加器的设计,熟悉和练习Max+Plus?的应用。实验原理:1位全加器可以用两个半加器及一个或门连接而成,因此需要首先完 成半加器的设计。用最简单的原

4、理图输入法来完成半加器及全加器的设计。实验内容:一 :(1)、建立一个文件夹,设此文件夹为本项设计工程的工作库。文件夹起名 为 Quanjiaqio(2)、进入原理图输入系统,在File/New下建立新的原理图设计文件。(3)、在原理图输入窗口中右击选择输入元件项Enter Symbol,在所弹出窗口 中查找所需元件INPUT、OUTPUT. AND2、XNOR、NOT并放入当前窗口。完成半加器 电路图(如下图)并起名为Banjiqi. gdf保存在Quanjiaqi工作库内。(4) 选择 File/Project/Set Project to Current File 项,将当前设计项目 设

5、置成工程文件。然后在MAX+PLUS?下拉菜单中选择Compiler项对原理图工程文 件进行编译。(5)、进入波形文件输入系统,在File/New下建立新的波形设计文件,文件名 默认为 Banjiaqi. scf o(6)、选择Node/Node from SNF项,在弹出的窗口首选List键,将节点信号 添加到右栏。(7)、设置波形参量,设置File/End time项为34us,设半加器输入信号a、b 为高低电平,保存文件,用默认文件名及扩展名。(8) 运行时序仿真器:选择MAX+plus?/Simulateor项,并观察分析输出信号 C0 SOo波形图如下(9)、选择File/open下

6、Banjiaqi. gdf文件,并将其设置成当前工程文件,然 后选择File/C reate Default Symbol项将当前文件设置成包装好的单一元件,留以备用。二、(1)、重复“一”中的步骤从第开始,将调入元件改成INPU、TOUTPUT. 0R2以及第一步中包装入库的Banjiaqi元件,输入原理图,起名为 Quanjiaqi. gdf保存在Quanjiaqi工作库中,并对其进行编译。(2)、设置Quangjiaqi原理图文件的波形文件,并对其进行时序仿真。步骤重复“一”,从第步开始。文件默认为Quanjiaqi.scf输入信号端为ain、bin cin,输出信号端为sum、cout

7、,对其进行观察分 析。三、(1) 选择Assign/ Device选择EPF10K10LC84-4型号芯片,然后选择 Assign/PinLocationChip选项,在弹出的窗口中Node Name栏中输入全加器端 口 gain、bin cin并选择芯片引脚号。从Pin Type选项中选择Input型,Sum、 cout 选择 Output 型。(2)、在引脚锁定完成后,选择MAX+plus?/Compiler选项对文件从新进行编译 一次。(3)、选择MAX+plus?/Programmer选项,在弹出的窗口,然后选择 Option/Hardwere Setup硬件选项,并在其下拉菜单中选ByteBlaster (MV)编程方式。(4)、点击Configure键,将设计文件下载到芯片,用实验箱对芯片进行实验,验证全加器功能。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 解决方案

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁