广科所整流器动态均流.ppt

上传人:豆**** 文档编号:65273734 上传时间:2022-12-04 格式:PPT 页数:33 大小:1.42MB
返回 下载 相关 举报
广科所整流器动态均流.ppt_第1页
第1页 / 共33页
广科所整流器动态均流.ppt_第2页
第2页 / 共33页
点击查看更多>>
资源描述

《广科所整流器动态均流.ppt》由会员分享,可在线阅读,更多相关《广科所整流器动态均流.ppt(33页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、广科所整流器动态均流 Still waters run deep.流静水深流静水深,人静心深人静心深 Where there is life,there is hope。有生命必有希望。有生命必有希望影响均流的因数元件的通态特性元件开通特性的差异n开通时间(延迟时间和上升时间)n门槛电压温度(影响元件的通态特性)母排连接方式交流电压(影响开通时间)元件的通态特性 由于通态特性的分散性,并联支路越多,均流系数越低元件的温度特性电流较小时,硅元件具有副温特性。不同温度下,通态特性会发生偏移。理想化的母排连接典型的母排连接方式不同连接方式下的电流分布R/R1I1/II2/II3/II4/II5/I均

2、流系数10.36840.10530.05260.10530.368454.3%0.50.31820.13640.09090.13640.318262.9%0.20.26260.16760.13970.16760.262676.2%0.10.23510.18210.16560.18210.235185.1%0.050.21870.19060.18150.19060.218791.4%0.010.20390.19800.19610.19800.203998.1%动态均流原理框图区间前沿斜坡处理单元,将脉冲区间的前沿(包括后沿)作斜坡处理,斜坡和来自差分放大器的移相控制信号被送到脉冲区间移相处理单元

3、进行比较,得到包含均流控制信息(即前沿相位)的新的脉冲区间,它实时控制脉冲列的投入时间,从而控制每个硅的导通时间。调节目标:通态平均电流ititSCR1SCR2检测桥臂电流的方案智能检测的必要性装于整流桥正极的分流器不能反映整流桥的输出状态来自来自AVR的电流均分线的电流均分线(020mA)电流给定的产生(1)由调节器与功率柜共同产生(2)由功率柜产生脉冲频率脉冲频率:60KHz元件导通时间调节精度高频脉冲列实际波形动态均流对硅元件的要求大多数硅元件均适用这种均流方法。个别型号的硅元件不适于并联运行。应确保自然均流系数不低于某个值,比如0.8。门极放大型元件调节范围设计:100实际:20以内输

4、出电流动态均流1#柜2#柜均流系数500A(2000A/3V)不投2102900862投入2402650953输出电流动态均流1#柜2#柜均流系数1310A(2000A/3V)不投6057080927投入2402650997输出电流动态均流1#柜2#柜均流系数2100A(2000A/3V)不投9461147091投入100610880962出厂试验情况出厂试验情况 对出厂的50套设备进行统计,不投动态均流时,均流系数在0.80.85之间的有6套,在0.850.9之间的有9套,在0.90.95之间的有10套,在0.95以上的有25套。投动态均流,所有50套设备的均流系数在0.95以上,其中,30

5、套设备的均流系数在0.98以上。试验条件:交、直流汇流母排连接,阻性负载。现场试验情况现场试验情况 对现场的30套设备进行统计,均流系数在0.95以下的有2套,在0.950.98之间的有6套,在0.95以上的有22套。满载时,30套设备的均流系数在0.98以上。1/2满载时,27套设备的均流系数在0.98以上。试验条件:交、直流汇流母排连接,阻性负载。不同电流下的均流情况不同电流下的均流情况动态均流动态均流技术,不需要其它任何辅助措施(如长电缆、硅元件参数选配等)可以确保均流系数大于95%。而且,当一个或多个功率柜退出后,运行的功率柜之间仍可实现动态均流。该方法立足于控制回路,通过自动调节实现

6、柜间及相间均流。因此它在较宽的电流范围内有效地实现高水平均流系数,一致性很好。这种方法既适用于感性负载,也适用于阻性负载。均流的另一种解决方案周期法12nAVR脉冲控制本柜投退脉冲控制本柜投退脉冲控制本柜投退通过调节器的控制,使每个周期只有一个桥导通控制简单,均流系数无限地接近100%需要关注di/dt(正常工况下,di/dt60A/us)1#2#3#4#di/dt对tq的影响UCS100的特点系统数字化调节器硬件采用ARM+FPGA(含DSP单元)双通道,实现对等冗余基于嵌入式操作系统的多任务运行模式现场总线实现内部互联(直流平台)支持多国语言的人机界面UCS100系统框图励磁系统内部互联CAN调节器框图技术指标 低功耗ARM处理器FPGA:全并行DSP单元,每秒可完成100K次FFTA/D转换分辨率:16bit 通道数:12路。模拟信号输入量程:12V。同步采集频率:200KHZ/通道数(16位精度)48路光隔离开关量输入、32路继电器输出2路模拟量输出(12位,024V)可控硅控制角分辨率:0.0027移相范围:0180谢谢!谢谢!

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 小学资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁