《四川大学《数字电子技术2390》22春在线作业2答卷.docx》由会员分享,可在线阅读,更多相关《四川大学《数字电子技术2390》22春在线作业2答卷.docx(3页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、八斗文库、v vwmbadou 八斗文库 数字电子技术239022春在线作业2-00001试卷总分:100得分:98一、单项选择题(共20道试题,共40分)1.逻辑电路如下图,当A=0, B=1时 图脉冲来到后图触发器()o 图A.具有计数(翻转)功能B.保持原状态C 置 “0”D.置 “1”答案:A2.图PA. ABC.C. D答案:D3某逻辑电路的真值表如下表所示,那么该逻辑电路的最简与或表达式为()o 图A. 图图B. 图图答案:4. 图A.会改变B.不会改变C.不能确定D.有时改变,有时不改变。答案:ARAM芯片有11个地址输入端,8个数据输出端,该芯片的容量是()。A. 211X82
2、8X11B. 88K880 答案:A6 .如下图逻辑电路为()。图A.异步二进制加法计数器B.同步二进制加法计数器C.同步二进制减法计数器D.异步二进制减法计数器答案:A7 .图A.具有计数(翻转)功能8 .保持原状态C.置 “0”D.置 “1”答案:A8. 逻辑图和输入A, B的波形如以下图所示,输出F为“1”的时刻,应是()o图A. tlt2B. t3D.无答案:AA. 01C.QD.答案:B0A.图B.图C.图D.图答案:A11 .七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入二 进制代码为()。A. 01000110B. 0011D.011
3、1答案:A12.A. AB. A+B答案:B13.引起组合逻辑电路竞争与冒险的原因是()A.逻辑关系错B.干扰信号C.电路延时D.电源不稳定答案:C14.8421BCD码(01010010)转换为十进制数为()。A. 5282B. 3825答案:A15.以下描述不正确的选项是()。A.可编程器件FPGA只用于实现组合逻辑电路B.寄存器、存储器均可用于存储数据C.移位寄存器首尾相连可构成环形计数器D.译码器、数据选择器、EPROM均可用于实现组合逻辑函数 答案:A16 .三变量函数图的最小项表示式中不含以下哪项()om2 (正确答案)A. m5m3B. m7答案:A17 .用555定时器构成单稳
4、态触发器,其输出脉宽为()0. 7RCA. 1. IRC1.4RCB. 1.8RC答案:A18 .题面如下:图A. aB.bcC. d答案:D19.单稳态触发器可作()A.产生正弦波B.延时C.构成D触发器D.构成JK触发器答案:B20. 图A.正边沿T触发器B.负边沿D触发器C.负边沿T触发器D.正边沿D触发器答案:A二、判断题(共15道试题,共60分).容量为256X4的存储器,每字4位,共计256字,1024个存储单元。答案:正确.假设要构成七进制计数器,最少用3个触发器,并且有1个无效状态。答案:正确.在具有三组与输入端的与或非门中,当只使用其中的两组与输入端时,余下的一组与输入 端应
5、接高电平。对吗?答案:错误.答案:错误.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。答案:正确. SR触发器、JK触发器均具有状态翻转功能。对吗?答案:错误.当三态门输出为高阻时,其输出线上电压为高电平。 答案:错误21 .在二进制转换中,以下关系:B= (9531) H= (9531) 8421BCDO 对吗? 答案:错误.二进制代码1000和二进制代码1001都可以表示十进制数9o对吗?答案:正确.二进制的算术运算通常是转换成加法运算来完成的。对吗?答案:正确,移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。对吗? 答案:正确22 .二进制代码1000和二进制代码1001都可以表示十进制数9o 答案:正确.施密特触发器的特点是电路具有两个稳态且每个稳态需耍相应的输入条件维持。对吗? 答案:正确23 . 8421码(自然二进制码)和8421BCD码都是四位二进制代码。答案:错误.因为逻辑表达式A+B+AB=A+B成立,所以AB二0成立。答案:错误