《华东理工大学计算机组成原理(本)期末复习题及参考答案.docx》由会员分享,可在线阅读,更多相关《华东理工大学计算机组成原理(本)期末复习题及参考答案.docx(11页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、计算机组成原理(本)期末复习题1一、单项选择题(20分,每题2分)超越高度1、在多级存储体系中,cache主存”结构的作用是解决 的问题。A.主存与CPU速度不匹配B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存容量缺乏2、计算机中的信息主要以 方式表示。A.十进制B,二进制 C. BCD码 D. 16进制3、指令格式中,操作码字段表征指令的 oA.指令的长短 B.操作数的功能 C.操作性质 D.操作对象4、X为整数,且X补=10010111,那么X的十进制数值是 oA +135 B - 105 C - 135 D +1055、DMA传送方式主要实现的是 之间的数据交换。A. CPU
2、和主存B.Cache和主存C.主存和高速I/O设备D. CPU和Cache6、闪速存储器Flash Memory是一种 存储器。A磁盘 B半导体读/写C半导体只读 D外7、某计算机字长32位,它的存贮容量是32MB,假设按字编址,那么它的寻址范围是A. IM B. 8MB C. 1MB D. 8M8、用16位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是 oA 0, 1 - 2T6 B 0, 1 - 2T4 C 0, 1 - 2-14 D 0, 19、某DRAM芯片,其存储容量为256K义8位,该芯片的地址线和数据线数目为。A.18, 8B.19, 8C.16, 8D.16, 41
3、0、相联存储器是按内容访问的存储器,它属于 存储器。A.串行B.双端口C.多模块交叉 D.并行二、填空题(20分,每空2分)1、一个定点数由 和 两局部组成。根据小数点位置不同,定点数有 和纯整 数之分。2、闪速存储器Flash Memory在断电后仍能长久保持信息,是一种 性半导体存储器。3、在计算机运行过程中,取出一条指令并执行这条指令的时间称为 o4、总线的数据传送方式包括 传送和 传送两种。5、根据I/O设备的分类,键盘和鼠标属于 设备,而显示器和打印机属于 设备。6、操作系统属于 软件。三、判断题(10分,每题2分;正确打J,错误打X)I、计算机的指令周期包含假设干个CPU周期。2、
4、寄存器和存储器是一回事。()(6) 磁盘数据传输率是多少?(7) 如果某文件长度超过一个磁道的容量,应将它记录在同一个存储面上还是记录在同一个柱面上?解答:(1) 6*2=12 面(2) 40* (33-22) /2=220道,即共有220个圆柱面(3) 2400/60*22*PI*400=Ll*106(b/s)=0.138*106 (B/s)(4)记录在同一柱面上,因为这样安排存取速度快3、CPU的运算器既可以进行算术运算又可以进行逻辑运算。4、主存储器最小的存取单位是字节。()5、设置高速缓冲存储器的目的是提高CPU的速度。()四、计算题(20分,每题10分)1、x=o.iion, y=-
5、o. mu,写出它们的补码表示。2、根据上题中的X和Y,用补码乘法计算X XY,写出详细步骤。五、简答题(10分,每题5分)1、简述计算机分级存储结构的设计目标和特点。2、计算机硬件组织由哪几大功能部件组成?六、计算题(10分)浮点数X=2义(-0.100010), Y=2,00X (-0.111110),设浮点数的阶码和尾数局部均用补 码表示,按浮点数的运算规那么,计算X+Y, X-Y。七、应用题(10分)某机字长为8位,主存采用半导体存贮器,地址线为16位,假设使用1KX8位SDRAM芯片 组成该机所允许的最大主存空间,并选用模块板结构形式,问:(1) 假设每块模板为8KX8,共需几块模板
6、?(2) 每个模块内共有多少片SDRAM芯片?(3)主存共需多少SDRAM芯片?计算机组成原理(本)期末复习题1答案一、单项选择题(20分,每题2分)1、在多级存储体系中,cache主存”结构的作用是解决_A 的问题。A.主存与CPU速度不匹配B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存容量缺乏2、计算机中的信息主要以_B 方式表示。A.十进制B.二进制 C. BCD码 D. 16进制3、指令格式中,操作码字段表征指令的DoA.指令的长短 B.操作数的功能C.操作性质D.操作对象4、X为整数,且X补=10010111,那么X的十进制数值是_B oA +135 B - 105 C
7、- 135 D +1055、DMA传送方式主要实现的是_C_之间的数据交换。A. CPU和主存B.Cache和主存C.主存和高速I/O设备D. CPU和Cache6、CRT的灰度级为256,那么其刷新存储器每个单元的字长是_C。A 256位 B 16位 C 8位 D 7位7、某计算机字长32位,它的存贮容量是32MB,假设按字编址,那么它的寻址范围是_DA. IM B. 8MB C. 1MB D. 8M8、用16位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是_B oA 0, 1 - 2-16 B - (1 - 2T5), 1 - 2-15 C - (1 - 2T6), 1 - 2
8、-16 D 0, 19、某DRAM芯片,其存储容量为256K义8位,该芯片的地址线和数据线数目为_A。A.18, 8B.19, 8C.16, 8D,16, 410、相联存储器是按内容访问的存储器,它属于_D存储器。A.串行B.双端口C.多模块交叉D.并行 二、填空题(20分,每题2分)1、符号位、数值为、纯小数2、非易失性3、指令周期。4、并行,串行。5、输入,输出。6、系统三、判断题(10分,每题2分;正确打J,错误打X)4、 (V )2、( X ) 3、( J ) 4、( J )5、(X )四、计算题(10分,每题5分)1、x=o.iion, y=-o. mu,写出它们的补码表示。2、用上
9、题中的X和Y,用补码乘法计算XXY,写出详细步骤。解答:i、x#=o. non, y#=i. ooooi, -x补=i.ooioi2、局部积乘数附加位00.000001.000010+-X补11.0010111.0010111.100101100001+X补00.1101100.0110100.001101110000+000.0000000.0011000.000110111000+000.0000000.0001100.000011011100+000.0000000.0000100.0000011011102、局部积乘数附加位00.000001.000010+-X补11.0010111.
10、0010111.100101100001+X补00.1101100.0110100.001101110000+000.0000000.0011000.000110111000+000.0000000.0001100.000011011100+000.0000000.0000100.000001101110说明初值 yn+i=0, P=0 ynyn+i=10 +网补局部积右移1位,局部积右移1位,局部积右移1位,局部积右移1位,局部积右移1位,ynyn+i=Ob +x 补丫向+1=03 +o丫网+1=0,+ynyn+=,+0+-X补1L0010111.001011101110Y=-0. 1101
11、000101所以X X Y补= 1.0010111011, X X(专科)2、X补二0.10100L Y#=l. 10111,写出它们的原码表示。X=0. 101001, y=-o. 01001五、简答题(10分)1、简述计算机分级存储结构的设计目标和特点。2、存储器,运算器,控制器,输入输出设备,总线。六、计算题(10分)浮点数X=2皿X (-0. 100010), Y=2100X (-0. 111110),设浮点数的阶码和尾数局部均用 补码表示,按浮点数的运算规那么,计算X+Y, X-Yo解答:X浮=0101; 1.011110, Y浮=0100; 1.000010对阶:小阶向大阶看齐,E
12、=Ea-Eb=l, Y?浮=0101; 1. 100001 (右移一位)对阶之后,尾数相加求和:11.011110+ 11.10000110.111111需要右规一次,X+Y浮=0110; 1.011111X+Y=2ll0X (-0. 100001) 右规最多一次对阶之后,尾数相减求差:ii.oniio+ 00.01111111. 111101还原成原数发现需左规4次需要左规四次,X-Y浮=0001; 1.010000X-Y=2001 X (-0. 110000)X+Y=2ll0X (-0. 100001)(专科)某机字长为16位,主存采用半导体存贮器,地址线为16位,假设使用4KX4位 SR
13、AM芯片组成该机所允许的最大主存空间,并选用模块板结构形式,问:(3) 假设每块模板为4KX8,共需几块模板?(4) 每个模块内共有多少片SRAM芯片?(3)主存共需多少SRAM芯片?七、应用题(10分)某机字长为8位,主存采用半导体存贮器,地址线为16位,假设使用1KX8位SDRAM芯片 组成该机所允许的最大主存空间,并选用模块板结构形式,问:(5) 假设每块模板为8KX8,共需几块模板?(6) 每个模块内共有多少片SD RAM芯片?(3)主存共需多少SDRAM芯片?解答:解6x8) / (8kx8) =8,故需16个模块(8kx8) / (lkx8) =8,故需 8 片芯片共需8x8=64
14、片芯片计算机组成原理(本科)期末复习题2一、单项选择题(20分,每题2分)1、指令格式中,地址码字段表征指令的 OA.操作对象B.操作数的功能C.操作性质D.指令的长短2、在多级存储体系中,cache主存”结构的作用是解决 的问题。A.主存容量缺乏B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配3、计算机中的信息主要以 方式表示。A.十进制B.二进制 C. BCD码 D. 16进制4、X为整数,且X补=10010111,那么X的十进制数值是 oA +135 B - 105 C - 135 D +1055、DMA传送方式主要实现的是 之间的数据交换。A. CPU和主存
15、B.Cache和主存C.主存和高速I/O设备D. CPU和Cache6、闪速存储器Flash Memory是一种 存储器。A磁盘 B半导体读/写C半导体只读 D外7、某计算机字长32位,它的存贮容量是32MB,假设按字编址,那么它的寻址范围是A. IM B. 8MB C. 1MB D. 8M8、用16位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是 oA 0, 1 - 2T6 B 0, 1 - 2T4 C 0, 1 - 2-14 D 0, 19、某DRAM芯片,其存储容量为256K义8位,该芯片的地址线和数据线数目为。A.18, 8B.19, 8C.16, 8D.16, 410、相
16、联存储器是按内容访问的存储器,它属于 存储器。A.串行B.双端口C.多模块交叉 D.并行二、填空题(20分,每空2分)1、按IEEE764标准,一个浮点数由符号位,,和 三局部组成。2、CRT的灰度级为256,那么其刷新存储器每个单元的字长是 位。3、现存的计算机指令系统包括RISC和 两大指令系统。4、并行存储器包括双端口存储器,和 三类。5、计算机的工作过程是周而复始的、解释指令和 的过程。6、存储器的主要性能指标包括、存储周期、和价格。三、判断题(10分,每题2分;正确打错误打X)5、硬盘存储器最小的存取单元是柱面。()6、间接寻址的地址字段给出的D是操作数的地址。()7、CPU可以不响
17、应非屏蔽中断。()4、计算机的指令周期包含假设干个CPU周期。()5、流水CPU是以时间并行性为原理构造的处理器。()四、计算题(10分)X=0. 11001, Y=-0. 10011,写出它们的原码、补码及反码表示。五、简答题(20分,每题10分)1、简述冯诺依曼型计算机的设计思想。2、画出指令标量流水线时空图,分析指令流水线结构的特点及其优点。六、计算题(10分)浮点数X=2X (-0. 100010), Y=2100X (-0. 111110),设浮点数的阶码和尾数局部均用补 码表示,按浮点数的运算规那么,计算X+Y, X-Yo 七、应用题(10分)某磁盘存贮器转速为2400转/分,共有
18、6片磁盘,每片2个记录面,存储区域内径为22cm,外 径为33cm,道密度为40道/cm,位密度为400b/cm。问:(1) 磁盘共有多少存储面可用?(2) 共有多少圆柱面?(3) 磁盘数据传输率是多少?(4)如果某文件长度超过一个磁道的容量,应将它记录在同一个存储面上还是记录在同一个柱面 上?计算机组成原理(本)期末复习题2答案一、单项选择题(20分,每题2分)1、指令格式中,地址码字段表征指令的A。A.操作对象B.操作数的功能C.操作性质 D.指令的长短2、在多级存储体系中,cache主存”结构的作用是解决_D 的问题。A.主存容量缺乏B.主存与辅存速度不匹配C.辅存与CPU速度不匹配 D
19、.主存与CPU速度不匹配3、计算机中的信息主要以_B 方式表示。A.十进制B.二进制 C. BCD码 D. 16进制4、X为整数,且X补=10010111,那么X的十进制数值是_B oA +135 B - 105 C - 135 D +1055、DMA传送方式主要实现的是_C_之间的数据交换。A. CPU和主存B.Cache和主存C.主存和高速I/O设备D. CPU和Cache6、CRT的灰度级为256,那么其刷新存储器每个单元的字长是_C。A 256位 B 16位 C 8位 D 7位7、某计算机字长32位,它的存贮容量是32MB,假设按字编址,那么它的寻址范围是_DA. IM B. 8MB
20、C. 1MB D. 8M8、用16位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是_B oA 0, 1 - 2-16 B - (1 - 2T5), 1 - 2-15 C - (1 - 2T6), 1 - 2-16 D 0, 19、某DRAM芯片,其存储容量为256K义8位,该芯片的地址线和数据线数目为_A。A.18, 8B.19, 8C.16, 8D,16, 410、相联存储器是按内容访问的存储器,它属于_D存储器。A.串行B.双端口C.多模块交叉D.并行 二、填空题(20分,每空2分)三局部组成。三局部组成。1、按IEEE764标准,一个浮点数由符号位,阶码,和尾数 2、8 位。
21、3、 CISC, CISC4、多模块交叉和相联存储器5、取出指令,执行指令6、存储容量,存储器的可靠性三、判断题(10分,每题2分;正确打错误打X)8、 (X ) 2、 ( X ) 3、( X ) 4、( V )5、( V )四、计算题(10分,每题5分)X=0. 11001, Y=-0. 10011,写出它们的原码、补码及反码表示。解答:x原=o.nooi, x补=o.nooi, x反=o. 11001,Y原= 1. 10011, Y补=1.01101, X反=1.01100,五、简答题(10分)1、设计思想:存取程序控制,并按地址顺序执行。2、画出指令标量流水线时空图,分析指令流水线结构的
22、特点及其优点。六、计算题(10分)浮点数X=2皿义(-0. 100010), Y=2100X (-0. 111110),设浮点数的阶码和尾数局部均用 补码表示,按浮点数的运算规那么,计算X+Y, X-Yo解答:X浮=0101; 1.011110, Y浮=0100; 1.000010对阶:小阶向大阶看齐,E=Ea-Eb=l, Y浮=0101; 1.100001 (右移一位)对阶之后,尾数相加求和:u.oinio+ 11.10000110. min需要右规一次,X+Y浮=0110; 1.011111X+Y=2ll0X (-0. 100001) 右规最多一次对阶之后,尾数相减求差:11.011110
23、+ 00.01111111. 111101还原成原数发现需左规4次需要左规四次,x-Y浮=0001; 1.010000X-Y=2001 X (-0. 110000)X+Y=2ll0X (-0. 100001)(专科)某机字长为16位,主存采用半导体存贮器,地址线为16位,假设使用4KX4位 SRAM芯片组成该机所允许的最大主存空间,并选用模块板结构形式,问:(7) 假设每块模板为4KX8,共需几块模板?(8) 每个模块内共有多少片SRAM芯片?(3)主存共需多少SRAM芯片?七、应用题(10分)某磁盘存贮器转速为2400转/分,共有6片磁盘,每片2个记录面,每毫米5道,存储区域内径 为22cm,外径为33cm,道密度为40道/cm,位密度为400b/cmo问:(4) 磁盘共有多少存储面可用?(5) 共有多少圆柱面?