高频电子实习指导书.doc

上传人:飞****2 文档编号:62626177 上传时间:2022-11-22 格式:DOC 页数:10 大小:1.66MB
返回 下载 相关 举报
高频电子实习指导书.doc_第1页
第1页 / 共10页
高频电子实习指导书.doc_第2页
第2页 / 共10页
点击查看更多>>
资源描述

《高频电子实习指导书.doc》由会员分享,可在线阅读,更多相关《高频电子实习指导书.doc(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、高频电子课程实习指导书(高职)实习名称:集成锁相环调频、鉴频的设计、安装实习项目性质:设计型所属课程名称:高频电子线路计划学时:一周一、 实验目的:1. 通过高频课程设计实习,使学生加强对高频电子技术电路的理解,学会查寻资料方案比较,以及设计计算等环节。进一步提高分析解决实际问题的能力,创造一个动脑动手独立开展电路实验的机会,锻炼分析解决高频电子电路问题的实际本领,真正实现由课本知识向实际能力的转化;通过典型电路的设计与制作,加深对基本原理的了解,增强学生的实践能力。2.(1)熟悉集成压控振荡器(2)熟悉集成压控振荡器构成的频率调制器的工作原理。(3). 研究集成电路频率调制器的电压调制特性.

2、。二、 预习与参考:实验指导书实验9、10;教材第五、六章。三、 实习电路与原理:(一、)锁相环 CD4046 原理及应用锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)、低通滤波器三部分组成,如图1所示。 图 1压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压

3、U正比于Ui和Uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。这个平均值电压Ud朝着减小CO输出频率和输入频率之差的方向变化,直至VCO输出频率和输入信号频率获得一致。这时两个信号频率相同,两相位差保持恒定(即同步)称作相位锁定。当锁相环入锁时,它还具有“捕捉”信号的能力,VCO可在某一范围内自动跟踪输入信号的变化,如果输入信号频率在锁相环的捕捉范围内发生变化,锁相环能捕捉到输人信号频率,并强迫VCO锁定在这个频率上。锁相环应用非常灵活,如果输入信号频率f1不等于VCO输出信号频率f2,而要求两者保持一定的关系,例如比例关系或差值关系,则可以在外部加入一个运算器,以

4、满足不同工作的需要。 过去的锁相环多采用分立元件和模拟电路构成,现在常使用集成电路的锁相环,CD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V18V),输入阻抗高(约100M),动态功耗小,在中心频率f0为10kHz下功耗仅为600W,属微功耗器件。图2是CD4046的引脚排列,采用 16 脚双列直插式,各引脚功能如下:图 2 1脚相位输出端,环路人锁时为高电平,环路失锁时为低电平。 2脚相位比较器的输出端。 3脚比较信号输入端。 4脚压控振荡器输出端。 5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。 6、7脚外接振荡电容。 8、16脚电源的负端和正端。 9脚压

5、控振荡器的控制端。 10脚解调输出端,用于FM解调。 11、12脚外接振荡电阻。 13脚相位比较器的输出端。 14脚信号输入端。 15脚内部独立的齐纳稳压管负极。 图3是CD4046内部电原理框图,主要由相位比较、压控振荡器(VCO)、线性放大器、源跟随器、整形电路等部分构成。比较器采用异或门结构,当两个输人端信号Ui、Uo的电平状态相异时(即一个高电平,一个为低电平),输出端信号U为高电平;反之,Ui、Uo电平状态相同时(即两个均为高,或均为低电平),U输出为低电平。当Ui、Uo的相位差在0-180范围内变化时,U的脉冲宽度m亦随之改变,即占空比亦在改变。从比较器的输入和输出信号的波形(如图

6、4所示)可知,其输出信号的频率等于输入信号频率的两倍,并且与两个输入信号之间的中心频率保持90相移。从图中还可知,fout不一定是对称波形。对相位比较器,它要求Ui、Uo的占空比均为50(即方波),这样才能使锁定范围为最大。图 3相位比较器是一个由信号的上升沿控制的数字存储网络。它对输入信号占空比的要求不高,允许输入非对称波形,它具有很宽的捕捉频率范围,而且不会锁定在输入信号的谐波。它提供数字误差信号和锁定信号(相位脉冲)两种输出,当达到锁定时,在相位比较器的两个输人信号之间保持0相移。对相位比较器而言,当14脚的输入信号比3脚的比较信号频率低时,输出为逻辑“0”;反之则输出逻辑“1”。如果两

7、信号的频率相同而相位不同,当输人信号的相位滞后于比较信号时,相位比较器输出的为正脉冲,当相位超前时则输出为负脉冲。在这两种情况下,从1脚都有与上述正、负脉冲宽度相同的负脉冲产生。从相位比较器输出的正、负脉冲的宽度均等于两个输入脉冲上升沿之间的相位差。而当两个输入脉冲的频率和相位均相同时,相位比较器的输出为高阻态,则1脚输出高电平。上述波形如图5所示。由此可见,从1脚输出信号是负脉冲还是固定高电平就可以判断两个输入信号的情况了。图 5CD4046锁相环采用的是RC型压控振荡器,必须外接电容C1和电阻R1作为充放电元件。当PLL对跟踪的输入信号的频率宽度有要求时还需要外接电阻R2。由于VCO是一个

8、电流控制振荡器,对定时电容C1的充电电流与从9脚输入的控制电压成正比,使VCO的振荡频率亦正比于该控制电压。当VCO控制电压为0时,其输出频率最低;当输入控制电压等于电源电压VDD时,输出频率则线性地增大到最高输出频率。VCO振荡频率的范围由R1、R2和C1决定。由于它的充电和放电都由同一个电容C1完成,故它的输出波形是对称方波。一般规定CD4046的最高频率为1。2MHz(VDD=15V),若VDD15V,则fmax要降低一些。CD4046内部还有线性放大器和整形电路,可将14脚输入的100mV左右的微弱输入信号变成方波或脉冲信号送至两相位比较器。源跟踪器是增益为1的放大器,VCO的输出电压

9、经源跟踪器至10脚作FM解调用。齐纳二极管可单独使用,其稳压值为5V,若与TTL电路匹配时,可用作辅助电源。 综上所述,CD4046工作原理如下:输入信号 Ui从14脚输入后,经放大器A1进行放大、整形后加到相位比较器、的输入端,图3开关K拨至2脚,则比较器将从3脚输入的比较信号Uo与输入信号Ui作相位比较,从相位比较器输出的误差电压U则反映出两者的相位差。U经R3、R4及C2滤波后得到一控制电压Ud加至压控振荡器VCO的输入端9脚,调整VCO的振荡频率f2,使f2迅速逼近信号频率f1。VCO的输出又经除法器再进入相位比较器,继续与Ui进行相位比较,最后使得f2f1,两者的相位差为一定值,实现

10、了相位锁定。若开关K拨至13脚,则相位比较器工作,过程与上述相同,不再赘述。下面介绍CD4046典型应用电路。图6是用CD4046的VCO组成的方波发生器,当其9脚输入端固定接电源时,电路即起基本方波振荡器的作用。振荡器的充、放电电容C1接在6脚与7脚之间,调节电阻R1阻值即可调整振荡器振荡频率,振荡方波信号从4脚输出。按图示数值,振荡频率变化范围在20Hz至2kHz。图 6 图7是CD4046锁相环用于调频信号的解调电路。如果由载频为10kHz组成的调频信号,用400Hz音频信号调制,假如调频信号的总振幅小于400mV时,用CD4046时则应经放大器放大后用交流耦合到锁相环的14脚输入端环路

11、的相位比较器采用比较器,因为需要锁相环系统中的中心频率f0等于调频信号的载频,这样会引起压控振荡器输出与输入信号输入间产生不同的相位差,从而在压控振荡器输入端产生与输入信号频率变化相应的电压变化,这个电压变化经源跟随器隔离后在压控振荡器的解调输出端10脚输出解调信号。当VDD为10V,R1为10k,C1为100pF时,锁相环路的捕捉范围为0.4kHz。解调器输出幅度取决于源跟随器外接电阻R3值的大小。图 7(二、)附图为提供设计图1、调频器调频器由IC1中的VCO及外围元件组成,中心频率由脚间所接电容1000pF和变容二极管的静态电容以及脚所接电阻决定。当加上1KHZ的调制信号时,由于其瞬时电

12、压变化,变容二极管的容量随之变化,脚输出的瞬时频率随调制信号变化,即输出调频波。2、鉴频器鉴频器由IC2及外围元件组成。当14脚未接输入信号时,脚输出信号的频率应与调频器的中心频率接近。当14脚接IC1脚信号(未调制),则脚的输出信号频率完全等于14脚的输入信号频率。当14脚接IC1脚输出的VFM时,由于VCO的频率跟踪VFM的变化,所以脚输出的是解调电压。四、 实习设计指标要求:1.观测输入调制信号为直流时的调频方波,观察输入调制信号为正弦波和方波时的调频方波,了解定时元件RT、CT对4046集成电路调频器工作的影响。(1)、用万用表测各管脚的直流电压值。(2)、调节RW,使变容二极管两端的

13、电压变化,从IC1脚测量对应频率和波形。(3)、用频率计分别测量IC1(调频器,未调制)和IC2(鉴频器)的脚输出信号的频率,调节RW使两者频率接近相等。(4)、观察锁定时两者的频率关系:将IC1(未调制)的脚输出接IC2的14脚输入,分别测量IC1和IC2脚的输出频率。(5)、观察频率调制情况:附图1A点接1KHZ的正弦调制信号,用示波器从IC1的脚观察波形的变化。(6)、观察解调输出情况:将IC1脚输出接IC2的14脚,附图2A点仍接1KHZ的正弦调制信号,用示波器观察IC2的脚输出波形,并与附图2中A点的调制信号比较。2.掌握用LM565或CD4046单片锁相环实现频率解调的原理,观测无

14、输入信号时的输出方波,观测正弦波调制和方波调制的调频波的解调。3.课程设计进度安排:应电071- 17周;应电072- 18周序号设 计 内 容所 用 时 间1根据课题的技术指标,确定整体方案,并进行参数设计计算1天2根据实验条件进行全部或部分电路安装与调试,并完成基本功能3天3总结编写课程设计报告1天合 计1周五、 实验(设计)仪器设备和材料清单1双踪示波器2频率计3万用表4实验板5稳压电源6焊接材料7按照附图提供参考元器件(50套)六、 调试及结果测试1.测量两片连接好电源的附图1、2中的4046各管脚直流电位。 2观察输入电压对输出频率的影响(1)直流电压控制:先调Rw调整输入电压,变容

15、二极管所加电压在2.2V4.2V变化时输出频率f的变化,按0.2V递增。将测得的结果填入表9.1。表 9.1V5(V)2.2 2.4 2.62.833.23.43.63.844.2f(MHz)(3)用频率计分别测量IC1( 调频器,未调制)与IC2(鉴频器)的4脚输出信号频率,调节RW使两者近似相等。4. 观察锁定时两者频率关系:将IC1的4脚接IC2的14脚,分别测4046 4脚输出频率,比较。5.观察频率调制情况:附图调制信号改用方波信号em,使其频率fm=1KHz,Vp-p=1V,用双踪示波器观察并记录em和IC1管脚4调频(FM)方波输出信号。注意:为更好的用示波器观察频率随电压的变化

16、情况,可适当微调调制信号的频率,即可达到理想的观察效果。6. 观察输出情况:将步骤5不变,同时将IC14脚接IC2的14脚,用双踪示波器观察并记录IC2的输入调制信号e2m和10脚的解调输出信号。并与e2m比较。七、 考核形式:考查,具体如下:课程实习评分标准序 号内 容分值1完成电路基本设计25分2通过安装调试,完成基本功能35分3设计报告的完成20分4课程设计过程答辩(教师抽测)20分八、 实验报告要求课程设计内容要求充实,叙述完整,语言流畅,格式规范,1015页,A4纸打印或者工整地手写均可。课程设计说明书与图纸要求如下:课程设计说明书包括内容:1.设计任务及主要技术指标和要求。2.选定

17、方案的论证及整机电路的工作原理。3.单元电路的设计计算,元器件选择,电路图。4.实际电路性能指标测试结果,并与理论指标进行对比分析。5.按国家有关标准画出整机电路图,列出元件器件明细表。6.对设计成果作出评价,说明本设计特点和存在的问题,提出改进意见;书面格式(参考)1. 目录:一、 选题意义页码二、 总体方案页码三、 各部分设计及原理分析 页码四、 参数选择 页码五、 实验结果. 页码六、 结论 页码七、 参考文献 页码参考文献格式: 序号 . 作者 . 文献标题 . 出版社 . 出版时间题目学号姓名年级、专业指导老师年 月 日2. 封面:九、 思考题1. 请简述基本锁相环的组成并画出其系统

18、的基本模型。2、叙述锁相环路的基本特征。3.锁相鉴频电路中的低通滤波器有哪些元件组成?4.压控振荡器VC0输出的信号实际上是何种信号?十参考文献1 国防科技大学 高吉祥主编电子技术基础实验与课程设计第二版2 万心平,张厥盛.集成锁相环路-原理、特性、应用.北京:人民邮电出版社1990.3 电子工程手册编委会.中外集成电路简明速查手册.北京:电子工业出版社,1991.4 戴逸民, 频率合成与锁相技术M.合肥:中国科学技术大学出版社,1995.5 清华大学 梁恩主、梁恩维编Protel 99 SE 电路设计与仿真应用6 国防科技大学 高吉祥主编高频电子线路7 西安电子科技大学 曾兴文主编高频电子线

19、路8 罗伟雄,韩力.锁相技术及其应用M.北京:北京理工大学出版社, 1990.9 宋吉江,牛轶霞 .锁相环技术及CD4046的结构和应用J.半导体技术, 20001.6.附录 硬件部分的搭接、调试和故障分析注意事项一、搭接电路1、总体布局在面包板上搭接电路系统时,一般以集成电路为中心,所以安放集成电路时,就要有整体的考虑,应尽量让信号的流向合理,接线尽量短。 2、要充分利用面包板上的电源条做电源线利用面包板上的电源条,将所有的+电源线都连成网,所有的地线(公共端)也都连成网 。+电源线尽量用红线,接地线用兰、黑等深色线,而且尽量用短线。电源和地之间一定要接一个大电解电容作滤波用。 3、一个单元

20、电路搭接好后应马上检验该电路一个系统一般是由多个单元电路组成。搭接电路时,每搭接好一个单元电路后,一定要先试验检测一下,确认正常后再搭后面的电路。否则当一个电路的输出信号不正常时,就不能确定是本级电路问题还是后级电路问题,因为后级电路就是前级电路负载。4、数据线应尽量用不同颜色线表示不同位,而同一位尽量用相同颜色线5、使用CMOS器件注意事项CMOS电路(CD40XX、CD45XX系列)的输入端(如CP)和控制端如(EN、 RESET等)是不能悬空的。因为它们是MOS管的栅极,对地电阻几乎是无穷大,如有感应电荷就泄放不掉。其电位相当高电平还是低电平是不一定的,器件的工作就可能不正常。二、调试电

21、路1.首先检验使用的仪器是否正常示波器可利用机上的测试信号进行检验,或和信号发生器配合起来进行检验。万用表的欧姆档可用短路检验;直流电压档可和直流稳压电源配合检验;交流电压档可和信号发生器配合检验,但要注意万用表的频率范围2.要考虑到仪器对电路的影响当用仪器对电路进行测试时,一定要考虑到仪器的输入阻抗可能对电路的影响。示波器的探头打在X1档时,示波器的输入电阻约为1M,输入电容约为30Pf左右;打在X10档时,示波器的输入电阻约为10M,输入电容约为几Pf。显然打在X10档时,示波器的输入阻抗对电路的影响要小得多。频率计为了提高抗高频干扰的能力,其输入阻抗不是太高。在测带载能力差的器件(如CD4046)的输出信号频率时,为了减小频率计对被测电路的影响,在频率计输入端应串一个电阻(约10k),或选用高阻抗输入方式。但这时抗高频干扰的能力会变差。三、故障的分析和排除1、当电路的输出不正常时,应检查(1)接线是否正确;(2)电源电压是否正确,应直接量IC的引脚;(3)输入信号是否正确。2、对数字电路的CP信号一定要注意和电源电压的匹配。如CMOS器件,其输入信号应为低电平为地电平,高电平接近VDD的方波信号,如下图(上),其高低电平不能超过器件电源的正负电平。不能用直流电平为0的交流方波信号,如下图(下)。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁