2022数字逻辑实验报告心得.docx

上传人:h**** 文档编号:6051708 上传时间:2022-01-28 格式:DOCX 页数:12 大小:36.05KB
返回 下载 相关 举报
2022数字逻辑实验报告心得.docx_第1页
第1页 / 共12页
2022数字逻辑实验报告心得.docx_第2页
第2页 / 共12页
点击查看更多>>
资源描述

《2022数字逻辑实验报告心得.docx》由会员分享,可在线阅读,更多相关《2022数字逻辑实验报告心得.docx(12页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、2022数字逻辑实验报告心得数字逻辑是数字电路逻辑设计的简称,其内容是应用数字电路进行数字系统逻辑设计。电子数字计算机是由具有各种逻辑功能的逻辑部件组成的,这些逻辑部件按其结构可分为组合逻辑电路和时序逻辑电路。下面是我带来的有关数字逻辑试验报告心得,希望大家喜爱数字逻辑试验报告心得1数字电路中,最基本的逻辑门可归结为与门、或门和非门。实际应用时,它们可以独立运用,但用的更多的是经过逻辑组合组成的复合门电路。目前广泛运用的门电路有TTL门电路和CMOS门电路。1、TTL门电路TTL门电路是数字集成电路中应用最广泛的,由于其输入端和输出端的结构形式都采纳了半导体三极管,所以一般称它为晶体管-晶体管

2、逻辑电路,或称为TTL电路。这种电路的电源电压为+5V,高电平典型值为3.6V(2.4V合格);低电平典型值为0.3V(0.45合格)。常见的复合门有与非门、或非门、与或非门和异或门。有时门电路的输入端多余无用,因为对TTL电路来说,悬空相当于“1”,所以对不同的逻辑门,其多余输入端处理方法不同。(1)TTL与门、与非门的多余输入端的处理如图1-1为四输入端与非门,若只需用两个输入端A和B,那么另两个多余输入端的处理方法是:并联 悬空 通过电阻接高电平请点击输入图片描述图1-1 TTL与门、与非门多余输入端的处理并联、悬空或通过电阻接高电平运用,这是TTL型与门、与非门的特定要求,但要在运用中

3、考虑到,并联运用时,增加了门的输入电容,对前级增加容性负载和增加输出电流,使该门的抗干扰实力下降;悬空运用,逻辑上可视为“1”,但该门的输入端输入阻抗高,易受外界干扰;相比之下,多余输入端通过串接限流电阻接高电平的方法较好。(2)TTL或门、或非门的多余输入端的处理请点击输入图片描述如图1-2为四输入端或非门,若只需用两个输入端A和B,那么另两个多余输入端的处理方法是:并联、接低电平或接地。并联 低电平或接地请点击输入图片描述图1-2 TTL或门、或非门多余输入端的处理(3)异或门的输入端处理异或门是由基本逻辑门组合成的复合门电路。如图3.2.3为二输入端异或门,一输入端为A,若另一输入端接低

4、电平,则输出仍为A;若另一输入端接高电平,则输出为A,此时的异或门称为可控反相器。请点击输入图片描述请点击输入图片描述图1-3 异或门的输入端处理在门电路的应用中,常用到把它们“封锁”的概念。假如把与非门的任一输入端接地,则该与非门被封锁;假如把或非门的任一输入端接高电平,则该或非门被封锁。由于TTL电路具有比较高的速度,比较强的抗干扰实力和足够大的输出幅度,在加上带负载实力比较强,因此在工业限制中得到了最广泛的应用,但由于TTL电路的功耗较大,目前还不适合作大规模集成电路。数字逻辑试验报告心得2课程刚起先的时候,对eda技术很生疏,也感到很茫然,也特别没有信念,当接触到可编程器件的时候,看到

5、大家同样感到很迷惘。或许,在学习eda的时候,我应当比别人更有些优势,在双学位计算机的课程里我已经学过数字逻辑,而eda的一些内容也是和数字逻辑干脆相关联的。通过一学期的努力学习,查阅了一些相关技术的书籍,书中通过大量的图示对pld硬件特性与编程技术进行了形象的讲解,不仅融合了之前学习的关于电路设计的学问还将eda的技术加入其中。对vhdl语言的详尽讲解更是让我深刻理解了vhdl语言的编程原理。由于本门课程是一门硬件学习课程,所以试验必不行少。通过课程最终试验,我体会一些vhdl语言相对于其他编程语言的特点。在接触vhdl语言之前,我已经学习了c语言,汇编语言,而相对于这些语言的学习,vhdl

6、 具有明显的特点。这不仅仅是由于vhdl作为一种硬件描述语言的学习须要了解较多的数字逻辑方面的硬件电路学问,包括目标芯片基本结构方面的学问更重要的是由于vhdl描述的对象始终是客观的电路系统。由于电路系统内部的子系统乃至部分元器件的工作状态和工作方式可以是相互独立、互不相关的,也可以是互为因果的。这表明,在任一时刻,电路系统可以有很多相关和不相关的事务同时并行发生。例如可以在多个独立的模块中同时入行不同方式的数据交换和限制信号传输,这种并行工作方式是任何一种基于cpu的软件程序语言所无法描绘和实现的。传统的软件编程语言只能依据cpu 的工作方式,以排队式指令的形式来对特定的事务和信息进行限制或

7、接收。在cpu工作的任一时间段内只能完成一种操作。因此,任何困难的程序在一个单cpu的计算机中的运行,恒久是单向和一维的。因而程序设计者也几乎只需以一维的思维模式就可以编程和工作了。在学习的过程中,我深深体会到,学习不单单要将理论学问学扎实了,更重要的是实际动手操作实力,学完了课本学问,我并没有觉得自己有多大的提高,相反的,每次做完试验之后,都会感觉自己收获不少,因此,我认为在老师今后的教学当中,应当更加注意动手试验,把理论与实践很好的结合起来,才能使同学融会贯穿。数字逻辑试验报告心得3、试验目的1、熟识试验室数字电路试验箱的运用方法。2、熟识门电路逻辑功能的测试方法。3、熟识常用SSI集成电

8、路芯片的应用。4、熟识基于SSI的组合电路设计方法。二、试验仪器和器材数字逻辑电路试验试验箱一个;74LS00一块;74LS283一块;导线若干。三、试验内容1、在逻辑功能上测试74LS00集成电路的完好性。2、用1片74LS00实现一个裁判表决电路。设裁判为A、B和C,其中A为主裁判,B、C为副裁判。裁判用“0”表示推翻,用“1”表示合格。仅当主裁判和一名或一名以上副裁判都认为运动员的动作合格时,输出L为“1”,指示灯亮,否则输出L为“0”,灯不亮。3、用四位全加器74LS283设计一个代码转换电路,将四位BCD8421码转换成余3码(提示:四位BCD8421码转换成余3码就是每一位的BCD

9、8421码+0011)。四、试验方法与试验结果1.验证TTL集成电路的逻辑功能(1)74LS00功能测试74LS00是TTL门电路,其外部引脚如图一所示。内含四个2输入的与非门,其中A、B是输入端,Y是输出端。将因脚PIN14接电源VCC=5V,PIN7接地,将A、B通过试验箱的开关分别接逻辑“1”(高电平)和逻辑“0”(低电平),输出Y接试验箱指示灯L,试验结果如表1所示。数字逻辑试验报告心得41、THD-4型数字电路试验箱2、器材: 74LS00 四-2输入与非门74LS32 二输入四或门74LS86 四-2输入异或门74LS08 74LS04试验内容【试验方案设计】1、TTL与非门的逻辑

10、功能及应用芯片的引脚号查法是面对芯片有字的正面,从缺口处的下方(左下角),逆时针从1数起。芯片要能工作,必需接电源和地。本试验所用与非门集成芯片为74LS00四-二输入与非门,其引脚排列如图1-4所示。图1-4 74LS00引脚排列(1) 测试74LS00四-2输入与非门的逻辑功能(2) 用74LS00实现或逻辑:,写出转换过程逻辑函数式,画出标明引脚的逻辑电路图,测试其逻辑功能,观测试验结果。请点击输入图片描述请点击输入图片描述采纳74LS00实现以上逻辑函数的电路如下图所示:(3) 用74LS00实现下表所示的逻辑函数。写出设计函数式,画出标明引脚的逻辑电路图,并验证之。输入输出输入输出A

11、 B CYA B CY0 0 00 0 10 1 00 1 100011 0 01 0 11 1 01 1 10011(请在此处写出逻辑表达是并依据上面的例子画出电路图, 假如用Word画图不便利,可以先画在纸上,拍照后粘贴在此处)2. 用74LS86设计一个四位二进制取反电路。写出设计函数式,列出功能表,画出标明引脚的逻辑电路图,并通过试验验证之。(请在此处写出逻辑表达是并依据上面的例子画出电路图, 假如用Word画图不便利,可以先画在纸上,拍照后粘贴在此处)3. 用与非、与、或等基本逻辑门设计一个无弃权三通路表决器,既当输入为两个1时输出为1。数字逻辑试验报告心得5首先,通过对这门课程相关

12、理论的学习,我驾驭了eda的一些基本的的学问,现代电子产品的性能越来越高,困难度越来越大,更新步伐也越来越快。实现这种进步的主要缘由就是微电子技术和电子技术的发展。前者以微细加工技术为代表,目前已进入超深亚微米阶段,可以在几平方厘米的芯片上集成几千万个晶体管;后者的核心就是电子设计自动化eda(electronicdesign automatic)技术。eda是指以计算机为工作平台,融合了应用电子技术、计算机技术、智能化技术的最新成果而开发出的电子cad通用软件包,它依据硬件描述语言hdl完成的设计文件,自动完成逻辑编译、化简、分割、综合、优化、布局布线及仿真,直至完成对于特定目标芯片的适配编

13、译、逻辑映射和编程下载等工作。eda技术的出现,极大地提高了电路设计的效率和可操作性,减轻了设计者的劳动强度。其次,通过对课程的试验的学习,我对eda的学习和理解有了更深刻的相识和体会。我们团队共四个人,做的是两层电梯限制器,作为这个试验的一员与负责人,我感到很有压力。因为只对课本学问的学习,我对试验做胜利的把握不是很大。因为我们是机械专业,学习电的学问也主要是通过大二学的电工学,因此只能对数字逻辑与数字电路有初步的了解,而eda是在数字电路发展到肯定阶段的产物,因此学习起来也很费劲。然而,在我们团队的共同努力下,我们最终胜利地完成了这个试验,包括时序仿真和硬件测试仿真,都取得了特别胜利地效果

14、。在上试验课的时候,那个周六下午,整个试验室只有那寥寥几人,我很庆幸我是其中的一人,因为在那里我学习到了许多,我完成了上次试验没有完成的扫描显示的试验,也完成了步进电机限制器的试验,还在老师的指导下完成了梁祝音乐演示试验,最终在晚上我也去了试验室,和我们团队成员起先进行两层电梯限制器的设计,通过一个晚上的努力,我们最终把它给调试了出来。通过试验,我激发了eda学习的爱好,也对这门课程有了更深的理解,对eda设计软件quarter的运用也更加娴熟。老师给我们的材料中,用的是gal器件,我们最终用的是fpga器件,也就是ep1k10tc1003芯片,我们分析了电梯在整个运行过程中的状态,并参考资料

15、写出了状态图,然后依据状态图用有限状态机来实现了各个状态之间的转换,进而实现了对电梯的限制。在设计过程中,我们遇到了许多困难,尤其是在电梯开门于关门那个自动限制方面,起初我想用一个延迟信号赋值语句解决这个问题,但是由于这个延迟在综合器里面不能得到体现,综合器在综合是会忽视after之后的延迟,因此我该用了一个计数器溢出的底层元件。通过元件例化语句实现在顶层文件中对其的调用。在完成vhdl的编辑以后,进行编译,结果出现了许多错误,在我们细心的检查和排对这门课程的最大收获除了学习到了学问以外,更重要的是让我明白了一个道理:只要全身心的投入到一件事中,并且要有持之以恒的决心,就肯定会有收获。有的人觉

16、得自己做不出来,就网上搜一个了事,但是,放弃一次黑暗中摸索的经验,就放弃了一次成长的机会!假如你付出了,没有收获。那只能说,是付出的还不够多。我想我对eda的学习只能算是个入门,这个领域的发展空间特别大,应用范围也特别广泛,而且我信任在将来还会有更加广袤的应用前景。因此在以后的学习过程中,我不能因为课程学习的结束而结束了我对这个领域的探究,相反我会更加努力的去学习它。感谢老师孜孜不倦的训诲,让我不仅学到了学问,也学到了做人做事的一些道理,为我供应了许多帮助。在接下来的学习生涯中,我会接着努力,努力扎实地学习专业学问,实现自己的志向。数字逻辑试验报告心得本文来源:网络收集与整理,如有侵权,请联系作者删除,谢谢!第12页 共12页第 12 页 共 12 页第 12 页 共 12 页第 12 页 共 12 页第 12 页 共 12 页第 12 页 共 12 页第 12 页 共 12 页第 12 页 共 12 页第 12 页 共 12 页第 12 页 共 12 页第 12 页 共 12 页

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 工作计划

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁