《集成电路试题库.doc》由会员分享,可在线阅读,更多相关《集成电路试题库.doc(50页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、半导体集成电路典型试题绪论1、什么叫半导体集成电路? 【答案:】 通过一系列的加工工艺,将晶体管,二极管等有源器件和电阻,电容等无源元件,按一定电路互连。集成在一块半导体基片上。封装在一个外壳内,执行特定的电路或系统功能。2、按照半导体集成电路的集成度来分,分为哪些类型,请同时写出它们对应的英文缩写 【答案:】 小规模集成电路(SSI),中规模集成电路(MSI),大规模集成电路(VSI),超大规模集成电路(VLSI),特大规模集成电路(ULSI),巨大规模集成电路(GSI)3、按照器件类型分,半导体集成电路分为哪几类? 【答案:】 双极型(BJT)集成电路,单极型(MOS)集成电路,Bi-CM
2、OS型集成电路。4、按电路功能或信号类型分,半导体集成电路分为哪几类? 【答案:】 数字集成电路,模拟集成电路,数模混合集成电路。5、什么是特征尺寸?它对集成电路工艺有何影响? 【答案:】 集成电路中半导体器件的最小尺寸如MOSFET的最小沟道长度。是衡量集成电路加工和设计水平的重要标志。它的减小使得芯片集成度的直接提高。6、名词解释:集成度、wafer size、die size、摩尔定律? 【答案:】 7、分析下面的电路,指出它完成的逻辑功能,说明它和一般动态组合逻辑电路的不同,分析它的工作原理。 【答案:】 该电路可以完成NAND逻辑。与一般动态组合逻辑电路相比,它增加了一个MOS管Mk
3、p,它可以解决一般动态组合逻辑电路存在的电荷分配的问题。对于一般的动态组合逻辑电路,在评估阶段,A=“H” B=“L”, 电荷被OUT处和A处的电荷分配,整体的阈值下降,可能导致OUT的输出错误。该电路增加了一个MOS管Mkp,在预充电阶段,Mkp导通,对C点充电到Vdd。在评估阶段,Mkp截至,不影响电路的正常输出。8、延迟时间 【答案:】 时钟沿与输出端之间的延迟第1章 集成电路的基本制造工艺1、四层三结的结构的双极型晶体管中隐埋层的作用 【答案:】 减小集电极串联电阻,减小寄生PNP管的影响2、在制作晶体管的时候,衬底材料电阻率的选取对器件有何影响 【答案:】 电阻率过大将增大集电极串联
4、电阻,扩大饱和压降,若过小耐压低,结电容增大,且外延时下推大3、简单叙述一下pn结隔离的NPN晶体管的光刻步骤 【答案:】 第一次光刻:N+隐埋层扩散孔光刻第二次光刻:P隔离扩散孔光刻第三次光刻:P型基区扩散孔光刻第四次光刻:N+发射区扩散孔光刻第五次光刻:引线孔光刻第六次光刻:反刻铝4、简述硅栅p阱CMOS的光刻步骤 【答案:】 P阱光刻,光刻有源区,光刻多晶硅,P+区光刻,N+区光刻,光刻接触孔,光刻铝线5、以p阱CMOS工艺为基础的BiCMOS的有哪些不足 【答案:】 NPN晶体管电流增益小,集电极串联电阻大,NPN管的C极只能接固定电位6、以N阱CMOS工艺为基础的BiCMOS的有哪些
5、优缺点?并请提出改进方法 【答案:】 首先NPN具有较薄的基区,提高了其性能:N阱使得NPN管C极与衬底断开,可根据电路需要接任意电位。缺点:集电极串联电阻还是太大,影响其双极器件的驱动能力。改进方法在N阱里加隐埋层,使NPN管的集电极电阻减小。提高器件的抗闩锁效应。7、请画出NPN晶体管的版图,并且标注各层掺杂区域类型 【答案:】 8、请画出CMOS反相器的版图,并标注各层掺杂类型和输入输出端子 【答案:】 第2章 集成电路中的晶体管及其寄生效应1、简述集成双极晶体管的有源寄生效应在其各工作区能否忽略 【答案:】 PNP管为四层三结晶体管的寄生晶体管,当NPN晶体管工作在正向工作区时,即NP
6、N的发射极正偏,集电极反偏,那么寄生晶体管的发射极反偏所以它就截止,对电路没有影响。当NPN处于反向工作区时,寄生管子工作在正向工作区,它的影响不能忽略。当NPN工作在饱和区时寄生晶体管也工作在正向工作区,它减小了集电极电流,使反向NPN的发射极电流作为无用电流流向衬底。此时寄生效应也不能忽略2、什么是集成双极晶体管的无源寄生效应 【答案:】 在实际的集成晶体管中存在着点和存储效应和从晶体管有效基区晶体管要引出端之间的欧姆体电阻,他们会对晶体管的工作产生影响。3、什么是MOS晶体管的有源寄生效应 【答案:】 MOS晶体管的有源寄生效应是指MOS集成电路中存在的一些不希望的寄生双极晶体管、场区寄
7、生MOS管和寄生PNPN(闩锁效应),这些效应对MOS器件的工作稳定性产生极大的影响。4、什么是MOS晶体管的闩锁效应,其对晶体管有什么影响 【答案:】 在单阱工艺的MOS器件中(P阱为例),由于NMOS管源与衬底组成PN结,而PMOS管的源与衬底也构成一个PN结,两个PN结串联组成PNPN结构,即两个寄生三极管(NPN和PNP),一旦有因素使得寄生三极管有一个微弱导通,两者的正反馈使得电流积聚增加,产生自锁现象。影响:产生自锁后,如果电源能提供足够大的电流,则由于电流过大,电路将被烧毁。5、消除“Latch-up”效应的方法 【答案:】 版图设计时:为减小寄生电阻Rs和Rw,版图设计时采用双
8、阱工艺、多增加电源和地接触孔数目,加粗电源线和地线,对接触进行合理规划布局,减小有害的电位梯度; 工艺设计时:降低寄生三极管的电流放大倍数:以N阱CMOS为例,为降低两晶体管的放大倍数,有效提高抗自锁的能力,注意扩散浓度的控制。为减小寄生PNP管的寄生电阻Rs,可在高浓度硅上外延低浓度硅作为衬底,抑制自锁效应。工艺上采用深阱扩散增加基区宽度可以有效降低寄生NPN管的放大倍数; 具体应用时:使用时尽量避免各种串扰的引入,注意输出电流不易过大。6、如何解决MOS器件的场区寄生MOSFET效应 【答案:】 在第二次光刻生成有源区时,进行场氧生长前进行场区离子注入,提高寄生MOSFET的阈值电压,使其
9、不易开启;增加场氧生长厚度,使寄生MOSFET的阈值电压绝对值升高,不容易开启。7、如何解决MOS器件中的寄生双极晶体管效应 【答案:】 (1)增大基区宽度:由工艺决定;(2)使衬底可靠接地或电源。第3章 集成电路中的无源元件1、双极性集成电路中最常用的电阻器和MOS集成电路中常用的电阻都有哪些? 【答案:】 双极性集成电路中最常用的电阻器是基区扩散电阻 MOS集成电路中常用的电阻有多晶硅电阻和用MOS管形成的电阻。2、集成电路中常用的电容有哪些 【答案:】 反偏PN结电容和MOS电容器3、为什么基区薄层电阻需要修正 【答案:】 基区薄层电阻扩散完成后,还有多道高温处理工序,所以杂质会进一步往
10、里边推,同时表面的硅会进一步氧化。形成管子后,实际电阻比原来要高,所以需要修正。4、为什么新的工艺中要用铜布线取代铝布线 【答案:】 长时间较的电流流过铝条,会产生铝的电迁移的现象,结果是连线的一端生晶须,另一端则产生空洞,严重时甚至会断裂。5、运用基区扩散电阻,设计一个方块电阻200欧,阻值为1K的电阻,已知耗散功率为 20W/c,该电阻上的压降为5V,设计此电阻。 【答案:】 r(L/W)=R=1K L/W=5 I=V/R=1mAP=(I*I*r)/(WL) 公式变形W=6.32注意:这里各单位间的关系,宽度是微米时,要求电流为毫安,功率的单位也要化成相应的微米单位。第4章TTL电路1、名
11、词解释 电压传输特性 开门/关门电平 逻辑摆幅 过渡区宽度 输入短路电流 输入漏电流 静态功耗 瞬态延迟时间 瞬态存储时间 瞬态上升时间 瞬态下降时间 瞬时导通时间 【答案:】 电压传输特性:指电路的输出电压VO随输入电压Vi变化而变化的性质或关系(可用曲线表示,与晶体管电压传输特性相似)。 开门/关门电平:开门电平VIHmin-为保证输出为额定低电平时的最小输入高电平(VON);关门电平VILmax-为保证输出为额定高电平时的最大输入低电平(VOFF)。逻辑摆幅:-输出电平的最大变化区间,VL=VOH-VOL。过渡区宽度:输出不确定区域(非静态区域)宽度,VW=VIHmin-VILmax。
12、输入短路电流IIL-指电路被测输入端接地,而其它输入端开路时,流过接地输入端的电流。输入漏电流(拉电流,高电平输入电流,输入交叉漏电流)IIH-指电路被测输入端接高电平,而其它输入端接地时,流过接高电平输入端的电流。静态功耗-指某稳定状态下消耗的功率,是电源电压与电源电流之乘积。电路有两个稳态,则有导通功耗和截止功耗,电路静态功耗取两者平均值,称为平均静态功耗。瞬态延迟时间td-从输入电压Vi上跳到输出电压Vo开始下降的时间间隔。Delay-延迟。瞬态下降时间tf-输出电压Vo从高电平VOH下降到低电平VOL的时间间隔。Fall-下降。瞬态存储时间ts-从输入电压Vi下跳到输出电压Vo开始上升
13、的时间间隔。Storage-存储。瞬态上升时间tr-输出电压Vo从低电平VOL上升到高电平VOH的时间间隔。Rise-上升。瞬态导通延迟时间tPHL-(实用电路)从输入电压上升沿中点到输出电压下降沿中点所需要的时间。2、分析四管标准TTL与非门(稳态时)各管的工作状态 【答案:】 当输入端的信号,有任何一个低电平时:Q1饱和区 Q2 截至区 Q3饱和区 Q4截至区当输入端的信号全部为高电平时:Q1反向区 Q2饱和区 Q3饱和区 Q4饱和区3、在四管标准与非门中,那个管子会对瞬态特性影响最大,并分析原因以及带来那些困难 【答案:】 Q5管影响最大,他不但影响截至时间,还影响导通时间。当输出从低电
14、平向高电平转化时,要求Q5快速退出饱和区,此时如果再导通时IB5越大,则保和深度约大,时间就越长。当输出从高电平向低电平转化时,希望Q5快速的存储的电荷放完,此时要求IB5尽可能的大。 设计时,IB5 的矛盾带来了很大的困难。4、两管与非门有哪些缺点,四管及五管与非门的结构相对于两管与非门在那些地方做了改善,并分析改善部分是如何工作的。四管和五管与非门对静态和动态有那些方面的改进 【答案:】 两管与非门: 输出高电平低,瞬时特性差。四管与非门:输出采用图腾柱结构Q3-D ,由于D是多子器件,他会使Tplh明显下降。D还起到了点评位移作用,提高了输出电平。五管与非门:达林顿结构作为输出级,Q4也
15、起到点评位移作用,达林顿电流增益大,输出电阻小,提高电路速度和高电平负载能力。四管和五管在瞬态中都是通过大电流减少Tplh.静态中提高了负载能力和输出电平。5、相对于五管与非门六管与非门的结构在那些部分作了改善,分析改进部分是如何工作的 【答案:】 六管单元用有源泄放回路RB-RC-Q6代替了R3由于RB的存在,使Q6比Q5晚导通,所以Q2发射基的电流全部流入Q5的基极,是他们几乎同时导通,改善了传输特性的矩形性,提高了抗干扰能力。当Q5饱和后Q6将会替它分流,限制了Q5的饱和度提高了电路速度。在截至时Q6只能通过电阻复合掉存储电荷,Q6比Q5晚截至,所以Q5快速退出饱和区。6、画出四管和六管
16、单元与非门传输特性曲线。并说明为什么有源泄放回路改善了传输特性的矩形性 【答案:】 由于六管单元在用了有源泄放回路,使Q2-Q5同时导通,四管单元由于Q2进入饱和后,电阻对Q5的基极电流有分流作用,四管单元此时是由于Q2进入饱和区而Q5还未进入饱和区BC段是所对应的传输特性曲线。所以说改善了传输特性的矩形性。7、四管与非门中,如果高电平过低,低电平过高,分析其原因,如与改善方法,请说出你的想法 【答案:】 输出高电平偏低:VCE3和R5上的电压过大,可以通过减小VCE3和IC3来实现。输出高电平偏高:VCE5上的电压偏高,可以通过增加IB5来增大Q5饱和度。8、为什么TTL与非门不能直接并联
17、【答案:】 当电路直接并联后,所有高电平的输出电流全部灌入输出低电平的管子,可能会使输出低电平的管子烧坏。并会使数出低电平抬高,容易造成逻辑混乱。9、OC门在结构上作了什么改进,它为什么不会出现TTL与非门并联的问题 【答案:】 去掉TTL门的高电平的驱动级,oc门输出端用导线连接起来,接到一个公共的上拉电阻上,实施线与,此时就不会出此案大电流灌入,Q5不会使输出低电平上升造成逻辑混乱。第5章MOS反相器1、请给出NMOS晶体管的阈值电压公式,并解释各项的物理含义及其对阈值大小的影响(即各项在不同情况下是提高阈值还是降低阈值)。 【答案:】 2、什么是器件的亚阈值特性,对器件有什么影响 【答案
18、:】 器件的亚阈值特性是指在分析MOSFET时,当Vgs0,源与衬底的PN结反偏,耗尽层电荷增加,要维持原来的导电水平,必须使阈值电压(绝对值)提高,即产生衬偏效应。 影响:使得PMOS阈值电压向负方向变大,在同样的栅源电压和漏源电压下其漏源电流减小。5、什么是沟道长度调制效应,对器件有什么影响 【答案:】 MOS晶体管存在速度饱和效应。器件工作时,当漏源电压增大时,实际的反型层沟道长度逐渐减小,即沟道长度是漏源电压的函数,这一效应称为“沟道长度调制效应”。 影响:当漏源电压增加时,速度饱和点在从漏端向源端移动,使得漏源电流随漏源电压增加而增加,即饱和区D和S之间电流源非理想。6、为什么MOS
19、晶体管会存在饱和区和非饱和区之分(不考虑沟道调制效应) 【答案:】 晶体管开通后,其漏源电流随着漏源电压而变化。当漏源电压很小时,随着漏源电压的值的增大,沟道内电场强度增加,电流随之增大,呈现非饱和特性;而当漏源电压超过一定值时,由于载流子速度饱和(短沟道)或者沟道夹断(长沟道),其漏源电流基本不随漏源电压发生变化,产生饱和特性。7、给出E/R反相器的电路结构,分析其工作原理及传输特性,并计算VTC曲线上的临界电压值 【答案:】 VinVT0时,MI处于截止状态,不产生任何漏极电流。随着输入电压增加而超过VT0时,MI开始导通,漏极电流不再为0,由于漏源电压VDS=Vout大于Vin- VT0
20、,因而MI初始处于饱和状态。随着输入电压增加,漏极电流也在增加,输出电压Vout开始下降,最终,输入电压大于Vout+ VT0,MI进入线性工作区。在更大的输入电压下,输出电压继续下降,MI仍处于线性模式。传输特性曲线如图示:1)VinVT0时,MI截止,Vout= VOH= VDD 2)Vin= VOH=VDD时,Vout=VOLMI:VGS=Vin=VDDVDS=Vout=VOLVDS1为使VOL0,要求KNRL 1 3)Vin=VIL时, MI:VGS=Vin=VILVDS=VoutVDSVGS-VT0MI饱和导通 IR=(VDD-Vout)/RLIM=1/2 KN (VGS - VT0
21、)2 =1/2 KN (Vin - VT0)2 IM=IR,对Vin微分,得: -1/RL(dVout/dVin)= KN (Vin - VT0)dVout/dVin=-1VIL=Vin=VT0+1/KNRL此时Vout=VDD-1/2KNRL4)Vin=VIH时, MI:VGS=Vin=VIHVDS=VoutVDSVGSL-VTL ML始终饱和导通Vout= VOH= VDD-VTL2)Vin= VDD时,Vout=VOLMI:VGSI=Vin=VDDVDSI=Vout=VOLVDSI VGSI -VTIMI非饱和导通IDSI = KNI(VGSI- VTI)VDSI- 1/2VDSI2 =
22、 KNI(VDD- VTI) VOL- 1/2VOL2IDSL=1/2 KNL (VGSL - VTL)2 =1/2 KNL (VDD- VOL-VTL)2IDSI = IDSLVOL =gmL(VDD - VTL)/2gmI为使VOL0,要求gmL gmI传输特性曲线如图示:13、试比较将nMOS E /E反相器的负载管改为耗尽型nMOSFET后,传输特性有哪些改善 【答案:】 1)Vin=0,ME截止MD:耗尽型负载管VTD VGSD - VTDMD 始终饱和导通Vout= VOH= VDD,改善了高电平传输特性2)Vin= VDD,Vout= VOL ME:VGSE=Vin=VDD VD
23、SE=Vout=VOL VDSEVGSE-VTE MI非饱和导通IDSE= KNE(VGSE- VTE)VDSE- 1/2VDSE2 =KNE(VDD- VTE) VOL- 1/2VOL2IDSD=1/2 KND (VGSD - VTD)2 =1/2 KNDVTD2IDSI = IDSLVOL = VTD2 KND/2 KNE(VDD - VTE) 低电平传输特性仍取决于两管尺寸之比为使VOL0,要求KND VGSN- VTNMN 饱和导通IDSN =1/2 KN(VGSN - VTN)2 =1/2KN(VIL- VTN)2 MP:- VGSP = VDD - Vin= VDD - VIL-
24、VDSP = VDD - Vout- VDSP - VGSP (-VTP)MP非饱和导通IDSP= KP(-VGSP- |VTP|)( -VDSP)- 1/2(-VDSP)2 =KP(VDD- VIL -|VTP|)( VDD - Vout) - 1/2( VDD - Vout)2IDSN = IDSP,对VIL微分,得:KP(VDD- VIL -|VTP|)(-dVout/dVin)+(-1) ( VDD - Vout)- ( VDD - Vout) (-dVout/dVin)=KN(VIL-VTN)dVout/dVin=-1VIL=(2Vout+VTP-VDD+KRVTN)/(1+KR)
25、其中KR =KN/KP2)Vin= VIH MN:VGSN = Vin= VIHVDSN = VoutVDSN - VGSP (-VTP)MP饱和导通IDSP =1/2 KP(-VGSP - |VTP|)2 =1/2KP(VDD-VIH-|VTP|)2IDSN = IDSP,对VIH微分,得:KN(VIH-VTN) (dVout/dVin)+Vout-Vout(dVout/dVin)=KP(VDD-VIH-|VTP|)dVout/dVin=-1VIH=VDD+VTP +KR(2Vout +VTN) /(1+KR) 其中KR =KN/KP20. 解:Vin =VM,NMOS、PMOS均饱和导通
26、IDSN =1/2NCOX(W/L)N(VGSN - VTN)2=1/2KN(VM- VTN)2IDSP =1/2PCOX(W/L)P(-VGSP - |VTP|)2 =1/2KP(VDD-VM-|VTP|)2由IDSN = IDSP得:VM=(VDD+VTP+VTN )/(1+ ) 其中KR =KN/KP 当工艺确定,VDD、VTN、VTP、N、P均确定 因而VM取决于两管的尺寸之比WN/WP18、根据CMOS反相器的传输特性曲线计算VIL和VIH 【答案:】 19、求解CMOS反相器的逻辑阈值,并说明它与哪些因素有关 【答案:】 Vin =VM,NMOS、PMOS均饱和导通 IDSN =1
27、/2NCOX(W/L)N(VGSN - VTN)2=1/2KN(VM- VTN)2IDSP =1/2PCOX(W/L)P(-VGSP - |VTP|)2 =1/2KP(VDD-VM-|VTP|)2由IDSN = IDSP得:VM=(VDD+VTP+VTN )/(1+ ) 其中KR =KN/KP 当工艺确定,VDD、VTN、VTP、N、P均确定 因而VM取决于两管的尺寸之比WN/WP20、为什么的PMOS尺寸通常比NMOS的尺寸大 【答案:】 1)电子迁移率较大,是空穴迁移率的两倍,即N=2P。2)根据逻辑阈值与晶体管尺寸的关系VMWP/WN,在VM较大的取值范围中,WPWN。21、考虑一个具有
28、如下参数的CMOS反相器电路: VDD=3.3V VTN=0.6V VTP=-0.7V KN =200uA/V2 Kp=80uA/V2 计算电路的噪声容限。 【答案:】 KR=KN/KP=2.5CMOS反相器的VOL=0V,VOH=VDD=3.3V VIL=(2Vout+VTP-VDD+KRVTN)/(1+KR)=0.57Vout-0.71Vin = VIL时,有1/2KN(VIL- VTN)2=KP(VDD- VIL -|VTP|)( VDD - Vout) - 1/2( VDD - Vout)20.66 Vout2+0.05 Vout -6.65=0解得:Vout =3.14V VIL=1
29、.08VVIH=VDD+VTP +KR(2Vout +VTN) /(1+KR)=1.43 Vout+1.17Vin = VIH时,有KN(VIH- VTN) Vout- 1/2 Vout2=1/2KP(VDD-VIH-|VTP|)22.61Vout2+6.94Vout-2.04=0解得:Vout=0.27V VIH=1.55VVNML=VIL-VOL=1.08V VNMH=VOH-VIH=1.75V22、采用0.35um工艺的CMOS反相器,相关参数如下:VDD=3.3V NMOS:VTN=0.6V NCOX =60uA/V2 (W/L)N=8 PMOS:VTP=-0.7V pCOX =25u
30、A/V2 (W/L)P=12 求电路的噪声容限及逻辑阈值 【答案:】 KR= NCOX(W/L)N/pCOX (W/L)P=1.6对于CMOS反相器而言,VOL=0V,VOH=VDD=3.3VVIL=(2Vout+VTP-VDD+KRVTN)/(1+KR)=0.77Vout-1.17当Vin = VIL时,NMOS饱和导通,PMOS非饱和导通由IDSN = IDSP得:1/2KN(VIL- VTN)2=KP(VDD- VIL -|VTP|)( VDD - Vout) - 1/2( VDD - Vout)22.04 Vout2+8.30 Vout -44.90=0解得:Vout =3.077V
31、VIL=1.2V同理,VIH=VDD+VTP +KR(2Vout +VTN) /(1+KR)=1.23 Vout+1.37当Vin = VIH时,PMOS饱和导通,NMOS非饱和导通由IDSN = IDSP得:KN(VIH- VTN) Vout- 1/2 Vout2=1/2KP(VDD-VIH-|VTP|)25.53Vout2+24.62Vout-6.15=0解得:Vout=0.24V VIH=1.66V该CMOS反相器的噪声容限:VNML=VIL-VOL=1.2V VNMH=VOH-VIH=1.64V23、设计一个CMOS反相器, NMOS:VTN=0.6V NCOX=60uA/V2 PMO
32、S:VTP=-0.7V PCOX=25uA/V2 电源电压为3.3V,LN=LP=0.8um 1)求VM=1.4V 时的WN/WP。 2)此CMOS反相器制作工艺允许VTN 、VTP的值在标称值有正负15%的变化,假定其他参数仍为标称值,求VM的上下限。 【答案:】 24、举例说明什么是有比反相器和无比反相器 【答案:】 有比反相器在输出低电平时,驱动管和负载管同时导通,其输出低电平由驱动管导通电阻和负载管导通电阻的分压决定。为保持足够低的低电平,两个等效电阻应保持一定的比值。当驱动管为增强型N沟MOSFET,负载管为电阻或增强型MOSFET或耗尽型MOSFET时,即E/R反相器、E/E反相器
33、、E/D反相器属于有比反相器。而无比反相器在输出低电平时,只有驱动管导通,负载管是截止的,理想情况下,输出低电平为0。当驱动管为增强型N沟MOSFET,负载管为P沟MOSFET时,即CMOS反相器即属于无比反相器,具有理想的输入低电平0。25、以CMOS反相器为例,说明什么是静态功耗和动态功耗 【答案:】 对于CMOS反相器,静态功耗是指当输入为0或VDD时,NMOS 和PMOS总是一个导通、一个截止,没有从VDD到VSS的直流通路,也没有电流流入栅极,功耗几乎为0。26、在图中标注出上升时间tr、下降时间tf、导通延迟时间、截止延迟时间,给出延迟时间tpd的定义。若希望tr=tf,求WN/W
34、P。 【答案:】 图中,导通延迟时间为tPHL,截止延迟时间为tPLH延迟时间tpd=(tPHL+tPLH)/2 上升时间tr=2CL/KNVDD KN=NCOX(W/L)N 下降时间tf =2CL/KPVDD KP=PCOX(W/L)P 若希望tr=tf,则要求WP=2WN第6章 CMOS静态逻辑门1、画出F=AB的CMOS组合逻辑门电路 【答案:】 2、用CMOS组合逻辑实现全加器电路 【答案:】 全加器的求和输出Sum和进位信号Carry表示为三个输入信号A、B、C的函数: Sum=ABC=Carry(A+B+C)+ABC Carry=(A+B)C+AB3、画出F= 的CMOS组合逻辑门
35、电路,并计算该复合逻辑门的驱动能力 【答案:】 4、简述CMOS静态逻辑门功耗的构成 【答案:】 CMOS静态逻辑门的功耗包括静态功耗和动态功耗。静态功耗几乎为0。但对于深亚微米器件,存在泄漏电流引起的功耗,此泄漏电流包括栅极漏电流、亚阈值漏电流及漏极扩散结漏电流。动态功耗包括短路电流功耗,即切换电源时地线间的短路电流功耗和瞬态功耗,即电容充放电引起的功耗两部分。5、降低电路的功耗有哪些方法 【答案:】 电路的功耗主要由动态功耗决定,而动态功耗取决于负载电容、电源电压和时钟频率,所以减少负载电容,降低电源电压,降低开关活动性是有效降低电路功耗的方法。6、比较当FO=1时,下列两种8输入的AND门,那种组合逻辑速度更快 【答案:】 1=(80+10/3CR)+(0 +CR)=90 +13/3CR2=(40 +2CR)+(20 +5/3CR)=60 +11/3CR因而第二种组合逻辑速度更快。第7章 传输门逻辑填空题1、写出传输门电路主要的三种类型和他们的缺点: (1) ,缺点: ; (2) ,缺点: ; (3) ,缺点: 。