电大本科计算机组成原理形成性考核册复习资料.docx

上传人:叶*** 文档编号:58159922 上传时间:2022-11-07 格式:DOCX 页数:19 大小:11.80KB
返回 下载 相关 举报
电大本科计算机组成原理形成性考核册复习资料.docx_第1页
第1页 / 共19页
电大本科计算机组成原理形成性考核册复习资料.docx_第2页
第2页 / 共19页
点击查看更多>>
资源描述

《电大本科计算机组成原理形成性考核册复习资料.docx》由会员分享,可在线阅读,更多相关《电大本科计算机组成原理形成性考核册复习资料.docx(19页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、电大本科计算机组成原理形成性考核册答案计算机组成原理作业 11. 把下面给出的几个十进制的数化为二进制的数(无法精确表示时,小数点后取 3位)、八进制的数、十六进制的数: 7+3/4, -23/64, 27.5, -125.9375, 5.43解答:7+3/4 =(111.11)2=(7.6)8=(7.C)16-23/64 =-(0.010111)2=-(0.27)8=-()1627.5 =(11011.1)2=(33.4)8=(1B.8)16-125.9375 =-(1111101.1111)2=-(175.74)8=-(7D.F)165.43 =(101.011)2=(5.3)8=(5.6

2、)162. 把下面给出的几个不同进制(以下标形式给出的右括号之后)的数化成十进制的数:(1010.0101)2 、 -(101101111.101)2、 (23.47)8、 -(1A3C.D)16解答:(1010.0101)2 =10.3125-(101101111.101)2 =-367.625(23.47)8 =19.71875-(1A3C.D)16 =-6716.81253. 写出下面 2组数的原、反、补表示,并用补码计算每组数的与、差.双符号位的作用是什么?它只出现在什么电路之处?(1) X=0.1101 Y=-0.0111(2) X=10111101 Y=-00101011解答:X=

3、0.1101Y=-0.0111X=10111101Y=-00101011X 原 =00 1101Y 原 =11 0111X 原 =00 10111101Y 原 =11 00101011X 反 =00 1101Y 反 =11 1000X 反 =00 10111101Y 反 =11 11010100X 补 =00 1101Y 补 =11 1001X 补 =00 10111101Y 补 =11 11010101X+Y 补 =(00 1101+11 1001)MOD 2=(00 0110)MOD 2=0 0110X-Y 补 =(X 补 +-Y 补 )MOD 2=(00 1101+00 0111)MOD

4、 2=(01 0100)MOD 2( 双符号得值不同溢出,上溢 )X+Y 补 =(00 10111101+11 11010101)MOD 2=(00 10010010)MOD 2=0 10010010X-Y 补 =(X 补 +-Y 补 )MOD 2=(00 10111101+00 00101011)MOD 2=0 111010004.双符号位能容易检查加减运算中的溢出情况.当符号位相同,数值结果正确;当符号位为 01或 10时,表示数值溢出. 01表示两个正数相加之与 1的情况,通常称数值“上溢”;为 10时,表示两个负数相加之与 -1的情况,通称数值“下溢”.前面的 1个符号位是正确的符号位

5、.5.只有在算术及逻辑运算部件中采用双符号位.因为只在把两个模 4补码的数值送往算术及逻辑运算部件完成加减计算时,才把每个数的符号位的值同时送到算术及逻辑运算部件的两位符号位,所以只有在算术与逻辑运算部件中采用双符号位.6. 假定 X=0.0110011*211,Y=0.1101101*2-10(此处的数均为二进制 ).( 1)浮点数阶码用 4位移码、尾数用 8位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的(正数与负数)数值;( 2)写出 X、 Y正确的浮点数表示(注意,此处预设了个小陷阱);( 3)计算 X+Y;( 4)计算 X*Y.解答:( 1)绝对值最大: 1 111 0

6、 1111111、 1 111 1 1111111;绝对值最小: 0 001 0 0000000、 0 001 1 0000000 ( 2) X: 1 011 0 0110011、 Y: 0 110 0 1101101( 3)计算 X+YA :求阶差: | E|=|1011-0110|=0101B :对阶: Y变为 1 011 0 00000 1101101C :尾数相加: 00 0110011 00000+ 00 00000 1101101=00 0110110 01101D :规格化:左规:尾数为 0 1101100 1101,阶码为 1010F :舍入处理:采用 0舍 1入法处理,则有

7、00 1101100+1=00 1101101E :不溢出所以, X+Y最终浮点数格式的结果: 1 010 0 1101101,即 0.1101101*210( 3)计算 X*Y A :阶码相加: X+Y移 =X移 +Y补 =01 011+11 110=01 001(符号位 10第 1位为 0,不溢出; 00时上溢, 01时下溢)B :尾数相乘结果: 0 1010110 110111C :已满足规格化要求,不需左规,尾数不变,阶码仍为 001D :舍入处理:按 0舍 1入规则,尾数之后的 6位 110111舍去,尾数 +1=0 1010111所以, X*Y最终浮点数格式的结果: 1 001 0

8、 1010111,即 0.1010111*21计算机组成原理形成性作业 2 答案1. 计算机指令中要用到的操作数一般可以来自哪些部件?如何在指令中表示这些操作数的地址?通常使用哪些寻址方式?解答:计算机指令中要用到的操作数一般可以来自:1.CPU 内部的通用寄存器,此时应在指令字中给出用到的寄存器编号(寄存器名),通用寄存器的数量一般为几个、十几个,故在指令字中须为其分配 2 、 3 、 4 、 5 或更多一点的位数来表示一个寄存器;该寄存器的内容,可以是指令运算用到的数据,也可能用作为一个操作数的地址.2. 可以是外围设备(接口)中的一个寄存器,通常用设备编号或设备入出端口地址或设备映像地址

9、来表示;3. 可以是内存储器的一个存储单元,此时应在指令字中给出该存储单元的地址.计算机的寻址方式:1. 立即数寻址:操作数直接给出在指令字中,即指令字中直接给出的不同再是操作数地址,而是操作数本身.2. 直接寻址:操作数地址字段直接给出操作数在存储器中的地址.3. 寄存器寻址:指令字中直接给出操作数所在的通用寄存器的编号.4. 寄存器间接寻址:指令字中给出通用寄存器的编号,在寄存器中给出的不是一个操作数,而是操作数地址时,就可以用这一地址去读写存储器.5. 变址寻址:指令字中给出的一个数值(变址偏移量)及指定的一个寄存器(变址寄存器)的内容相加之与作为操作数的地址,用于读写存储器.6. 相对

10、寻址:指令字中给出的一个数值(相对寻址偏移量)及程序计数器 PC 的内容相加之与作为操作数的地址或转移指令的转移地址.、7. 基地址寻址:把在程序中所用的地址及一个特定的寄存器(基地址寄存器)的内容相加之与作为操作数的地址或指令的地址.8. 间接寻址:指令字的地址字段给出的既不是一个操作数的地址,也不是下一条指令的地址,而是一个操作数地址的地址,或一条指令地址的地址.9. 堆栈寻址:堆栈是存储器中一块特定的按“后进先出”原则管理的存储区,该存储区中被读写单元的地址是用一个特定的寄存器命同的,该寄存器被称为堆栈指针( SP ).如果有些指令,其操作码部分已经指明一个操作数为堆栈中的一个单元的内容

11、,则它已经约定将使用 SP2c!C这三级不同的存储器中存放的信息必须满足如下两个原则: (1)一致性原则,即同一个信息会同时存放在几个级别的存储器中,此是同一信息在几个级别的存储器中必须保持相同的值. (2)包含性原则,即处在内层(更靠近 CPU)存储器中的信息一定被包含在各外层的存储器中,即内层存储器中的全部信息一定是各外层存储器中所存信息中一小部分的副本.这是保证程序正常运行、实现信息共享、提高系统资源利用率所必须的.3. 为什么要采用磁盘阵列技术?何为逻辑盘,何为物理盘?作为一个逻辑盘使用的多个物理盘需要在转速与所用扇区等方面严格的同步吗?为什么?答:使用统一管理的由多个磁盘组成的磁盘阵

12、列,这一技术的着眼点,是通过多个磁盘设备的并行操作来提高设备总体的性能与可靠性.如果一个磁盘有 xMB的容量,单位时间提供 y传送能力,则概念上讲, n个这样的磁盘就有 n*xMB的容量, n*yMB的传送能力,即要读出 yMB的数据,所用的平均时间只要原来单个磁盘所用时间的 1/n;还有一点好处是通过合理地在多个磁盘之间组织数据,可以得到比较理想的容错能力,这指的是,额外拿出一定的存储容量,用于保存检错纠错的信息.在总体价格上,使用多个磁盘也不会给用户带来太大的经济负担.实际使用的多个磁盘就是物理盘.为了统一管理磁盘阵列,使用户所感觉到的不再是多个物理盘,似乎就是一个性能更高的单个磁盘,就要

13、使用一块特点的接口卡( RAID阵列控制卡),把组成阵列的多个物理磁盘连接为一个逻辑整体,这就是逻辑磁盘.作为一个逻辑盘使用的多个物理盘不需要在转速与所用扇区等方面严格同步.阵列磁盘运行过程中,有以下两项重要技术.一个是并发命令请求与排队管理,并使多个命令得以并发处理;如果在处理命令的时候,还能进行某些性能优化,而不是机械地按命令到来的先后次序处理,还可以进一步提高数据读写的速度.最简单的例子,对两个等待操作的命令,磁头先到达哪一个命令的数据扇区,就先执行哪一个命令,这在磁盘本身的控制器部分来处理可能更方便.另外一项技术是设备的快速接入与断开,即当一个占据了总线的磁盘开始执行一个读命令,数据又

14、尚未准备好时,它应快速地暂时把自己从总线上分离出来,以便使另外正急于使用总线的磁盘可能抢到总线,从而提高总线的使用效率与系统性能,当这个磁盘准备好数据时,应保证它能把自己尽快地接通到总线上去.这实质是把占用总线的时间压缩到尽可能短的一项处理技术计算机组成原理形成性作业 4答案1. 针式打印机由哪些部件组成?简述打印头的结构与打印出一个字符的原理性过程?答:针式打印机由走纸机构、色带机构、打印头与一些逻辑电路等几部分组成.打印头由打印针、导轨、电磁铁线圈、弹簧、衔铁、外壳及壳帽几部分组成.每根打印针是由具有钢性与韧性都很好的金额材料制成,可以沿着导轨前后运动;运动的动力来自电磁衔铁的正向推动与机

15、械弹簧的反向推动.当电磁铁的线圈中给出一个脉冲电流时将产生磁场,电磁衔铁会在这一磁场作用下向前移动,推动打印针也向前移动并撞击色带;当线圈中的电流消失后,磁场消失,是磁衔铁也失去作用力,机械弹簧的反向回原位置.由于多个打印针可以同时被驱动,故一次打印是一个字符的一个纵向的点阵列,之后使打印头向右移动一个点的位置,就可以打印字符的下一个点阵列,几次之后就打印出一个完整的字符.2. 计算机总线的功能是什么?通常用什么类型的器件构成总线?为什么?从功能区分,总线由哪 3部分组成?各自对计算机系统性能有什么影响?答:计算机总线是计算机的各部件之间传输信息的公共通路,包括传输数据(信息)信号的逻辑电路、

16、管理信息传输协议的逻辑线路与物理连线.由于总线上往往要连接许多部件或设备,传输的距离较长,负载比较重,故要求总线线路有更强的驱动能力.总线的硬件组成,通常选用集电极开路输出的电路,或输出端有高阻态输出支持的电路.这样的线路的输出端可以直接连接在一起并通过为其中某个门给出低电平( 0V)的控制信号,为其他门给出高电平( 4V)的控制信号,实现把多路输入中的某一路信息送到总工线上.从总线各自承担的不同功能,分成数据总线、地址总线、控制总线 3部分.数据总线在计算机部件之间传输数据信息,它的时钟频率与宽度的乘积正比于它支持的最大的数据输入输出能力.地址总线在计算机部件之间传输地址(内存地址、 I/O

17、地址)信息,它的宽度决定了系统可以寻址的最大内存空间.控制总线给出总线周期类型、 I/O操作完成的时刻、 DMA周期、中断等有关的控制信号.3. 解释下列术语:总线周期,总线周期类型,总线的等待状态,正常总线周期, burst总线周期,同步传输控制,异步传输控制.答:总线周期:是通过总线完成一次内存读写操作或完成一次输入输出设备的读写操作所必需的时间.按照总线周期区分为内存读周期、内存写周期、 I/O读周期、 I/O写周期 4种类型. 5Hb4Q RV+J被读写的内存与外设的的运行速度低,不能在这一个数据时间内完成读写操作,就必须再增加一到几个数据时间用于继续完成读写操作,在增加了这一到几个数

18、据时间里,称总线处于等待状态.如果每次数据传输都要用两个时间(地址时间、数据时间)组成的完整的总线周期完成读写,则称这种总线周期为正常总线周期 (normal bus cycle),每次只能传输一个数据.在给出一次地址信息(一个地址时间)后,接着用连续的多个数据时间依次传输多个数据,这种运行方式可提高数据传输速度,称为总线的急促传输方式( burst mode).同步传输控制是指在总线上传送数据时,通信双方使用同一个时钟信号进行同步,这个时钟信号通常可以由 CPU的总线控制逻辑部件提供,称为总线时钟.异步传输控制是指在总线上传送数据时,允许通信双方各自使用自己的时钟信号,采用“应答方式”解决数

19、据传输过程中的时间配合关系,而不是共同使用同一个时钟信号进行同步.4. 通用可编程接口应由哪些部件组成?各自的功能是什么?答:为了尽量减少接口卡的种类,人们总是希望用同一块接口卡能提供出更多的功能,并且能灵活选择其运行功能与运行的控制参数,这样的接口卡被称为通用可编程接口. 接口卡上通常有接口命令寄存器,存放 CPU发来的控制命令;有状态寄存器,由设备运行设置其值,供 CPU通过读操作来了解设备接口的运行状态.接口卡上通常还有一到几个用于数据缓冲的寄存器,以便适当降低 CPU与设备直接耦合的程度,解决它们运行速度不匹配的矛盾.接口卡上通常还有处理中断请求、屏蔽与判优等逻辑线路,这是属于总线从设

20、备类型的设备主动向 CPU提出自己操作要求的重要机制. 5. 简述一次中断处理的完整过程. 答:一个完整的中断过程由中断请求、中断响应与中断处理 3个阶段组成.一次中断处理过程通常要经过如下几个步骤完成:1. 中断请求:由中断源发出并送给 CPU的控制信号.2. 关中断:保证在此之后的一小段时间内 CPU不能响应新的中断请求.卓越人社区 -J6Q*K&*|:p9O2M7y3. 保存断点,保护现场:用中断隐指令实现.断点与现场信息一般保存在堆栈中,保存信息一定要完整完成,以保证被停下来的程序得以继续正常运行.4. 判别中断源,转中断服务:找出中断服务程序的入口地址.多个中断源时找出中断优先级最高

21、的中断源.5. 开中断,以便尽快地进入可以响应更高级别中断请求的运行状态.6. 若有更高级别中断请求到来,则进行新的中断响应过程.7. 执行中断服务程序,完成后准备返回主程序,为此,执行关中断.8. 恢复现场,恢复断点.9. 开中断.关中断与开中断是为了保证能完整的恢复现场的操作.开中断之后,若有更高级别中断请求来到,则进入新的中断响应过程.10. 返回断点.6.DMA 传输方式的优点是什么? DMA接口中通常应包括哪些逻辑部件?各自的功能是什么?答: DMA传输方式的优点是:实现高速 I/O设备及主存储器之间成批交换数据的输入 /输出. 1、主存地址计数器,用于存放读写主存用到的主存地址.2、数据数量计数器,用于存放传送数据的数量.3、 DMA的控制 /状态逻辑,由控制与状态等逻辑电路组成,用于修改主存地址计数器与数据数量计数器,指定传送功能,协调 CPU与 DMA信号的配合及同步.4、 DMA请求触发器,接收并记忆设备送来的请求数据传送的信号.5、数据缓冲寄存器,用于存放高速设备及主存之间交换的数据.6、中断机构,中断请求发生在数据数量计数器计数到 0值时,用于向 CPU报告本组数据传达完成,并等待新的传送命令.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 考试试题 > 事业单位考试

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁