2022年进制同步计数器设计报告.docx

上传人:H****o 文档编号:57633601 上传时间:2022-11-05 格式:DOCX 页数:16 大小:210.11KB
返回 下载 相关 举报
2022年进制同步计数器设计报告.docx_第1页
第1页 / 共16页
2022年进制同步计数器设计报告.docx_第2页
第2页 / 共16页
点击查看更多>>
资源描述

《2022年进制同步计数器设计报告.docx》由会员分享,可在线阅读,更多相关《2022年进制同步计数器设计报告.docx(16页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、精选学习资料 - - - - - - - - - 浙江万里学院试验报告课程名称:可编程规律器件应用成果:试验名称: 100进制同步计数器设计老师: 施 炯专业班级:电子103 姓名:徐强学号: 2022014092 试验日期: 2022.5.10 一、试验目的:1、把握计数器的原理及设计方法;2、设计一个 0100的计数器;3、利用试验二的七段数码管电路进行显示;二、试验要求:1、用 VHDL 语言进行描写;2、有计数显示输出;3、有清零端和计数使能端;三、试验结果:1. VHDL 程序 LIBRARY IEEE ;USE IEEE.STD_LOGIC_1164.ALL ;PACKAGE my

2、_pkg IS Component nd2 - 或门 PORT a,b: IN STD_LOGIC; c: OUT STD_LOGIC ; END Component; Component led_decoder PORT din:in std_logic_vector3 downto 0 ; -四位二进制码输入 seg:out std_logic_vector6 downto 0 ; -输出 LED 七段码 END Component;名师归纳总结 - - - - - - -第 1 页,共 8 页精选学习资料 - - - - - - - - - Component CNT60 -2位 BCD

3、 码 60 进制计数器 PORT CR:IN STD_LOGIC ; EN:IN STD_LOGIC ;CLK:IN STD_LOGIC ;OUTLOW:BUFFER STD_LOGIC_VECTOR3 DOWNTO 0 ;OUTHIGH:BUFFER STD_LOGIC_VECTOR3 DOWNTO 0 ;END Component;Component CNT100 -带使能和清零信号的 100 进制计数器 PORT CLK:IN STD_LOGIC ;EN:IN STD_LOGIC ;CLR:IN STD_LOGIC ;OUTLOW:BUFFER STD_LOGIC_VECTOR3 DOW

4、NTO 0 ;OUTHIGH:BUFFER STD_LOGIC_VECTOR3 DOWNTO 0 ;END Component;Component freq_div -50MHZ 时钟分频出 1Hz PORT clkinput : IN STD_LOGIC ;output : OUT STD_LOGIC ;END Component;2 / 8 名师归纳总结 - - - - - - -第 2 页,共 8 页精选学习资料 - - - - - - - - - Component jtd -交通灯掌握器 PORT CLKIN:IN STD_LOGIC ; -50MHZ R1,G1,R2,G2,R3,

5、G3,R4,G4:OUT STD_LOGIC; -红绿灯信号输出 GAO,DI:BUFFER STD_LOGIC_VECTOR3 DOWNTO 0 - 倒计时输出 ;END Component;END my_pkg;LIBRARY IEEE ;USE IEEE.STD_LOGIC_1164.ALL ;USE work.my_pkg.ALL ;-打开程序包ENTITY Demo3 IS PORT CRl:IN STD_LOGIC ; ENl:IN STD_LOGIC ; CLKIN: IN STD_LOGIC ; LEDLOW,LEDHIGH: OUT STD_LOGIC_VECTOR6 dow

6、nto 0;END Demo3;ARCHITECTURE behv OF Demo3 IS SIGNAL CLKTEMP: STD_LOGIC ; -定义中转信号 SIGNAL LEDLOWTEMP,LEDHIGHTEMP:STD_LOGIC_VECTOR3 downto 0;BEGIN u1:freq_div PORT MAPCLKIN,CLKTEMP ;u2:CNT60 PORT -位置关联方式MAPCR=CRl,EN=ENl,CLK=CLKTEMP,OUTLOW=LEDLOWTEMP,OUTHIGH=LEDHIGHTE MP;-名字关联方式3 / 8 名师归纳总结 - - - - - -

7、 -第 3 页,共 8 页精选学习资料 - - - - - - - - - u3:led_decoder PORT MAPLEDLOWTEMP,LEDLOW ;-低位数码管输 出u4:led_decoder PORT MAPLEDHIGHTEMP,LEDHIGH ;-高位数码管输 出 END behv;LIBRARY ieee ;USE ieee.std_logic_1164.all;ENTITY freq_div IS PORT clkinput : IN STD_LOGIC ;output : OUT STD_LOGIC ;END freq_div;ARCHITECTURE rt OF f

8、req_div IS SIGNAL count_signal : INTEGERRANGE 0 TO 25000000 ;signal mid1 : STD_LOGIC ;BEGIN PROCESS clkinput BEGIN IF clkinputEVENT AND clkinput = 1 THEN if count_signal=24999999 then -50MHz division to 1Hz count_signal = 0;mid1= not mid1;else count_signal = count_signal + 1;4 / 8 名师归纳总结 - - - - - -

9、 -第 4 页,共 8 页精选学习资料 - - - - - - - - - end if;output ; -四位二进制码输入 seg:out std_logic_vector6 downto 0 ; -输出 LED 七段码 end led_decoder;architecture Behavioral of led_decoder is begin processdin begin case din is when 0000 = seg seg seg seg seg seg seg seg seg seg seg ; OUTHIGH:BUFFER STD_LOGIC_VECTOR3 DOW

10、NTO 0 ;END CNT60;ARCHITECTURE behav OF CNT60 IS BEGIN PROCESSCLK,CR,EN BEGIN if CR=1 then OUTHIGH=0000 ;OUTLOW=0000 ;elsif EN =1then IF CLKEVENT AND CLK=1 THEN 6 / 8 名师归纳总结 - - - - - - -第 6 页,共 8 页精选学习资料 - - - - - - - - - IF OUTHIGH=1001 AND OUTLOW=1001 THEN OUTHIGH=0000 ;OUTLOW=0000 ;ELSIF OUTLOW=1001 THEN OUTHIGH=OUTHIGH+1 ;OUTLOW=0000 ;ELSE OUTLOW=OUTLOW+1 ;END IF;END IF;END IF;END PROCESS;END behav;2. 仿真结果以及说明3. 程序下载及运行情形说明7 / 8 名师归纳总结 - - - - - - -第 7 页,共 8 页精选学习资料 - - - - - - - - - 四、试验总结:8 / 8 名师归纳总结 - - - - - - -第 8 页,共 8 页

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 技术资料 > 技术总结

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁