02A第二章-门电路解析优秀PPT.ppt

上传人:1398****507 文档编号:55123412 上传时间:2022-10-30 格式:PPT 页数:80 大小:1.73MB
返回 下载 相关 举报
02A第二章-门电路解析优秀PPT.ppt_第1页
第1页 / 共80页
02A第二章-门电路解析优秀PPT.ppt_第2页
第2页 / 共80页
点击查看更多>>
资源描述

《02A第二章-门电路解析优秀PPT.ppt》由会员分享,可在线阅读,更多相关《02A第二章-门电路解析优秀PPT.ppt(80页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、其次章其次章 门电路门电路2.1 2.1 概述概述2.2 2.2 半导体二极管、三极管的开关特性半导体二极管、三极管的开关特性2.3 2.3 分立元器件门电路分立元器件门电路2.4 TTL2.4 TTL集成门电路集成门电路实现基本逻辑运算和复合逻辑运算的单元电路。实现基本逻辑运算和复合逻辑运算的单元电路。逻辑门电路逻辑门电路 逻辑门电路的分类逻辑门电路的分类二极管门电路二极管门电路三极管门电路三极管门电路双极型双极型PMOS门门CMOS门门逻辑门逻辑门 电路电路分立分立NMOS门门TTL-三极管三极管-三极管三极管HTL 高阈值高阈值ECL 射极耦合射极耦合I2L 集成注入集成注入集成集成单极

2、型单极型高抗干扰实力高抗干扰实力工作速度极高工作速度极高集成度高集成度高功耗小功耗小NMOS门门2.1 2.1 概述概述 高、低电平产生的原理高、低电平产生的原理当当S闭合,闭合,vO=0V当当S断开,断开,vO=+5V一、二极管导通条件及导通时的特点一、二极管导通条件及导通时的特点二极管二极管D D的符号的符号设二极管的外加正向电压为设二极管的外加正向电压为V VF F,正向导通时的管压降为,正向导通时的管压降为V VD D导通条件:导通条件:VF0.7V(Si)/0.2V(Ge)导通时特点:导通时特点:VD0.7V(Si)/0.2V(Ge)相当于开关闭合后有个相当于开关闭合后有个0.7/0

3、.2V的恒压降的恒压降2.2 2.2 半导体二极管、三极管的开关特性半导体二极管、三极管的开关特性2.2.1 2.2.1 二极管的开关特性二极管的开关特性二、二极管截止条件及截止时的特点二、二极管截止条件及截止时的特点截止条件:截止条件:截止时特点:截止时特点:电流电流ID接近于接近于0,相当于开关断开,相当于开关断开加正向电压时加正向电压时VF0.5V(Si)/0.1V(Ge)或加反向电压或加反向电压志向的开关应具有两个工作状态:志向的开关应具有两个工作状态:-要求阻抗越小越好,相当于短路(导通)要求阻抗越小越好,相当于短路(导通)-要求阻抗越大越好,相当于开路(截止)要求阻抗越大越好,相当

4、于开路(截止)在数字电路中,二极管和三极管工作在开关状态,即,不在数字电路中,二极管和三极管工作在开关状态,即,不是饱和导通,就是反向截止,好象一个开关一样。是饱和导通,就是反向截止,好象一个开关一样。当脉冲信号的频率很高时,开关状态的变更速度很快,每当脉冲信号的频率很高时,开关状态的变更速度很快,每秒可达百万次,这就要求器件的开关转换速度要在微秒甚至纳秒可达百万次,这就要求器件的开关转换速度要在微秒甚至纳秒内完成。秒内完成。因此有必要探讨一下二极管导通截止之间的转换过程。因此有必要探讨一下二极管导通截止之间的转换过程。接通状态接通状态断开状态断开状态1.1.关断特性:二极管从正向导通到反向截

5、止有一个反向复原过程关断特性:二极管从正向导通到反向截止有一个反向复原过程vitVF-VRIF-IRt1tstt0.1IRit在在O Ot t1 1期间,期间,vi i VF F,二二极管极管D导通,电路中有电流流过:导通,电路中有电流流过:RLviiD三、二极管的开关特性三、二极管的开关特性当当t t t1 t1 时,时,vi vi 突变到突变到 VR VR,志向时,二极管应立刻截止,志向时,二极管应立刻截止,电路中只有很小的反向电流电路中只有很小的反向电流 。但实际并非如此,见右图:但实际并非如此,见右图:通常将二极管从导通转为截止通常将二极管从导通转为截止所需的时间称为反向复原时间所需的

6、时间称为反向复原时间:tre=ts+tt=ns级级 vitVF-VRIF-IRt1tstt0.1IRit存储时间存储时间渡越时间渡越时间RLviiD 产生反向复原过程的缘产生反向复原过程的缘由是电荷存储效应所引起的。由是电荷存储效应所引起的。反向复原时间就是存储电荷反向复原时间就是存储电荷消逝所须要的时间,一般在消逝所须要的时间,一般在纳秒数量级。纳秒数量级。2.2.开通特性:主要体现在二极管的开通时间开通特性:主要体现在二极管的开通时间开通时间开通时间-二极管从截止转为正向导通所须要的二极管从截止转为正向导通所须要的时间时间 该时间与反向复原时间相比很小,对开关速度影响小,该时间与反向复原时

7、间相比很小,对开关速度影响小,可以忽视不计。可以忽视不计。一、三极管处于三种工作区的条件一、三极管处于三种工作区的条件截止区:截止区:B、E加正向电压时加正向电压时VF0.5V(Si)/0.1V(Ge)或或加反向电压加反向电压放大区:放大区:放射结正偏、集电结反偏放射结正偏、集电结反偏饱和区:饱和区:放射结正偏、集电结正偏放射结正偏、集电结正偏临界饱和:临界饱和:UBC=0IB=IC=0 IC=IBUCE=0.10.3V典型值典型值UCE=0.3V2.2.2 2.2.2 三极管的开关特性三极管的开关特性三极管工作在饱和状态的三极管工作在饱和状态的电流条件电流条件为:为:I IB B I IBS

8、 BS 二、三极管的动态特性三极管的动态特性(1 1)延迟时间)延迟时间tdtd 从输入信号从输入信号vivi正跳变的正跳变的 瞬间起先,到集电极电流瞬间起先,到集电极电流iCiC上升到上升到0.1ICS0.1ICS所需的时间所需的时间 (2 2)上升时间)上升时间trtr集电极电流从集电极电流从0.1ICS0.1ICS上上升到升到0.9ICS0.9ICS所需的时间。所需的时间。(3 3)存储时间)存储时间tsts从输入信号从输入信号vivi下跳变的下跳变的瞬间起先,到集电极电流瞬间起先,到集电极电流iCiC下降到下降到0.9ICS0.9ICS所需的时间。所需的时间。(4 4)下降时间)下降时

9、间tftf集电极电流从集电极电流从0.9ICS0.9ICS下降下降到到0.1ICS0.1ICS所需的时间。所需的时间。2.3 2.3 基本逻辑门电路基本逻辑门电路2.3.1 2.3.1 二极管与门电路二极管与门电路2.3.3 2.3.3 非门电路非门电路 三极管反相器三极管反相器2.3.2 2.3.2 二极管或门电路二极管或门电路2.3.4 2.3.4 复合逻辑门电路复合逻辑门电路2.3.1 2.3.1 二极管与门电路二极管与门电路二极管与门电路二极管与门电路与逻辑符号及表达式与逻辑符号及表达式 VCC+(5V)R 3kW L D1 D2 D3 A B C VCC+(5V)R 3kW L D1

10、 D2 D3 A B C 0.7V 三个输入端中,只三个输入端中,只要有一个为要有一个为0V,其余为其余为+5V时:时:输入与输出电压关系输入与输出电压关系0V5V5V 输 入输 出VAVBVCVL0V0V0V0V0V+5 V0V+5 V0V0V+5 V+5 V+5 V0V0 V+5 V0V+5 V+5 V+5 V0V0.7V压差大的管子导通VCC+(5V)R 3kW L D1 D2 D3 A B C 5 V 只有当只有当A、B、C三个输入端均为高电三个输入端均为高电平平+5V时:时:5V5V5V 输 入输 出ABCL00000010010001101000101011001111 真真 值值

11、 表表 2.3.2 2.3.2 二极管或门电路二极管或门电路二极管或门电路二极管或门电路或逻辑符号及表达式或逻辑符号及表达式11输入端输入端A、B、C都为都为0V 0 V或或逻辑真真值表表输 入输 出ABCL00000011010101111001101111011111输 入输 出ABCL000000110101011110011011110111110V0V0V输入端中只要有一个为输入端中只要有一个为+5V4.3 V或或逻辑真真值表表输 入输 出ABCL00000011010101111001101111011111输 入输 出ABCL000000110101011110011011110

12、111110V5V5V二极管与门和或门电路的缺点:二极管与门和或门电路的缺点:(1 1)电电平平偏偏移移:在在多多个个门门串串接接运运用用时时,会会出出现现低低电电平平偏偏离标准数值的状况。离标准数值的状况。(2 2)负载实力差)负载实力差只用于只用于IC内部电路内部电路三极管三极管 反相电路反相电路非逻辑符号及表达式非逻辑符号及表达式2.3.3 2.3.3 非门电路非门电路 三极管反相器三极管反相器当输入为当输入为逻辑逻辑0 0时时:0 vcc1输入A输出L01非逻辑真值表非逻辑真值表 当输入为当输入为逻辑逻辑1 1时时:1 0输入A输出L0110非逻辑真值表非逻辑真值表 2.3.4 DTL

13、2.3.4 DTL复合门电路复合门电路 VCC+(5V)R 3kW D1 D2 D3 A B C 1、DTL与非门电路与非门电路 2、DTL或非门电路或非门电路2.4 TTL2.4 TTL集成门电路集成门电路 集成逻辑门电路是把门电路的全部元器件及集成逻辑门电路是把门电路的全部元器件及连接导线制作在一块半导体硅片上,构成集成逻连接导线制作在一块半导体硅片上,构成集成逻辑门。辑门。若这种电路的输入级和输出级都接受半导体若这种电路的输入级和输出级都接受半导体三极管,则称为三极管三极管,则称为三极管三极管集成逻辑门电路三极管集成逻辑门电路(Transistor Transistor Logic),即

14、),即TTL门门电路。电路。集成电路的特点:体积小,重量轻,功耗小,价集成电路的特点:体积小,重量轻,功耗小,价格低,牢靠性等。格低,牢靠性等。分类门/片元器件/片SSI(Small Scale Integrated circuit)11210100MSI(Medium Scale Integrated circuit)1399100999LSI(Large Scale Integrated circuit)1009999100099999VLSI(Very Large Scale Integrated circuit)10000100000 集成电路依据一块芯片上所集成的门数多少或集成电路依

15、据一块芯片上所集成的门数多少或元件多少可分为小、中、大和超大规模集成电路。元件多少可分为小、中、大和超大规模集成电路。逻辑门和触发器是目前常用的逻辑门和触发器是目前常用的SSI译码器、译码器、数据选择器、数据选择器、加法器、加法器、计数器、计数器、移位寄存器等组移位寄存器等组件是常用的件是常用的MSI。常见的常见的LSI、VLSI有只读存储器、有只读存储器、随机存取存储器、随机存取存储器、微处理微处理器、高速乘法累加器、器、高速乘法累加器、通用和专用数字信号处理器等。通用和专用数字信号处理器等。集成逻辑门集成逻辑门是最基本的数字集成电路,是组是最基本的数字集成电路,是组成数字逻辑的基础。成数字

16、逻辑的基础。常用的集成门电路,大多接受双列直插式封常用的集成门电路,大多接受双列直插式封装(装(Dual-In-line Package,缩写成,缩写成DIP)。)。集成门电路外形图集成门电路外形图槽口槽口1 2 3 3 4 6 714 13 12 11 10 9 8管脚编号管脚编号 集成芯片表面有一个缺口(引脚编号的参考标集成芯片表面有一个缺口(引脚编号的参考标记),假如将芯片插在试验板上且缺口朝左边,则记),假如将芯片插在试验板上且缺口朝左边,则引脚的排列规律为:左下管脚为引脚的排列规律为:左下管脚为1引脚,其余以逆引脚,其余以逆时针方向从小到大依次排列。时针方向从小到大依次排列。一般引脚

17、数为:一般引脚数为:14、16、20等。等。槽口槽口1 2 3 3 4 6 714 13 12 11 10 9 8管脚编号管脚编号 绝大多数状况下,电源从芯片左上角的引脚接绝大多数状况下,电源从芯片左上角的引脚接入,地接右下引脚。入,地接右下引脚。一块芯片中可集成若干个(一块芯片中可集成若干个(1、2、4、6等)同等)同样功能但又各自独立的门电路,每个门电路则具有样功能但又各自独立的门电路,每个门电路则具有若干个(若干个(1、2、3等)输入端。等)输入端。输入端数有时称为扇入(输入端数有时称为扇入(Fan-in)数。)数。(a)7404(六反相器六反相器)(b)7400(四四2输入与非门输入与

18、非门)2.4.1 TTL2.4.1 TTL与非门的工作原理与非门的工作原理D4kR2R11.6k1kR3130R4ABC+VCC+5VuOuIT4T1T2T3Y一、组成一、组成输入级:输入级:T T1 1,R,R1 1中间级:中间级:T T2 2,R,R2 2,R,R3 3输出级:输出级:T T3 3,T,T4 4,R,R4 4,D,D输入级输入级中间级中间级输出级输出级是疼惜二极管,为是疼惜二极管,为防止输入电压过低防止输入电压过低而设置而设置多放射极三极管多放射极三极管T1T1作用作用:实现实现“与与”的功能的功能ABCbc+VCCABCbcABCT1bc 输入级由多放射极输入级由多放射极

19、三极管三极管T1和基极电组和基极电组R1组成,它实现了输入组成,它实现了输入变量变量A、B、的与运、的与运算。算。(1)输入级输入级 中间级(倒相级)中间级(倒相级)是放大级,由是放大级,由T2、R2和和R3组成,组成,T2的集电的集电极极C2和放射极和放射极E2可以可以分供应两个相位相反的分供应两个相位相反的电压信号,以满足输出电压信号,以满足输出级的须要。级的须要。(2)中间级中间级 输出级由输出级由T3、T4、D和和R4组成,其中其中组成,其中其中D、T3作为由作为由T4组成的组成的反相器的有源负载。反相器的有源负载。T3与与T4组成推拉式输出结组成推拉式输出结构,具有较强的负载实构,具

20、有较强的负载实力。力。(3)输出级输出级二、工作原理二、工作原理D4kR2R11.6k1kR3130R4ABC+VCC+5VuOuIT4T1T2T3Y(1)(1)当输入端当输入端ABCABC中中至少至少有有 一个为低电平一个为低电平0.3V0.3V时时低电平低电平(0.3V)深饱和深饱和T1深度饱和,则深度饱和,则0.3V1VuIT1T2T3T4uO高电平高电平(3.6V)截止截止截止截止导通导通T4截止,截止,iB3很小很小二、工作原理二、工作原理D4kR2R11.6k1kR3130R4ABC+VCC+5VuOuIT4T1T2T3Y(2)(2)当输入端当输入端ABCABC都为都为高电高电 平

21、平3.6V3.6V时时高电平高电平(3.6V)倒置倒置3.6V2.1VuIT1T2T3T4uO4.3V3.6V3.6V1.4V假设假设T1放射结度正向导通,则放射结度正向导通,则T1放射结反偏,集电结正偏,放射结反偏,集电结正偏,工作在倒置状态,即集电极和工作在倒置状态,即集电极和放射极颠倒运用,此时电流放放射极颠倒运用,此时电流放大系数大系数i在在0.02左右左右假设假设T2饱和导通,则饱和导通,则1V二、工作原理二、工作原理D4kR2R11.6k1kR3130R4ABC+VCC+5VuOuIT4T1T2T3Y(2)(2)当输入端当输入端ABCABC都为都为高电高电 平平3.6V3.6V时时

22、高电平高电平(3.6V)倒置倒置3.6V2.1VuIT1T2T3T4uO低电平低电平(0.3V)饱和饱和饱和饱和截止截止若从定量角度看若从定量角度看T3和和D状态状态4.3V3.6V3.6V1.4V1V故故T2饱和的假设成立且饱和的假设成立且T3和和D截止截止对于对于T4的状况的状况由于由于T3和和D截止,故截止,故故故T4深度饱和,输出为低电平深度饱和,输出为低电平(2)(2)当输入端当输入端ABCABC都为都为高电平高电平3.6V3.6V时时(1)(1)当输入端当输入端ABCABC中中至至少少有一个为低电平有一个为低电平0.3V0.3V时时输出为高电平输出为高电平3.6V3.6V输出为低电

23、平输出为低电平0.3V0.3V综上:综上:故输入输出满足关系:故输入输出满足关系:该电路为该电路为TTLTTL与非门电路与非门电路(1)(1)当接受多放射极三极管加快了存储电荷的消散过程。当接受多放射极三极管加快了存储电荷的消散过程。TTLTTL与非门提高工作速度的原理与非门提高工作速度的原理()接受了推拉式输出级,输出阻抗比较小,可快速给负接受了推拉式输出级,输出阻抗比较小,可快速给负载电容充放电。载电容充放电。2.4.2 TTL2.4.2 TTL与非门传输延迟时间与非门传输延迟时间t tpdpd导导通通延延迟迟时时间间tPHLtPHL从从输输入入波波形形上上升升沿沿的的中中点点到到输输出出

24、波波形形下下降降沿沿的中点所阅历的时间。的中点所阅历的时间。截截止止延延迟迟时时间间tPLHtPLH从从输输入入波波形形下下降降沿沿的的中中点点到到输输出出波波形形上上升升沿沿的中点所阅历的时间。的中点所阅历的时间。与非门的传输延迟时间与非门的传输延迟时间tpdtpd是是tPHLtPHL和和tPLHtPLH的平均值。即的平均值。即 一般一般TTL与非门传输延迟时间与非门传输延迟时间tpd的值为几纳秒十几个纳秒。的值为几纳秒十几个纳秒。2.4.3 TTL2.4.3 TTL与非门的电压传输特性及抗干扰实力与非门的电压传输特性及抗干扰实力1电压传输特性曲线:电压传输特性曲线:Vo=f(Vi)特性曲线

25、分为特性曲线分为AB、BC、CD、DE四段:四段:AB段:段:VI0.6VVB11.3VT2、T4截止,而截止,而T3、D导通输出导通输出电压为高电平电压为高电平3.6V,基本不变,基本不变BC段:段:VI0.61.3VT2已经起先导通,但已经起先导通,但VB21.3V,故,故T4截止,截止,T2处于放大状态,处于放大状态,R2上的电流随着上的电流随着VI的的而线性而线性,即,即R2上的压降随着上的压降随着VI的的而线而线性性,因此输出,因此输出VO将随着将随着VI的的而线性而线性CD段:段:1.3VVI1.4V,T4已经导通并已经导通并快速饱和,快速饱和,T3快速截止,故快速截止,故VO快速

26、快速,称,称CD段为转折段段为转折段DE段:段:1.4VVI,此时此时T2、T4都饱和导都饱和导通,故输出通,故输出VO0.3V不变不变(1 1)输输出出高高电电平平电电压压VOHVOH在在正正逻逻辑辑体体制制中中代代表表逻逻辑辑“1”“1”的的输输出出电电压压。VOHVOH的典型值为的典型值为3.6V3.6V,产品规定输出高电压的最小值,产品规定输出高电压的最小值VOHVOH(minmin)=2.4V=2.4V。(2 2)输输出出低低电电平平电电压压VOLVOL在在正正逻逻辑辑体体制制中中代代表表逻逻辑辑“0”“0”的的输输出出电电压压。VOLVOL的理论值为的理论值为0.3V0.3V,产品

27、规定输出低电压的最大值,产品规定输出低电压的最大值VOLVOL(maxmax)=0.4V=0.4V。(3 3)关关门门电电平平电电压压VOFFVOFF是是指指输输出出电电压压为为VOHVOH(minmin)时时对对应应的的输输入入电电压压。即即输输入入低低电电压压的的最最大大值值。在在产产品品手手册册中中常常称称为为输输入入低低电电平平电电压压,用用VILVIL(maxmax)表示。产品规定)表示。产品规定VILVIL(maxmax)=0.8V=0.8V。(4 4)开开门门电电平平电电压压VONVON是是指指输输出出电电压压为为VOLVOL(maxmax)时时对对应应的的输输入入电电压压。即即

28、输输入入高高电电压压的的最最小小值值。在在产产品品手手册册中中常常称称为为输输入入高高电电平平电电压压,用用VIHVIH(minmin)表示。产品规定)表示。产品规定VIHVIH(minmin)=2V=2V。(5 5)阈阈值值电电压压VthVth电电压压传传输输特特性性的的过过渡渡区区所所对对应应的的输输入入电电压压,即即确确定定电路截止和导通的分界线,也是确定输出高、低电压的分界线。电路截止和导通的分界线,也是确定输出高、低电压的分界线。近似地:近似地:VthVth(VOFF+VONVOFF+VON)/2/2 即即ViViVthVth,与非门关门,输出高电平;,与非门关门,输出高电平;Vi

29、ViVthVth,与非门开门,输出低电平。,与非门开门,输出低电平。VthVth又又常常被被形形象象化化地地称称为为门门槛槛电电压压。VthVth的的值值为为1.3V1.3V1.1.V V。2 2几个重要参数几个重要参数低电平噪声容限低电平噪声容限 VNLVOFF-VOL(max)0.80.8V-0.4-0.4V0.40.4V高电平噪声容限高电平噪声容限 VNHVOH(min)-VON2.42.4V-2.0-2.0V0.40.4VTTL门电路的路的输出凹凸出凹凸电平不是一个平不是一个值,而是一个范,而是一个范围。同。同样,它的,它的输入凹凸入凹凸电平也有一个范平也有一个范围,即它的,即它的输入

30、信号允入信号允许确定的容差,称确定的容差,称为噪声容限。噪声容限。3 3抗干扰实力抗干扰实力2.4.4 TTL2.4.4 TTL与非门的输入输出特性和带负载实力与非门的输入输出特性和带负载实力1输入特性:输入特性:iI=f(Vi)3.6VIIS1.4VIIH(1)(1)当当VI0.6V时时,T2截止,截止,iI从从T1流出,为流出,为 负值。当负值。当VI0时,时,iI最大,此时最大,此时(称作输入短路电流)(称作输入短路电流)(2)(2)当当0.6VVIVT0.6VVIVT时时,T2和和T4饱和饱和导通,导通,T1的基极的基极 电位被箝位在电位被箝位在2.1V,此时,此时T1处于倒置状处于倒

31、置状 态,晶体管放大倍数约为态,晶体管放大倍数约为0.02(称作输入端漏电流)(称作输入端漏电流)2输入端负载特性:输入端负载特性:是指输入端外接电阻是指输入端外接电阻RI时,其压降时,其压降VI和和RI之间的关系之间的关系(1)(1)当当RI较小时较小时:VIVT=1.4V 时时,相当输入低电平,相当输入低电平,所以输出为高电平。所以输出为高电平。(2)(2)当当RI增大时增大时:RI VI=VT 时,输入变高,时,输入变高,输出变低电平。此时输出变低电平。此时VI1.4V。RI/kVI/V1.4V开门电阻开门电阻R RONON:RON一般为一般为2 k/2.5 k保证与非门输出为保证与非门

32、输出为低电平低电平,允许输入电阻,允许输入电阻RI的的最小值最小值。当当RI RON时,相当输入高电平时,相当输入高电平关门电阻关门电阻R ROFFOFF:ROFF一般为一般为0.7 k/0.8 k保证与非门输出为保证与非门输出为高电平高电平,允许输入电阻,允许输入电阻RI的的最大值最大值。当当RI ROFF时,相当输入低电平时,相当输入低电平注:注:当当R RONON R RI I R ROFFOFF时,不符合正常工作状态,一般不允许时,不符合正常工作状态,一般不允许由输入端负载特性可知由输入端负载特性可知“与非门与非门”多余输入端的多余输入端的处理方法有以下几种处理方法有以下几种(目的是置

33、(目的是置“1”“1”):):(1 1)接高电平)接高电平V VCCCC(2 2)和其他引脚接在一起)和其他引脚接在一起(3 3)外接一大于)外接一大于R RONON的电阻的电阻(4 4)引脚悬空)引脚悬空3TTL的输出特性:的输出特性:输出电压和负载电流之间的关系输出电压和负载电流之间的关系(1)(1)当当RI较小时较小时:VIVT=1.4V 时时,相当输入低电平,相当输入低电平,所以输出为高电平。所以输出为高电平。(2)(2)当当RI增大时增大时:RI VI=VT 时,输入变高,时,输入变高,输出变低电平。此时输出变低电平。此时VI1.4V。RI/kVI/V1.4V输出低电平输出低电平说明

34、说明:输出为低输出为低,灌电流负载。灌电流负载。ILFT3T4RLVCCIL0VOL20mA0.4V T4饱和饱和,Rce4很小很小,故故IL上升时上升时,VOL上升很上升很慢慢,基本呈线性关系。基本呈线性关系。当当VOL VOLMAX0.4V后,后,低低电平输出逻电平输出逻辑关系被辑关系被破坏破坏,故故IL灌灌受限制,不能过大。受限制,不能过大。把把允许灌入输出端的电流定义为允许灌入输出端的电流定义为输出低电平电流输出低电平电流IOL,产品规定产品规定IOL=16mA。3TTL的输出特性:的输出特性:输出电压和负载电流之间的关系输出电压和负载电流之间的关系输出高电平输出高电平+5VFR4R5

35、T3T4T5RLIL说明说明:输出为高输出为高,拉电流负载。拉电流负载。ILIL较小时较小时,T3,T3处于饱和边缘,处于饱和边缘,T4T4放大,二者构成的放大,二者构成的复合管具有确定的放大作用,输出电阻很小,故复合管具有确定的放大作用,输出电阻很小,故VOVO基基本保持不变。本保持不变。当当I IL L5mA5mA后后,T3,T3进入饱和区,进入饱和区,V VCE3CE3V VCES3CES3保持不变,保持不变,V VO O随随I IL L上升而下降。上升而下降。IL0VO3.6V2.4V20mA5mAIR4当当V VOLOLV VOHMINOHMIN2.4V2.4V后后,高高电平输出逻辑

36、关电平输出逻辑关系被破坏系被破坏,故故I IL L拉拉 受限制,不能过大。受限制,不能过大。把允许把允许拉出输出端的电流定义为拉出输出端的电流定义为输出高电平电流输出高电平电流IOH。4.4.扇出系数扇出系数 扇出系数扇出系数:负载门负载门驱动门驱动门0 VCC(5V)Rb1 4kW T1 IIL T4 T3 Rc4 130W D 当负载门的个数增加时,当负载门的个数增加时,总的灌电流总的灌电流IILIIL将增加将增加,引起输出引起输出低电平低电平VOLVOL的上升。的上升。灌电流灌电流“1”“0”IILIOL灌电流负载灌电流负载拉电流负载拉电流负载 当负载门的个数增多时,必将当负载门的个数增

37、多时,必将引起输出高电平的降低。引起输出高电平的降低。拉电流拉电流负载门负载门驱动门驱动门1 VCC(5V)Rb1 4kW T1 IIH T4 T3 Rc4 130W D “0”“1”IIHIOH一般,一般,TTL的的扇出系数扇出系数=10,高的可达高的可达30-50例例 查得基本的得基本的TTL与非与非门7410的参数如下:的参数如下:IOL16mA,IIL1.6mA,IOH0.4mA,IIH0.04mA.试计算其算其带同同类门时的的扇出扇出系系数。数。(2)高高电平平输出出时的扇出数的扇出数若若NOHNOH,则取取较小的作小的作为电路的扇出数。路的扇出数。扇出系数计算举例扇出系数计算举例解

38、:解:(1)低低电平平输出出时的扇出数的扇出数2.5 2.5 其他其他TTLTTL集成门电路集成门电路在工程实践中,有时须要在工程实践中,有时须要将几个门的输出端并联运将几个门的输出端并联运用,以实现与逻辑,称为用,以实现与逻辑,称为线与。但是一般的线与。但是一般的TTL门门电路不能进行线与。电路不能进行线与。2.5.1 OC2.5.1 OC门门一、引入目的一、引入目的为此,特地生产了一种可为此,特地生产了一种可以进行线与的门电路以进行线与的门电路集电极开路门,也称作集电极开路门,也称作OC门(门(Open Collector Gate)。)。F10输输出出高高电电平平常常输输出出电电阻阻小小

39、输输出出低低电电平平常常输输出出电电阻阻小小低阻低阻通路电通路电流大,流大,烧坏三烧坏三极管极管输出输出非非0非非1,破坏,破坏逻辑关逻辑关系系二、电路与符号二、电路与符号4kR2R11.6k1kR3ABC+VCC+5VuOuIT4T1T2YD130R4T3F&ABCABC&F+VCC2RLOC门电路图门电路图曾用符号曾用符号国标符号国标符号集电集电极开极开路路正常运用时,正常运用时,一般需外接上一般需外接上拉负载电阻拉负载电阻三、三、OCOC门的应用门的应用(1)(1)实现线与实现线与OC门线与图门线与图输出级连接图输出级连接图等效逻辑电路图等效逻辑电路图(2)(2)用作驱动器用作驱动器在在

40、OC门的上拉负载电阻门的上拉负载电阻RL处用指示处用指示灯、继电器等替代,则可作为驱动器灯、继电器等替代,则可作为驱动器运用。运用。+VCC&270+5V右图所示为一右图所示为一OC门驱动发光二极管门驱动发光二极管的电路。可以看出,当的电路。可以看出,当OC门输入有门输入有一为低电平常,发光二极管灭;当三一为低电平常,发光二极管灭;当三个输入均为高电平常,输出为低电平,个输入均为高电平常,输出为低电平,发光二极管亮。发光二极管亮。(3)(3)用作电平转换用作电平转换由上图可以看出,当变更由上图可以看出,当变更OC门上拉负载电阻上的电源门上拉负载电阻上的电源VCC2为为10V时,时,输入输出端逻

41、辑输入输出端逻辑0对应的低电平保持对应的低电平保持0.3V不变,而逻辑不变,而逻辑1对应的高电平对应的高电平由输入端的由输入端的3.6V变为输出端的变为输出端的10V,高电平对应电压有所转移。通过,高电平对应电压有所转移。通过此电平转换的功能可以调整输出高电平使其满足下一级电路对高电平此电平转换的功能可以调整输出高电平使其满足下一级电路对高电平的要求。的要求。+VCC2&RL+10V+VCC+5V输入端:输入端:逻辑逻辑1 3.6V逻辑逻辑0 0.3V输出端:输出端:逻辑逻辑1 10V逻辑逻辑0 0.3V(4)(4)上拉电阻的计算(确定)上拉电阻的计算(确定)图中:图中:n 上级上级OC门的个

42、数门的个数 p 负载负载OC门输入端的个数门输入端的个数 m 负载负载OC门的个数门的个数 IOHIOHIIHIIHIIHIRLu当当OC门的输出为高电平常门的输出为高电平常(含义含义):IOH OC门的截止漏电流门的截止漏电流 若负载若负载RL的阻值变大,会使得输的阻值变大,会使得输出高电平电位降低,若出高电平电位降低,若RL无限制无限制增大,可能使输出高电平降低到增大,可能使输出高电平降低到VOH(min)以下,破坏了正常的逻辑以下,破坏了正常的逻辑关系,因此,应有:关系,因此,应有:IOLIISIISIRLu当当OC门的输出为低电平常:门的输出为低电平常:若负载若负载RL的阻值变小,会使

43、得输的阻值变小,会使得输出低电平电位抬高,若出低电平电位抬高,若RL无限制无限制减小,可能使输出低电平抬高到减小,可能使输出低电平抬高到VOL(max)以上,破坏了正常的逻辑以上,破坏了正常的逻辑关系,因此,应有:关系,因此,应有:考虑最不利的状况,假设只有一考虑最不利的状况,假设只有一个个OC门(门(Y1)处于导通状态,)处于导通状态,其他截止其他截止 留意:留意:m为负载为负载门的个数,非负门的个数,非负载门输入端个数载门输入端个数 则:则:综上,可知上拉综上,可知上拉负载电阻应满足负载电阻应满足关系:关系:例:下图电路中各参数已列写出,求上拉电阻大小例:下图电路中各参数已列写出,求上拉电

44、阻大小IOH =200A;IOL=16mAIIS =1mA;IIH=40AVCC=5V;VOH(min)=3V;VOL(max)=0.4VRL(max)=(VCC-VOH)/(2IOH+9IIH)=(5-3)/(20.2+90.04)=2.63(k)RL(min)=(VCC-VOL)/(IOL-3IIS)=(5-0.4)/(16-31)=0.35(k)可以取可以取RL=1k2.5.2 TSL2.5.2 TSL门(三态门)门(三态门)通常数字逻辑是二值的,即仅通常数字逻辑是二值的,即仅0,1值,其所对应电路的输值,其所对应电路的输出电平是高、低两种状态。在实际电路中,还有一种输出既非高出电平是高

45、、低两种状态。在实际电路中,还有一种输出既非高电平又非低电平的状态,被称之为第三状态。于是数字电路的输电平又非低电平的状态,被称之为第三状态。于是数字电路的输出就有:出就有:0、1和和Z(高阻)的三种状态。这种电路称三态逻辑电(高阻)的三种状态。这种电路称三态逻辑电路或称三态门电路,有时也记作路或称三态门电路,有时也记作TSL门(门(Three State Logic gate)。)。一、电路结构一、电路结构称称为为控控制制端端、使使能能端端(1)(1)当当E E“0”“0”“0”导通导通1V1V截截止止截截止止截截止止高高阻阻电路输出为:电路输出为:Y=Z(Y=Z(高阻态高阻态)二、工作原理

46、二、工作原理(2)(2)当当E E“1”“1”“1”截止截止电路具备逻辑功能:电路具备逻辑功能:三、符号及功能表三、符号及功能表功能表功能表使能端使能端高电平高电平起作用起作用&ENABEY功能表功能表使能端使能端低电平低电平起作用起作用&ENABEY四、三态门的应用四、三态门的应用(1)(1)总线连接总线连接 分时限制各个门的分时限制各个门的CS端,就可以让各端,就可以让各个门的输出信号分别进入总线。个门的输出信号分别进入总线。留意:同一时刻,只允许一个门进入留意:同一时刻,只允许一个门进入总线。其他门必需保持为高阻状态总线。其他门必需保持为高阻状态010(2)(2)实现数据的双向传输实现数

47、据的双向传输右图所示电路为两个三态门组右图所示电路为两个三态门组成的电路,门成的电路,门1 1为低电平使能,为低电平使能,门门2 2为高电平使能。为高电平使能。E=0E=0时,门时,门1 1导通,门导通,门2 2禁止,禁止,数据流向是数据流向是ABABE=1E=1时,门时,门1 1禁止禁止,门,门2 2导通导通,数据流向是数据流向是BABA以下均为课件中图片的原材料&ENA1B1E1&ENA2B2E2&ENA3B3E3&A4B4&ENB1E&ENA2DR2R11kR3R4AB+VCC+5VT4T1T2T3YE&ENABEY&ENABEY4kR11kR3+VCC+5VT1T2VIiI4kR11kR3+VCC+5VT1T2VIRI三、三、OCOC门的应用门的应用(1)(1)实现线与实现线与+VCC2&RL+10V+VCC+5V&+VCCY1Ynmn&p&D4kR2R11.6k1kR3130R4ABC+VCC+5VuOuIT4T1T2T3Y&+VCCYABCDEFGHIY1Y2Y3+VCCYT4T4T4&YABCDEFGHIY1Y2Y3&OC门线与图门线与图输出级连接图输出级连接图等效逻辑电路图等效逻辑电路图

展开阅读全文
相关资源
相关搜索

当前位置:首页 > pptx模板 > 商业计划书

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁