Alitum designer-电子设计基础知识.docx

上传人:飞****2 文档编号:52770179 上传时间:2022-10-23 格式:DOCX 页数:5 大小:1.08MB
返回 下载 相关 举报
Alitum designer-电子设计基础知识.docx_第1页
第1页 / 共5页
Alitum designer-电子设计基础知识.docx_第2页
第2页 / 共5页
点击查看更多>>
资源描述

《Alitum designer-电子设计基础知识.docx》由会员分享,可在线阅读,更多相关《Alitum designer-电子设计基础知识.docx(5页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、Altium Designer电子设计基础知识一 印制电路板(PCB)的设计流程:1. 利用EDA工具设计PCB;基本流程:(1) 原理图表达电路设计方案;(2) 网表是原理图与印制板直接的纽带;(忽略)(3) PCB工厂加工制作的基础;2. 印制板总体设计流程:低速板:50Mhz3. 原理图的一般设计流程:4. PCB设计的一般流程:5. 印制电路的技术发展水平:6. 国内生产厂商的加工水平:7. PCB设计基本概念:8. PCB线宽与电流的关系:9. 印制板的基本设计准则:(1) 抗干扰设计原则; 电源线的设计:a 选择合适的电源;b 尽量加宽电源线;c 保证电源线、底线走向和数据传输方向

2、一致;d 使用抗干扰元器件(磁珠、电源滤波器等);e 电源入口添加去耦电容(10-100uf); 电线的设计:a 模拟地和数字地分开;b 尽量采用单点接地;c 尽量加宽地线;d 将敏感电路连接到稳定的接地参考源;e 对PCB板进行分区设计,把高带宽的噪声电路与低频电路分开;f 尽量减少接地环路的面积; 元器件的配置:a 不要有过长的平行信号线;b 保证PCB的时钟发生器、晶振、CPU的时钟输入端尽量靠近,同时远离其他低频器件;c 元器件应围绕核心器件进行配置,尽量减小引线长度;d 对PCB进行分区布局;e 考虑PCB板在机箱中位置和方向;f 缩短高频元器件之间的引线; 去耦电容的配置:a 每十

3、个集成电路要加一片充放电电容;b 引线式电容用于低频,贴片式电容用于高频;c 每个集成芯片要布置一个0.1uf的电容;d 要对抗噪声能力弱、关断时电源变化大的器件要加高频去耦电容;e 电容之间不要共用过孔;f 去耦电容引线不能太长; 降低噪声和电磁干扰的原则:a 尽量采用45(?)折线而不是90折线;b 用串联电阻的方法来降低电路信号边沿的跳变速率;c 石英晶振的外壳要接地;d 闲置不用的门电路不用悬空(运放:正输入端接地,负输入端接输出端);e 时钟线垂直于IO线时干扰小;f 尽量让时钟线周围的电动势趋于零;g IO驱动电路尽量靠近PCB边缘;h 任何信号不要形成环路;i 对高频板,电容的分布电感不能忽略,电感的分布电容也不能忽略;j 通常功率线、交流线尽量布置在和信号线不同的板子上; 其他设计原则:a CMOS的未使用引脚要通过电阻接地或接电源(悬空很危险?);b 用RC(R:1-2K;C:2.2-47uf)电路来吸收继电器等元件的放电电流;c 总线上加10K左右的上拉电阻有助于抗干扰;d 采用全译码有更好的抗干扰性;e 元器件不用引脚通过10K电阻接电源;f 总线尽量短,尽量保持一样长度;g 两层之间的布线尽量垂直;h 发热元器件尽量避开敏感元件;(2) 热设计原则;(3) 抗振设计原则;(4) 可测试型设计原则;(5) 其他:

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁