嵌入式系统硬件设计复习课程.doc

上传人:1595****071 文档编号:52393190 上传时间:2022-10-22 格式:DOC 页数:10 大小:2.22MB
返回 下载 相关 举报
嵌入式系统硬件设计复习课程.doc_第1页
第1页 / 共10页
嵌入式系统硬件设计复习课程.doc_第2页
第2页 / 共10页
点击查看更多>>
资源描述

《嵌入式系统硬件设计复习课程.doc》由会员分享,可在线阅读,更多相关《嵌入式系统硬件设计复习课程.doc(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、Good is good, but better carries it.精益求精,善益求善。嵌入式系统硬件设计-引言嵌入式系统是以应用为中心,软件硬件可裁剪,适应应用系统对功能、可靠性、成本、体积、功耗等综合性严格要求的专用计算机系统。本文主要研究了基于S3C2410的嵌入式最小系统,围绕其设计出相应的存储器、总电源电路、复位电路等一系列电路模块。嵌入式最小系统嵌入式最小系统即是在尽可能减少上层应用的情况下,能够使系统运行的最小化模块配置。以ARM内核嵌入式微处理器为中心,具有完全相配接的Flash电路、SDRAM电路、JTAG电路、电源电路、晶振电路、复位信号电路和系统总线扩展等,保证嵌入式

2、微处理器正常运行的系统,可称为嵌入式最小系统。对于一个典型的嵌入式最小系统,以ARM处理器为例,其构成模块及其各部分功能如图1所示,其中ARM微处理器、FLASH和SDRAM模块是嵌入式最小系统的核心部分。1.8V电源LDD稳压SDARM32MB(usenGC56)JTAG接口REST电路256字节E2PROME2PROMUART串口功能扩展32768Hz晶振RTC时钟源S3C2410A-20(ARM920T)(16KBI-Cache,16KBD-Cache)SDARM32MB(usenGC56)NORFLASH2MB(usenGC50)整体仿真图 微处理器采用了S3C2410A;电源模块本电

3、源运用5V的直流电源通过两个三端稳压器转换成我们所设计的最小系统所需要的两个电压,分别是3.3V和1.8V,3.3V的给VDDMOP,VDDIO,VDDADC等供电,而1.8V的给VDDi和RTC供电。 时钟模块(晶振)通常经ARM内部锁相环进行相应的倍频,以提供系统各模块运行所需的时钟频率输入。32.768kHz给RTC和Reset模块,产生计数时钟,10MHz作为主时钟源; Flash存储模块存放嵌入式操作系统、用户应用程序或者其他在系统掉电后需要保存的用户数据等; SDRAM模块为系统运行提供动态存储空间,是系统代码运行的主要区域;复位模块实现对系统的复位;。上电顺序为3.3V2.5V。

4、其中5V2.5V转换电路前面连接RC延迟网络,可获得比3.3V较晚些的上电时间,时间设为约10ms。电源电路中使用了大量的去耦电容,用于滤除交流成分,使输出的直流电源更平滑。同时,每个芯片的电源引脚和地之间都连接了这样的去耦电容,以防止电源噪声影响元件正常工作。三复位电路(3).存储器电路原理1)NorFlashSST39VF1601是16位宽的存储器,每次读操作可取2字节数据,对于S3C2410A来说相应于半字节对其操作地址最小变化值为0x00000002,因此将S3C2410A的ADDR1引脚与SST39VF1601的A0引脚连接,不用ADDR0引脚,其它地址一次递增连接即可。2)SDRAM存储器此32位总线的存储器由两片16位的SDRAM(HY57V561620)组成,低16位的存储器的16位数据总线DQ15Q0与S3c2410ATA15-A0相连,高16位的存储器的16位数据总线DQ15Q0与S3c2410ATA31-A16相连。-

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁