《元件布线的基本原则学习资料.doc》由会员分享,可在线阅读,更多相关《元件布线的基本原则学习资料.doc(52页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、Good is good, but better carries it.精益求精,善益求善。元件布线的基本原则-组件布局基本规则1.按电路模块进行布局,实现同一功能的相关电路称为一个模块,电路模块中的组件应采用就近集中原则,同时数字电路和模拟电路分开2.定位孔、标准孔等非安装孔周围1.27mm内不得贴装元、器件,螺钉等安装孔周围3.5mm(对于M2.5)、4mm(对于M3)内不得贴装元器件。3.卧装电阻、电感(插件)、电解电容等组件的下方避免布过孔,以免波峰焊后过孔与组件壳体短路。4.元器件的外侧距板边的距离为5mm。5.贴装组件焊盘的外侧与相邻插装组件的外侧距离大于2mm。6.金属壳体元器件
2、和金属件(屏蔽盒等)不能与其它元器件相碰,不能紧贴印制线、焊盘,其间距应大于2mm。定位孔、紧固件安装孔、椭圆孔及板中其他方孔外侧距板边的尺寸大于3mm。7.发热组件不能紧邻导线和热敏组件;高热器件要均衡分布8.电源插座要尽量布置在印制板的四周,电源插座与其相连的汇流条接线端应布置在同侧。特别应注意不要把电源插座及其它焊接连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源线缆设计和扎线。电源插座及焊接连接器的布置间距应考虑方便电源插头的插拔。9.其它元器件的布置所有IC组件单边对齐,有极性组件极性标示明确,同一印制板上极性标示不得多于两个方向出现两个方向时,两个方向互相垂直。10、板面
3、布线应疏密得当,当疏密差别太大时应以网状铜箔填充,网格大于8mil(或0.2mm)。11、贴片焊盘上不能有通孔,以免焊膏流失造成组件虚焊。重要信号线不准从插座脚间穿过。12、贴片单边对齐,字符方向一致,封装方向一致。13、有极性的器件在以同一板上的极性标示方向尽量保持一致组件布线规则1、画定布线区域距PCB板边1mm的区域内,以及安装孔周围1mm内,禁止布线2、电源线尽可能的宽,不应低于18mil;信号线宽不应低于12mil;cpu入出线不应低于10mil(或8mil);线间距不低于10mil3、正常过孔不低于30mil4、双列直插:焊盘60mil,孔径40mil1/4W电阻:51*55mil
4、(0805表贴);直插时焊盘62mil,孔径42mil无极电容:51*55mil(0805表贴);直插时焊盘50mil,孔径28mil5、注意电源线与地线应尽可能呈放射状,以及信号线不能出现回环走线这是个牵涉面大的问题。抛开其它因素,仅就PCB设计环节来说,我有以下几点体会,供参考:1.要有合理的走向:如输入/输出,交流/直流,强/弱信号,高频/低频,高压/低压等.,它们的走向应该是呈线形的(或分离),不得相互交融。其目的是防止相互干扰。最好的走向是按直线,但一般不易实现,最不利的走向是环形,所幸的是可以设隔离带来改善。对于是直流,小信号,低电压PCB设计的要求可以低些。所以合理是相对的。2.
5、选择好接地点:小小的接地点不知有多少工程技术人员对它做过多少论述,足见其重要性。一般情况下要求共点地,如:前向放大器的多条地线应汇合后再与干线地相连等.。现实中,因受各种限制很难完全办到,但应尽力遵循。这个问题在实际中是相当灵活的。每个人都有自己的一套解决方案。如能针对具体的电路板来解释就容易理解。3.合理布置电源滤波/退耦电容:一般在原理图中仅画出若干电源滤波/退耦电容,但未指出它们各自应接于何处。其实这些电容是为开关器件(门电路)或其它需要滤波/退耦的件而设置的,布置这些电容就应尽量靠近这些元部件,离得太远就没有作用了。有趣的,当电源滤波/退耦电容布置的合理时,接地点的问题就显得不那么明显
6、。4.线条有讲究:有条件做宽的线决不做细;高压及高频线应园滑,不得有尖锐的倒角,拐弯也不得采用直角。地线应尽量宽,最好使用大面积敷铜,这对接地点问题有相当的改善。5.有些问题虽然发生在后期制作中,但却是PCB设计中带来的,它们是:过线孔太多,沉铜工艺稍有不慎就会埋下隐患。所以,设计中应尽量减少过线孔。同向并行的线条密度太大,焊接时很容易连成一片。所以,线密度应视焊接工艺的水平来确定。焊点的距离太小,不利于人工焊接,只能以降低工效来解决焊接质量。否则将留下隐患。所以,焊点的最小距离的确定应综合考虑焊接人员的素质和工效。焊盘或过线孔尺寸太小,或焊盘尺寸与钻孔尺寸配合不当。前者对人工钻孔不利,后对数
7、控钻孔不利。容易将焊盘钻成c形,重则钻掉焊盘。导线太细,而大面积的未布线区又没有设置敷铜,容易造成腐蚀不均匀。即当未布线区腐蚀完后,细导线很有可能腐蚀过头,或似断非断,或完全断。所以,设置敷铜的作用不仅仅是增大地线面积和抗干。以上诸多因素都会对电路板的质量和将来产品的可靠性大打折扣。在电子设备的PCB板电路中会大量使用感性组件和EMI滤波器组件。这些组件包括片式电感和片式磁珠,以下就这两种器件的特点进行描述并分析他们的普通应用场合以及特殊应用场合。表面贴装组件的好处在于小的封装尺寸和能够满足实际空间的要求。除了阻抗值,载流能力以及其它类似物理特性不同外,通孔接插件和表面贴装器件的其它性能特点基
8、本相同。片式电感在需要使用片式电感的场合,要求电感实现以下两个基本功能:电路谐振和扼流电抗。谐振电路包括谐振发生电路,振荡电路,时钟电路,脉冲电路,波形发生电路等等。谐振电路还包括高Q带通滤波器电路。要使电路产生谐振,必须有电容和电感同时存在于电路中。在电感的两端存在寄生电容,这是由于器件两个电极之间的铁氧体本体相当于电容介质而产生的。在谐振电路中,电感必须具有高Q,窄的电感偏差,稳定的温度系数,才能达到谐振电路窄带,低的频率温度漂移的要求。高Q电路具有尖锐的谐振峰值。窄的电感偏置保证谐振频率偏差尽量小。稳定的温度系数保证谐振频率具有稳定的温度变化特性。标准的径向引出电感和轴向引出电感以及片式
9、电感的差异仅仅在于封装不一样。电感结构包括介质材料(通常为氧化铝陶瓷材料)上绕制线圈,或者空心线圈以及铁磁性材料上绕制线圈。在功率应用场合,作为扼流圈使用时,电感的主要参数是直流电阻(DCR),额定电流,和低Q值。当作为滤波器使用时,希望宽带宽特性,因此,并不需要电感的高Q特性。低的DCR可以保证最小的电压降,DCR定义为组件在没有交流信号下的直流电阻。片式磁珠片式磁珠的功能主要是消除存在于传输线结构(PCB电路)中的RF噪声,RF能量是迭加在直流传输电平上的交流正弦波成分,直流成分是需要的有用信号,而射频RF能量却是无用的电磁干扰沿着线路传输和辐射(EMI)。要消除这些不需要的信号能量,使用
10、片式磁珠扮演高频电阻的角色(衰减器),该器件允许直流信号通过,而滤除交流信号。通常高频信号为30MHz以上,然而,低频信号也会受到片式磁珠的影响。片式磁珠由软磁铁氧体材料组成,构成高体积电阻率的独石结构。涡流损耗同铁氧体材料的电阻率成反比。涡流损耗随信号频率的平方成正比。使用片式磁珠的好处:小型化和轻量化在射频噪声频率范围内具有高阻抗,消除传输线中的电磁干扰。闭合磁路结构,更好地消除信号的串绕。极好的磁屏蔽结构。降低直流电阻,以免对有用信号产生过大的衰减。显着的高频特性和阻抗特性(更好的消除RF能量)。在高频放大电路中消除寄生振荡。有效的工作在几个MHz到几百MHz的频率范围内。要正确的选择磁
11、珠,必须注意以下几点:不需要的信号的频率范围为多少。噪声源是谁。需要多大的噪声衰减。环境条件是什么(温度,直流电压,结构强度)。电路和负载阻抗是多少。是否有空间在PCB板上放置磁珠。前三条通过观察厂家提供的阻抗频率曲线就可以判断。在阻抗曲线中三条曲线都非常重要,即电阻,感抗和总阻抗。总阻抗通过ZR22fL()2+:=fL来描述。典型的阻抗曲线如下图所示:通过这一曲线,选择在希望衰减噪声的频率范围内具有最大阻抗而在低频和直流下信号衰减尽量小的磁珠型号。片式磁珠在过大的直流电压下,阻抗特性会受到影响,另外,如果工作温升过高,或者外部磁场过大,磁珠的阻抗都会受到不利的影响。使用片式磁珠和片式电感的原
12、因:是使用片式磁珠还是片式电感主要还在于应用。在谐振电路中需要使用片式电感。而需要消除不需要的EMI噪声时,使用片式磁珠是最佳的选择。片式磁珠和片式电感的应用场合:片式电感:射频(RF)和无线通讯,信息技术设备,雷达检波器,汽车电子,蜂窝电话,寻呼机,音频设备,PDAs(个人数字助理),无线遥控系统以及低压供电模块等。片式磁珠:时钟发生电路,模拟电路和数字电路之间的滤波,I/O输入/输出内部连接器(比如串口,并口,键盘,鼠标,长途电信,本地局域网),射频(RF)电路和易受干扰的逻辑设备之间,供电电路中滤除高频传导干扰,计算机,打印机,录像机(VCRS),电视系统和手提电话中的EMI噪声抑止。Q
13、1:为什么要接地?Answer:接地技术的引入最初是为了防止电力或电子等设备遭雷击而采取的保护性措施,目的是把雷电产生的雷击电流通过避雷针引入到大地,从而起到保护建筑物的作用。同时,接地也是保护人身安全的一种有效手段,当某种原因引起的相线(如电线绝缘不良,线路老化等)和设备外壳碰触时,设备的外壳就会有危险电压产生,由此生成的故障电流就会流经PE线到大地,从而起到保护作用。随着电子通信和其它数字领域的发展,在接地系统中只考虑防雷和安全已远远不能满足要求了。比如在通信系统中,大量设备之间信号的互连要求各设备都要有一个基准地作为信号的参考地。而且随着电子设备的复杂化,信号频率越来越高,因此,在接地设
14、计中,信号之间的互扰等电磁兼容问题必须给予特别关注,否则,接地不当就会严重影响系统运行的可靠性和稳定性。最近,高速信号的信号回流技术中也引入了地的概念。Q2:接地的定义Answer:在现代接地概念中、对于线路工程师来说,该术语的含义通常是线路电压的参考点;对于系统设计师来说,它常常是机柜或机架;对电气工程师来说,它是绿色安全地线或接到大地的意思。一个比较通用的定义是接地是电流返回其源的低阻抗通道。注意要求是低阻抗和通路。Q3:常见的接地符号Answer:PE,PGND,FG保护地或机壳;BGND或DC-RETURN直流48V(+24V)电源(电池)回流;GND工作地;DGND数字地;AGND模
15、拟地;LGND防雷保护地Q4:合适的接地方式Answer:接地有多种方式,有单点接地,多点接地以及混合类型的接地。而单点接地又分为串联单点接地和并联单点接地。一般来说,单点接地用于简单电路,不同功能模块之间接地区分,以及低频(f10MHz)电路时就要采用多点接地了或者多层板(完整的地平面层)。Q5:信号回流和跨分割的介绍Answer:对于一个电子信号来说,它需要寻找一条最低阻抗的电流回流到地的途径,所以如何处理这个信号回流就变得非常的关键。第一,根据公式可以知道,辐射强度是和回路面积成正比的,就是说回流需要走的路径越长,形成的环越大,它对外辐射的干扰也越大,所以,PCB布板的时候要尽可能减小电
16、源回路和信号回路面积。第二,对于一个高速信号来说,提供有好的信号回流可以保证它的信号质量,这是因为PCB上传输线的特性阻抗一般是以地层(或电源层)为参考来计算的,如果高速线附近有连续的地平面,这样这条线的阻抗就能保持连续,如果有段线附近没有了地参考,这样阻抗就会发生变化,不连续的阻抗从而会影响到信号的完整性。所以,布线的时候要把高速线分配到靠近地平面的层,或者高速线旁边并行走一两条地线,起到屏蔽和就近提供回流的功能。第三,为什么说布线的时候尽量不要跨电源分割,这也是因为信号跨越了不同电源层后,它的回流途径就会很长了,容易受到干扰。当然,不是严格要求不能跨越电源分割,对于低速的信号是可以的,因为
17、产生的干扰相比信号可以不予关心。对于高速信号就要认真检查,尽量不要跨越,可以通过调整电源部分的走线。(这是针对多层板多个电源供应情况说的)Q6:为什么要将模拟地和数字地分开,如何分开?Answer:模拟信号和数字信号都要回流到地,因为数字信号变化速度快,从而在数字地上引起的噪声就会很大,而模拟信号是需要一个干净的地参考工作的。如果模拟地和数字地混在一起,噪声就会影响到模拟信号。一般来说,模拟地和数字地要分开处理,然后通过细的走线连在一起,或者单点接在一起。总的思想是尽量阻隔数字地上的噪声窜到模拟地上。当然这也不是非常严格的要求模拟地和数字地必须分开,如果模拟部分附近的数字地还是很干净的话可以合
18、在一起。Q7:单板上的信号如何接地?Answer:对于一般器件来说,就近接地是最好的,采用了拥有完整地平面的多层板设计后,对于一般信号的接地就非常容易了,基本原则是保证走线的连续性,减少过孔数量;靠近地平面或者电源平面,等等。Q8:单板的界面器件如何接地?Answer:有些单板会有对外的输入输出接口,比如串口连接器,网口RJ45连接器等等,如果对它们的接地设计得不好也会影响到正常工作,例如网口互连有误码,丢包等,并且会成为对外的电磁干扰源,把板内的噪声向外发送。一般来说会单独分割出一块独立的接口地,与信号地的连接采用细的走线连接,可以串上0奥姆或者小阻值的电阻。细的走线可以用来阻隔信号地上噪音
19、过到界面地上来。同样的,对接口地和接口电源的滤波也要认真考虑。Q9:带屏蔽层的电缆线的屏蔽层如何接地?Answer:屏蔽电缆的屏蔽层都要接到单板的界面地上而不是信号地上,这是因为信号地上有各种的噪声,如果屏蔽层接到了信号地上,噪声电压会驱动共模电流沿屏蔽层向外干扰,所以设计不好的电缆线一般都是电磁干扰的最大噪声输出源。当然前提是接口地也要非常的干净。最近看了些PCB技术方面的帖子,予以转载,以期学习。1、如何选择PCB板材?选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。例
20、如,现在常用的FR-4材质,在几个GHz的频率时的介质损(dielectricloss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectricconstant)和介质损在所设计的频率是否合用。2、如何避免高频干扰?避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加groundguard/shunttraces在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。3、在高速设计中,如何解决信号的完整性问题?信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻
21、抗(outputimpedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。4、差分布线方式是如何实现的?差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者side-by-side实现的方式较多。5、对于只有一个输出端的时钟信号线,如何实现差分布线?要用差分布线一定是信号源和接收端也都是差分信
22、号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。6、接收端差分线对之间可否加一匹配电阻?接收端差分线对间的匹配电阻通常会加,其值应等于差分阻抗的值。这样信号质量会好些。7、为何差分对的布线要靠近且平行?对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differentialimpedance)的值,此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近,差分阻抗就会不一致,就会影响信号完整性(signalintegrity)及时间延迟(timingdelay)。8、如何处理实际布线中的一些理论冲突的问题1.基本上
23、,将模/数地分割隔离是对的。要注意的是信号走线尽量不要跨过有分割的地方(moat),还有不要让电源和信号的回流电流路径(returningcurrentpath)变太大。2.晶振是模拟的正回馈振荡电路,要有稳定的振荡信号,必须满足loopgain与phase的规范,而这模拟信号的振荡规范很容易受到干扰,即使加groundguardtraces可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正回馈振荡电路。所以,一定要将晶振和芯片的距离进可能靠近。3.确实高速布线与EMI的要求有很多冲突。但基本原则是因EMI所加的电阻电容或ferritebead,不能造成信号的一些电气特性不符合规范
24、。所以,最好先用安排走线和PCB迭层的技巧来解决或减少EMI的问题,如高速信号走内层。最后才用电阻电容或ferritebead的方式,以降低对信号的伤害。9、如何解决高速信号的手工布线和自动布线之间的矛盾?现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。例如,是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式,能否控制差分对的走线间距等。这会影响到自动布线出来的走线方式是否能符合设计者的想法。另外,手动调整布线的难易也与绕线引擎的能力有绝对的关系。例如,走线的推挤能力,过孔的推挤能力,甚至
25、走线对敷铜的推挤能力等等。所以,选择一个绕线引擎能力强的布线器,才是解决之道。10、关于testcoupon。testcoupon是用来以TDR(TimeDomainReflectometer)测量所生产的PCB板的特性阻抗是否满足设计需求。一般要控制的阻抗有单根线和差分对两种情况。所以,testcoupon上的走线线宽和线距(有差分对时)要与所要控制的线一样。最重要的是测量时接地点的位置。为了减少接地引线(groundlead)的电感值,TDR探棒(probe)接地的地方通常非常接近量信号的地方(probetip),所以,testcoupon上量测信号的点跟接地点的距离和方式要符合所用的探棒
26、。详情参考如下链接1.11、在高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?一般在空白区域的敷铜绝大部分情况是接地。只是在高速信号线旁敷铜时要注意敷铜与信号线的距离,因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗,例如在dualstripline的结构时。12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?是的,在计算特性阻抗时电源平面跟地平面都必须视为参考平面。例如四层板:顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。13
27、、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。14、添加测试点会不会影响高速信号的质量?至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(viaorDIPpin)当测试点)可能加线上上或是从在线拉一小段线出来。前者相当于是加上一个很小的电容在线上,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,
28、影响的程度就跟信号的频率速度和信号缘变化率(edgerate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。15、若干PCB组成系统,各板之间的地线应如何连接?各个PCB板子相互连接之间的信号或电源在动作时,例如A板子有电源或信号送到B板子,一定会有等量的电流从地层流回到A板子(此为Kirchoffcurrentlaw)。这地层上的电流会找阻抗最小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来
29、控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。16、能介绍一些国外关于高速PCB设计的技术书籍和数据吗?现在高速数字电路的应用有通信网路和计算机等相关领域。在通信网路方面,PCB板的工作频率已达GHz上下,迭层数就我所知有到40层之多。计算机相关应用也因为芯片的进步,无论是一般的PC或服务器(Server),板子上的最高工作频率也已经达到400MHz(如Rambus)以上。因应这高速高密度走线需求,盲埋孔(blind/buriedvias)、mircrovias及build-up制程工艺的需求也渐渐越来越多。这些设计需求都有厂商可大量生产。以
30、下提供几本不错的技术书籍:1.HowardW.Johnson,High-SpeedDigitalDesign-AHandbookofBlackMagic;2.StephenH.Hall,High-SpeedDigitalSystemDesign;3.BrianYang,DigitalSignalIntegrity;4.DooglasBrook,IntegrityIssuesandprintedCircuitBoardDesign。17、两个常被参考的特性阻抗公式:a.微带线(microstrip)Z=87/sqrt(Er+1.41)ln5.98H/(0.8W+T)其中,W为线宽,T为走线的铜皮
31、厚度,H为走线到参考平面的距离,Er是PCB板材质的介电常数(dielectricconstant)。此公式必须在0.1(W/H)2.0及1(Er)15的情况才能应用。b.带状线(stripline)Z=60/sqrt(Er)ln4H/0.67(T+0.8W)其中,H为两参考平面的距离,并且走线位于两参考平面的中间。此公式必须在W/H0.35及T/H100MHz)高密度PCB设计中的技巧?在设计高速高密度PCB时,串扰(crosstalkinterference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signalintegrity)有很大的影响。以下提供几个注意的地方:
32、1.控制走线特性阻抗的连续与匹配。2.走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。3.选择适当的端接方式。4.避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。5.利用盲埋孔(blind/buriedvia)来增加走线面积。但是PCB板的制作成本会增加。在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。23、模拟电源处的滤波经常是用LC电路。但是为什么有时LC比RC
33、滤波效果差?LC与RC滤波效果的比较必须考虑所要滤掉的频带与电感值的选择是否恰当。因为电感的感抗(reactance)大小与电感值和频率有关。如果电源的噪声频率较低,而电感值又不够大,这时滤波效果可能不如RC。但是,使用RC滤波要付出的代价是电阻本身会耗能,效率较差,且要注意所选电阻能承受的功率。24、滤波时选用电感,电容值的方法是什么?电感值的选用除了考虑所想滤掉的噪声频率外,还要考虑瞬时电流的反应能力。如果LC的输出端会有机会需要瞬间输出大电流,则电感值太大会阻碍此大电流流经此电感的速度,增加纹波噪声(ripplenoise)。电容值则和所能容忍的纹波噪声规范值的大小有关。纹波噪声值要求越
34、小,电容值会较大。而电容的ESR/ESL也会有影响。另外,如果这LC是放在开关式电源(switchingregulationpower)的输出端时,还要注意此LC所产生的极点零点(pole/zero)对负反馈控制(negativefeedbackcontrol)回路稳定度的影响。25、如何尽可能的达到EMC要求,又不致造成太大的成本压力?PCB板上会因EMC而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了ferritebead、choke等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过EMC的要求。以下仅就PCB板的设计技巧提供几个降低电路产生的电
35、磁辐射效应。1、尽可能选用信号斜率(slewrate)较慢的器件,以降低信号所产生的高频成分。2、注意高频器件摆放的位置,不要太靠近对外的连接器。3、注意高速信号的阻抗匹配,走线层及其回流电流路径(returncurrentpath),以减少高频的反射与辐射。4、在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。5、对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到chassisground。6、可适当运用groundguard/shunttraces在一些特别高速的信号旁。但要注意guard/shunttr
36、aces对走线特性阻抗的影响。7、电源层比地层内缩20H,H为电源层与地层之间的距离。26、当一块PCB板中有多个数/模功能块时,常规做法是要将数/模地分开,原因何在?将数/模地分开的原因是因为数字电路在高低电位切换时会在电源和地产生噪声,噪声的大小跟信号的速度及电流大小有关。如果地平面上不分割且由数字区域电路所产生的噪声较大而模拟区域的电路又非常接近,则即使数模信号不交叉,模拟的信号依然会被地噪声干扰。也就是说数模地不分割的方式只能在模拟电路区域距产生大噪声的数字电路区域较远时使用。27、另一种作法是在确保数/模分开布局,且数/模信号走线相互不交叉的情况下,整个PCB板地不做分割,数/模地都
37、连到这个地平面上。道理何在?数模信号走线不能交叉的要求是因为速度稍快的数字信号其返回电流路径(returncurrentpath)会尽量沿着走线的下方附近的地流回数字信号的源头,若数模信号走线交叉,则返回电流所产生的噪声便会出现在模拟电路区域内。28、在高速PCB设计原理图设计时,如何考虑阻抗匹配问题?在设计高速PCB电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系,例如是走在表面层(microstrip)或内层(stripline/doublestripline),与参考层(电源层或地层)的距离,走线宽度,PCB材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值
38、。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。29、哪里能提供比较准确的IBIS模型库?IBIS模型的准确性直接影响到仿真的结果。基本上IBIS可看成是实际芯片I/Obuffer等效电路的电气特性数据,一般可由SPICE模型转换而得(亦可采用测量,但限制较多),而SPICE的数据与芯片制造有绝对的关系,所以同样一个器件不同芯片厂商提供,其SPICE的数据是不同的,进而转换后的IBIS模型内之
39、数据也会随之而异。也就是说,如果用了A厂商的器件,只有他们有能力提供他们器件准确模型数据,因为没有其它人会比他们更清楚他们的器件是由何种工艺做出来的。如果厂商所提供的IBIS不准确,只能不断要求该厂商改进才是根本解决之道。30、在高速PCB设计时,设计者应该从那些方面去考虑EMC、EMI的规则呢?一般EMI/EMC设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面.前者归属于频率较高的部分(30MHz)后者则是较低频的部分(30MHz).所以不能只注意高频而忽略低频的部分.一个好的EMI/EMC设计必须一开始布局时就要考虑到器件的位置,PCB迭层的安排,重要联机的走
40、法,器件的选择等,如果这些没有事前有较佳的安排,事后解决则会事倍功半,增加成本.例如时钟产生器的位置尽量不要靠近对外的连接器,高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射,器件所推的信号之斜率(slewrate)尽量小以减低高频成分,选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声.另外,注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loopimpedance尽量小)以减少辐射.还可以用分割地层的方式以控制高频噪声的范围.最后,适当的选择PCB与外壳的接地点(chassisground)。31、如何选择EDA工具?目
41、前的pcb设计软件中,热分析都不是强项,所以并不建议选用,其它的功能1.3.4可以选择PADS或Cadence性能价格比都不错。PLD的设计的初学者可以采用PLD芯片厂家提供的集成环境,在做到百万门以上的设计时可以选用单点工具。32、请推荐一种适合于高速信号处理和传输的EDA软件。常规的电路设计,INNOVEDA的PADS就非常不错,且有配合用的仿真软件,而这类设计往往占据了70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用Cadence的解决方案应该属于性能价格比较好的软件,当然Mentor的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家王升)3
42、3、对PCB板各层含义的解释Topoverlay-顶层器件名称,也叫topsilkscreen或者topcomponentlegend,比如R1C5,IC10.bottomoverlay-同理multilayer-如果你设计一个4层板,你放置一个freepadorvia,定义它作为multilay那么它的pad就会自动出现在4个层上,如果你只定义它是toplayer,那么它的pad就会只出现在顶层上。34、2G以上高频PCB设计,走线,排版,应重点注意哪些方面?2G以上高频PCB属于射频电路设计,不在高速数字电路设计讨论范围内。而射频电路的布局(layout)和布线(routing)应该和原理
43、图一起考虑的,因为布局布线都会造成分布效应。而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求EDA工具能够提供参数化器件,能够编辑特殊形状铜箔。Mentor公司的boardstation中有专门的RF设计模块,能够满足这些要求。而且,一般射频设计要求有专门射频电路分析工具,业界最著名的是agilent的eesoft,和Mentor的工具有很好的接口。35、2G以上高频PCB设计,微带的设计应遵循哪些规则?射频微带线设计,需要用三维场分析工具提取传输线参数。所有的规则应该在这个场提取工具中规定。36、对于全数字信号的PCB,板上有一个80MHz的钟源。除了采用丝网(接地
44、)外,为了保证有足够的驱动能力,还应该采用什么样的电路进行保护?确保时钟的驱动能力,不应该通过保护实现,一般采用时钟驱动芯片。一般担心时钟驱动能力,是因为多个时钟负载造成。采用时钟驱动芯片,将一个时钟信号变成几个,采用点到点的连接。选择驱动芯片,除了保证与负载基本匹配,信号沿满足要求(一般时钟为沿有效信号),在计算系统时序时,要算上时钟在驱动芯片内时延。37、如果用单独的时钟信号板,一般采用什么样的接口,来保证时钟信号的传输受到的影响小?时钟信号越短,传输线效应越小。采用单独的时钟信号板,会增加信号布线长度。而且单板的接地供电也是问题。如果要长距离传输,建议采用差分信号。LVDS信号可以满足驱
45、动能力要求,不过您的时钟不是太快,没有必要。38、27M,SDRAM时钟线(80M-90M),这些时钟线二三次谐波刚好在VHF波段,从接收端高频窜入后干扰很大。除了缩短线长以外,还有那些好办法?如果是三次谐波大,二次谐波小,可能因为信号占空比为50%,因为这种情况下,信号没有偶次谐波。这时需要修改一下信号占空比。此外,对于如果是单向的时钟信号,一般采用源端串联匹配。这样可以抑制二次反射,但不会影响时钟沿速率。源端匹配值,可以采用下图公式得到。39、什么是走线的拓扑架构?Topology,有的也叫routingorder.对于多端口连接的网络的布线次序。40、怎样调整走线的拓扑架构来提高信号的完整性?这种网络信号方向比较复杂,因为对单向,双向信号,不同电平种类信号,拓朴影响都不一样,很难说哪种拓朴对信号质量有利。而且作前仿真时,采用何种拓朴对工程师要求很高,要求对电路原理,信号类型,甚至布线难度等都要了解。41、怎样通过安排迭层来减少EMI问题?首先,EMI要从系统考虑,单凭PCB无法解决问题。层迭对EMI来讲,我认为主要是提供信号最短回流路径,减小耦合