《开关电源PCB_layout与电容电感设计.ppt》由会员分享,可在线阅读,更多相关《开关电源PCB_layout与电容电感设计.ppt(36页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、MPS Shanghai OfficeJuly 2006Power Supply PCB Layout/Output Capacitor Design2021/9/171Part I.PCB Layout GuidelinesTen Simple Rules2021/9/172电容模型电容模型当电容器工作频率在 f0 以下时:当电容器工作频率在 f0 以上时:当电容器工作频率接近 f0 时:谐振频率:2021/9/173电容参数电容参数封装典型电感值(nH)瓷片电容06030.808051.012061.212101.0钽电容08051.612062.214112.324122.8电解电容表面
2、贴 6.8引脚10电容ESRESL10uF/10V 瓷片4 m1.25nH100uF/10V 钽46 m3nH470uF/10V 电解 100 m15nH2021/9/174电容并联高频特性电容并联高频特性电源步板基本要点之一电源步板基本要点之一:旁路瓷片电容的电容量不易太大,而它的寄生串联电感量应该尽量减小。多个电容并联能改善单个电容的阻抗特性。最小容量的瓷片电容应最靠近负载。2021/9/175电感模型电感模型L:电感值电感值EPR:等效并联电阻等效并联电阻Cp:等效并联电感等效并联电感Ac:电流环路截面结电流环路截面结Lm:电流环路周长电流环路周长2021/9/176电感特性电感特性20
3、21/9/177电感特性电感特性电电源源步步板板基基本本要要点点之之二二:电感的寄生串联电容量应该尽量减小。电感引脚之间的距离越远越好。2021/9/178镜象面概念镜象面概念电电源源步步板板基基本本要要点点之之三三:避免在地层上放置任何功率或信号走线。2021/9/179高频交流电流环路高频交流电流环路电源步版基本要点之四电源步版基本要点之四:高频交流环路的面积应该尽量减小。2021/9/1710过孔过孔(VIA)的例子的例子电源步版基本要点之五:电源步版基本要点之五:过孔放置不应破坏高频交流电流在地层上路径。2021/9/1711PCB板层分割板层分割电源步版基本要点之六:电源步版基本要点
4、之六:摸拟电源层与数字地层不应有重叠。信号层应有相应的地层。2021/9/1712降压降压式式(BUCK)电源:功率部分电流和电压波形电源:功率部分电流和电压波形2021/9/1713降压式电源排版差的例子降压式电源排版差的例子2021/9/1714电路等效图电路等效图MinimizeTheseInductances2021/9/1715PCB Trace-Via 电感估算电感估算PCB Trace 长 1 inch(2.54cm),PCB 层厚 0.1mmPCB Trace 约为20nH/inchVia 高 1.6mm Via 直经 0.5 mmVia 约为 0.6 nH/Via电源步版基本
5、要点之七:电源步版基本要点之七:要减小 PCB 走线的电感,减小 PCB 走线长度要减小过孔的电感,放置多个过孔2021/9/1716PCB Trace-Via 电感估算电感估算电源步版基本要点之八:电源步版基本要点之八:SW 焊盘面积要尽量小。SW焊盘下不要走信号线。SW焊盘与信号线之间需电源层或地层隔离。2021/9/1717焊盘焊盘(PAD)(PAD)和和旁路电容旁路电容的放置的放置焊盘焊盘旁路电容旁路电容2021/9/1718降压式电源排版的例子降压式电源排版的例子电源排版基本要点之九:电源排版基本要点之九:功率器件所组成的电流环路面积要小。2021/9/1719降压式电源排版的例子降
6、压式电源排版的例子电源排版基本要点之十:电源排版基本要点之十:功率器件接功率地信号器件接信号地功率地与信号地单点连接(一根很短导线或一个或多个过孔)2021/9/1720Part II.Output Capacitor DesignRipple Voltage Analysis2021/9/1721高频高频输出瓷片电输出瓷片电容容特性特性-Y5V 电容值随工作电压而变化大-Y5V ESR值随工作电压而变化大-Y5V 电容值随温度而变化大2021/9/1722高频高频输出瓷片电输出瓷片电容容特性特性10uF/10V Y5V 与 1uF/10V X7R性能相差不大2021/9/1723输出滤波电容
7、电路分析输出滤波电容电路分析(1)四颗1500F,80m 电解电容(2)并联后电容值是6000 F,ESR 是 20 m(3)电感纹波电流(IL)为 4.2A,输出纹波电压 84 mV(80 x 4.2/4)(4)能不能并联一个或多个瓷片电容来减小输出电压纹波值?2021/9/1724运用直流电路分析方式:PSPICE AC模拟(图A)瞬态模拟(图 B)不能将输出电容的阻抗简单地不能将输出电容的阻抗简单地转换成转换成 ESR 来进行电路分析来进行电路分析 输出滤波电容电路分析输出滤波电容电路分析2021/9/1725输出滤波电容电路分析输出滤波电容电路分析C1和 C2 的阻抗为:并联后的 CE
8、Q 和 REQ 为:2021/9/1726输出滤波电容电路分析输出滤波电容电路分析当 C1=C2 和 R1=R2,CEQ 和 REQ 才与频率无关。此时:如有 n 颗同一电容并联,并联后的 CEQ 和 REQ 为:重新分析由四颗 1500F 电解电容(C1)和一颗 1F瓷片电容(C2)所组成的输出滤波电路:2021/9/1727输出滤波电容电路分析输出滤波电容电路分析计算和模拟结果fS 300KHz1颗颗 1F1颗颗 10F2颗颗 10F3颗颗 10FZC1 20 m20 m20 m20 mZC2530 m53 m27 m18 m IC14.05 A3.05 A2.41 A2.00 A IC2
9、0.15 A1.15 A1.79 A2.20 A VOUT 81 mV61 mV48 mV40 mV VOUT(PSPICE 模拟)83 mV63 mV50 mV42 mV当输出瓷片电容由一颗增加到三颗,输出纹波电压值(VOUT)被稳定地控制在 50 mV 以下。通过公式计算出来的VOUT 为 40 mV,而通过 PSPICE 模拟计算出来的VOUT 是 42 mV。2021/9/1728输出滤波电容电路分析输出滤波电容电路分析(A)四颗 1500 F 电解和一颗 10F 瓷片并联(B)四颗 1500 F 电解和二颗 10F 瓷片并联(C)四颗1500 F 电解和三颗10F 瓷片并联PSPIC
10、E 模拟电路图 2021/9/1729Part III.Inductor Capacitance Effect on VDSL 2021/9/1730 xDSL 传播速度图传播速度图ADSL/ADSL2 可选用开关频率大于可选用开关频率大于 1.1MHz 的电源稳压器的电源稳压器ADSL2可选用开关频率大于可选用开关频率大于 2.2MHz 的电源稳压器的电源稳压器VDSL 必须减小必须减小 20MHz 以下输出电压噪音以下输出电压噪音2021/9/1731电感寄生电容影响电感寄生电容影响在理想状态下电感(在理想状态下电感(L和电容(和电容(COUT将将 VD 谐波全滤掉谐波全滤掉VOUT 只剩
11、下直流和极小的一次谐波只剩下直流和极小的一次谐波 2021/9/1732电感寄生电容影响电感寄生电容影响在理想状态下电感(在理想状态下电感(L和电容(和电容(COUT将将 VD 谐波全滤掉谐波全滤掉VOUT 只剩下直流和极小的一次谐波只剩下直流和极小的一次谐波(fs=600KHz)2021/9/1733电感寄生电容影响电感寄生电容影响具有寄生电容的电感(具有寄生电容的电感(L和电容(和电容(COUT无法将无法将 VD 谐波全滤掉谐波全滤掉2021/9/1734电感寄生电容影响电感寄生电容影响总结总结:VDSL 需要二次滤波器来消除由电感寄生电容在需要二次滤波器来消除由电感寄生电容在 20MHz 内所产生的噪音内所产生的噪音2021/9/1735Thank You2021/9/1736