电子元器件封装大全.doc

上传人:赵** 文档编号:50923150 上传时间:2022-10-16 格式:DOC 页数:8 大小:40.50KB
返回 下载 相关 举报
电子元器件封装大全.doc_第1页
第1页 / 共8页
电子元器件封装大全.doc_第2页
第2页 / 共8页
点击查看更多>>
资源描述

《电子元器件封装大全.doc》由会员分享,可在线阅读,更多相关《电子元器件封装大全.doc(8页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、BGA是英文Ball Grid Array Package的缩写,即球栅阵列封装。20*90年代随着技术的进步,芯片集成度不断提高,I/O引脚数急剧增加,功耗也随之增大,对集成电路封装的要求也更加严格。为了满足发展的需要,BGA封装开始被应用于生产。采用BGA技术封装的内存,可以使内存在体积不变的情况下内存容量提高两到三倍,BGA与TSOP相比,具有更小的体积,更好的散热性能和电性能。BGA封装技术使每平方英寸的存储量有了很大提升,采用BGA封装技术的内存产品在相同容量下,体积只有TSOP封装的三分之一;另外,与传统TSOP封装方式相比,BGA封装方式有更加快速和有效的散热途径。BGA封装的I

2、/O端子以圆形或柱状焊点按阵列形式分布在封装下面,BGA技术的优点是I/O引脚数虽然增加了,但引脚间距并没有减小反而增加了,从而提高了组装成品率;虽然它的功耗增加,但BGA能用可控塌陷芯片法焊接,从而可以改善它的电热性能;厚度和重量都较以前的封装技术有所减少;寄生参数减小,信号传输延迟小,使用频率大大提高;组装可用共面焊接,可靠性高。例如,引脚中心距为1.5mm的360引脚BGA仅为31mm见方;而引脚中心距为0.5mm的304引脚QFP为40mm见方。而且BGA不用担心QFP那样的引脚变形问题。该封装是美国Motorola公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算

3、机中普及。最初,BGA的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI厂家正在开发500引脚的BGA。BGA的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国Motorola公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC和GPAC)。2、BQFP(quadflatpackagewithbumper)带缓冲垫的四侧引脚扁平封装。QFP封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处

4、理器和ASIC等电路中采用此封装。引脚中心距0.635mm,引脚数从84到196左右(见QFP)。3、碰焊PGA(buttjointpingridarray)表面贴装型PGA的别称(见表面贴装型PGA)。4、C(ceramic)表示陶瓷封装的记号。例如,CDIP表示的是陶瓷DIP。是在实际中经常使用的记号。5、Cerdip用玻璃密封的陶瓷双列直插式封装,用于ECLRAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip用于紫外线擦除型EPROM以及内部带有EPROM的微机电路等。引脚中心距2.54mm,引脚数从8到42。在日本,此封装表示为DIPG(G即玻璃密封的意思)。6、Cerq

5、uad表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP等的逻辑LSI电路。带有窗口的Cerquad用于封装EPROM电路。散热性比塑料QFP好,在自然空冷条件下可容许1.52W的功率。但封装成本比塑料QFP高35倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm等多种规格。引脚数从32到368。7、CLCC(ceramicleadedchipcarrier)带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM以及带有EPROM的微机电路等。此封装也称为QFJ、QFJG(见QFJ)8、COB(

6、chiponboard板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB是最简单的裸芯片贴装技术,但它的封装密度远不如TAB和倒片焊技术9、DFP(dualflatpackage)双侧引脚扁平封装。是SOP的别称(见SOP)。以前曾有此称法,现在已基本上不用。10、DIC(dualin-lineceramicpackage)陶瓷DIP(含玻璃密封)的别称(见DIP).11、DIL(dualin-line)DIP的别称(见DIP)。欧洲半导体厂家多用此名称。12

7、、DIP封装,是dual inline-pin package的缩写,也叫双列直插式封装技术,双入线封装,DRAM的一种元件封装形式。指采用双列直插形式封装 的集成电路芯片,绝大多数中小规模集成电路均采用这种封装形式,其引脚数一般不超过100。 DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上。当然,也可 DIP封装以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP封装的芯片在从芯片插座上插拔时应特别小心,以免损坏管脚。DIP封装结构形式有:多层陶瓷双列直插式DIP,单层陶瓷双列直插式DIP,引线框架式DIP(含玻璃陶瓷封接式,塑料包封结构式,陶瓷低熔玻璃封装式)

8、等。13、DSO(dualsmallout-lint)双侧引脚小外形封装。SOP的别称(见SOP)。部分半导体厂家采用此名称。14、DICP(dualtapecarrierpackage)双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。另外,0.5mm厚的存储器LSI簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业)会标准规定,将DICP命名为DTP。15、DIP(dualtapecarrierpackage)同上。日本电子机械工业会标准对DTCP的命名

9、(见DTCP)。16、FP(flatpackage)扁平封装。表面贴装型封装之一。QFP或SOP(见QFP和SOP)的别称。部分半导体厂家采用此名称。17、flip-chip倒焊芯片。裸芯片封装技术之一,在LSI芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。但如果基板的热膨胀系数与LSI芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI芯片,并使用热膨胀系数基本相同的基板材料。18、FQFP(finepitchquadflatpackage)小引脚中心距QFP。

10、通常指引脚中心距小于0.65mm的QFP(见QFP)。部分导导体厂家采用此名称。19、CPAC(globetoppadarraycarrier)美国Motorola公司对BGA的别称(见BGA)。20、CQFP(quadfiatpackagewithguardring)带保护环的四侧引脚扁平封装。塑料QFP之一,引脚用树脂保护环掩蔽,以防止弯曲变形。在把LSI组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L形状)。这种封装在美国Motorola公司已批量生产。引脚中心距0.5mm,引脚数最多为208左右。21、H-(withheatsink)表示带散热器的标记。例如,HSOP表示

11、带散热器的SOP。22、PGA: (Pin-Grid Array,引脚网格阵列)一种芯片封装形式,缺点是耗电量大。陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都采 用多层陶瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模逻辑 LSI 电路。成本较高。引脚中心距通常为2.54mm,引脚数从64 到447 左右。为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64256 引脚的塑料PGA。另外,还有一种引脚中心距为1.27mm 的短引脚表面贴装型PGA(碰焊PGA)。23、JLCC(J-leadedchipcarrier)J形引脚芯片载体

12、。指带窗口CLCC和带窗口的陶瓷QFJ的别称(见CLCC和QFJ)。部分半导体厂家采用的名称。24、LCC(Leadlesschipcarrier)无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是高速和高频IC用封装,也称为陶瓷QFN或QFNC(见QFN)。25、LGA(landgridarray)触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已实用的有227触点(1.27mm中心距)和447触点(2.54mm中心距)的陶瓷LGA,应用于高速逻辑LSI电路。LGA与QFP相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻

13、抗小,对于高速LSI是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用。预计今后对其需求会有所增加。26、LOC(leadonchip)芯片上引线封装。LSI封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm左右宽度。27、LQFP(lowprofilequadflatpackage)薄型QFP。指封装本体厚度为1.4mm的QFP,是日本电子机械工业会根据制定的新QFP外形规格所用的名称。28、LQUAD陶瓷QFP之一。封装基板用氮化铝,基导热率比氧

14、化铝高78倍,具有较好的散热性。封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI开发的一种封装,在自然空冷条件下可容许W3的功率。现已开发出了208引脚(0.5mm中心距)和160引脚(0.65mm中心距)的LSI逻辑用封装,并于1993年10月开始投入批量生产。29、多芯片模块。多芯片组件。在这种技术中,IC模片不是安装在单独的塑料或陶瓷封装(外壳)里,而是把高速子系统(如处理器和它得高速缓存)的IC模片直接绑定到基座上,这种基座包含多个层所所需的连接。MCM是密封的,并且有自己的用于连接电源和接地的外部引脚,以及所处系统所需要的那些信号线。将多块半导体裸芯片组装在一块布线基板上的一种封装技术。CM是在混合集成电路技术基础上发展起来的一项微电子技术,其与混合集成电路产品并没有本质的区别,只不过MCM具有更高的性能、更多的功能和更小的体积,可以说MCM属于高级混合集成电路产品。MCML 是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。MCMC 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使用多层陶瓷基板的厚膜混合IC 类似。两者无明显差别。布线密度高于MCML。MCMD 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组件。布线密谋在三种组件中是最高的,但成本也高。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁