《最新PLL课程设计报告.doc》由会员分享,可在线阅读,更多相关《最新PLL课程设计报告.doc(40页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、Four short words sum up what has lifted most successful individuals above the crowd: a little bit more.-author-datePLL课程设计报告PLL课程设计报告 PLL课程设计报告 频率合成器的设计与制作系别: 班级: 姓名: 学号: 时间: 目录一、设计内容与要求 2 二、设计思路 2 三、方案论证与比较 2 1压控振荡器的设计方案论证与选择 22频率合成器的设计方案论证与选择 33控制模块的设计方案论证与选择 34. 功率放大电路方案选择与论证 35. 电源方案选择与论证 3四、系统组
2、成 3 五、模块电路设计分工 4 六、单元电路设计 4 1压控振荡器与调频电路设计 4 2PLL频率合成电路设计 4 3环路滤波器的设计 5 七、总体电路设计 8 八、电路调试及注意事项 8 九、心得体会 8十、致谢 8十一、参考文献 9附录一 10 锁相式数字频率合成器的设计与制作一、设计内容与要求1、设计内容根据锁相技术介绍的原理和方法,结合实验室现有的仪器和设备,基于可编程的锁相环集成电路MC145151-2设计一个频率合成器。2、设计要求一个基于锁相环的正弦波发生器,要求通过拨码开关控制使在5MHZ-108MHZ间可稳定输出间隔频率。二、设计思路锁相环路工作原理框图如下图1-1 鉴相器
3、将输入相位1与输出相位2进行比较,得到误差相位,并得到误差电压Ud,误差电压经过环路滤波器得到控制电压Uc,控制点压加到压控振荡器上使之产生频率,来跟踪输入信号频率。若输入为固定频率,再Uc的作用下,输出频率向输入频率靠拢,一旦达到两者相等时,若满足一定条件就能稳定下来,达到锁定。锁定之后,被控的压控振荡器频率与输入信号频率相同,两者之间为一定的稳态和相位差。设计一个频率合成器,使其输出5MHz到108MHz的频率信号,频点数为200个,频率间隔为25KHz。该设计的核心是数字频率合成技术,利用锁相环的原理,使VCO的频率锁定在参考频率的稳定度上,并使用前置分频器分频。控制部分采用拨码开关来完
4、成,并附带电源电路。本实验分两步,第一步制作30MHz以下的频率合成器,此时可不用前置分频器分频。第二步制作30MHz以上的频率合成器。三、方案论证与比较1压控振荡器的设计方案论证与选择方案一:采用分立元件构成。利用低噪声场效应管J310作振荡管,用两对变容二极管直接接入振荡回路作为压控器件,电路属于电感三点式振荡器。该方法实现简单,但是调试困难,而且输出频率不易灵活控制。方案二:采用压控振荡芯片MC1648和变容二极管,外接一个LC谐振回路构成变容二极管压控振荡器。选取适当的电感,便可改变MC1648的输出频率。另外,MC1648内部有放大电路和自动增益控制,可以实现输出频率稳幅,射极跟随器
5、有隔离作用,可减小负载对振荡器工作状态的影响。由于采用了集成芯片,电路设计简单,系统可靠性高,并且利用锁相环频率合成技术可以使输出频率稳定度进一步提高。综上,拟定方案二利用压控振荡芯片MC1648和变容二极管,外加一个LC并联谐振回路来设计压控振荡器。 2频率合成器的设计方案论证与选择频率合成是整机的核心,为了得到高度稳定的频率输出,并且输出频率可调,可以采用锁相环频率合成技术,输出频率稳定度与晶振的稳定度相当,达到10-5,频率步进可以为任意值。方案一:模拟锁相环路法,通过环式的减法降频,将VCO的频率降低,与参考频率进行鉴相。优点是:可以得到任意小的频率间隔;鉴相器的工作频率不高,频率变化
6、范围不大,比较好做,带内带外噪声和锁定时间易于处理。不需要昂贵的晶体滤波器。频率稳定度与参考晶振的频率稳定度相同。缺点是分辨率的提高要通过增加循环次数来实现,电路超小型化和集成化比较困难。方案二:数字锁相环路法,通过数字逻辑电路把VCO(压控振荡)的频率降低到鉴相器的参考频率上,采用的是除法降频。除具有方案一的优点外,克服了方案一的缺点,还能与灵活方便的数字电路结合,做成数控可变分频,得到任意的频率,并且便于集成化,大大简化电路连线,缩短电路制作时间,降低整机体积。综合考虑,本设计采用方案二。3控制模块的设计方案论证与选择方案一:采用位拨码开关控制。方案二:采用单片机控制。考虑到目前使用单片机
7、控制成本较高电路较为复杂,作为实验,选用方案一更合适。4. 功率放大电路方案选择与论证方案一:采用电子管作为高频功放的电子器件。就高频大功率而言,电子管在输出功率和最高工作频率方面仍占优势。方案二:采用晶体管作为高频功放的电子器件。晶体管具有体积小、重量轻、耗电省、使用寿命长等优点,但其内部物理过程比电子管复杂得多,且其高频功放工作状态的计算十分困难,通常只进行定性的分析与估算,再依靠实验调整到预期的状态。方案三:也可以采用LM358芯片作为放大器和滤波器使用,其特点是易于实现、易于调试,以及电路简单等特点。结合本设计实际需要考虑,决定采用方案三。5. 电源方案选择与论证由于本次实验采用实验室
8、的12V电源供电,而我们需要的是12V和5V的电源,故最后用三端稳压管 7805和7809进行稳压,可得到5V和+2V。四、系统组成经过一系列的方案比较与论证,最终确定的系统组成框图如图1-2所示。由MC145152、MC1648系列集成电路组成数字锁相频率合成器;采用变容二极管调频。用户可使用简易拨码开关控制发射频率,同时通过示波器监测发射频率向用户反馈信息。注:该系统组成框图中未包含前置分频器。图1-2系统组成框图五、模块电路设计分工 由系统组成框图,我们将其分为三个设计模块,具体划分和分工如下:第一设计模块:PLL频率合成及前置分频器和电源电路设计 汪彦俊第二设计模块:压控振荡器电路设计
9、卢娜 第三设计模块:环路滤波器设计 曾倩文六、模块电路设计1.压控振荡器与调频电路设计压控振荡器是频率合成电路的关键部分,采用集成的VCO芯片MC1648,其工作电压5V,输出频率最高可达225MHz,输出频谱纯度高。MC1648内部含有放大电路和自动增益控制电路,可以稳定输出频率的幅度。该电路外围元器件少,调试方便。其内部电路如图1-3所示。 图1-3 MC1648内部电路图MC1648的第10脚输出一个约1.5V的稳定电压,可作为变容二极管的一个偏压。谐振槽路从10脚和12脚接入,与内部的Q7,Q4,Q5,D1,Q8组成一个移相720的正反馈正弦振荡电路,Q6的基极连接Q7的集电极,也形成
10、正反馈。另外,MC1648内部有放大电路和自动增益控制电路(D1,Q8,Q6,Q7),可以稳定输出频率的幅度,输出信号经AGC电路采样后从5脚接入。当振荡幅度增大时,Q8的基极电压增大,集电极电流增大,Q7的Ube减小从而放大倍数减小,输出幅度将减小;反之,如果振荡幅度减小,则恒流源Q8的电流减小,Q6、Q7的放大倍数将增大,输出幅度也因此增大。Q3,Q2和射极跟随器Q1为输出缓冲级,有隔离作用,可减小负载对振荡器工作状态的影响。从变容二极管的特性知道,其容量是其偏压的函数,并且在一定范围内近似线性,因此该槽路还可作调频调制用,即将调制信号叠加到变容二极管的偏置端上,调制信号的变化必然引起变容
11、二极管容量的变化,从而必将引起振荡频率的变化,即实现了调频。为了使产品的稳定性更佳,在此多加一对变容二极管专门作为调频用。以下为MC1648不同接法对应的频率-电压曲线图1-4 图1-5图1-6由于要求输出频率在5MHZ-108MHZ之间故选择图1-6的接法。2PLL频率合成电路设计 锁相环路主要由晶振、参考分频器、压控振荡器(VCO)、鉴频/鉴相器(FD/PD)、低通滤波器(LPF)、可编程分频器组成。它是应用数字逻辑电路将VCO频率一次或多次降低至鉴相器频率上,再与参考频率在鉴相电路中进行比较,通过低通滤波器取出误差信号来控制VCO的频率,使之锁定在参考频率的稳定度上。由于采用了大规模集成
12、电路块MC145151,将图中的晶振、参考分频器、鉴频鉴相器、可编程分频器都集成在一个芯片中,不需要再单独设计。同时利用拨码开关来控制MC145151,确定分频系数A、N和发射频率的对应关系。图1-7 锁相环基本原理框图图1-8 MC145151-2内部结构图参考分频器是为了得到所需的频率间隔而设定的。频率合成器的输出频谱是不连续的,两个相邻频率之间的最小间隔就是频率间隔。在MC145151-2中,外部稳定参考源由OSCin输入,经14位分频将输入频率R,然后送入FD/PD中。R值由RA0、RA1、RA2设定,如下表所示。例如,当RA0RA1RA2101时,R2048,即对晶振频率进行2048
13、分频。MC145152参考分频器分频系数选择表 RA200001111RA100110011RA001010101R81282565121024204824108192表1-1鉴相器的作用实际上相当于一个模拟乘法器。鉴相器将参考分频器出来的很稳定的步长信号和压控振荡器产生的频率经可编程分频之后得到的不稳定的频率信号进行比较,输出为两者之间的相位差。低通滤波器将其中的高频分量滤掉。图1-9 MC145151-2典型电路3 环路滤波器的设计环路滤波器的作用是取出鉴相器输出的误差信号中的直流成分,以用于调节压控振荡器的输出频率。同时,压控振荡器还有调频的作用,调频使得输出频率随调制信号产生偏移。因此
14、,锁相和调频是相互矛盾的:锁相的目的是使输出频率稳定,而调频则要求输出频率随着调制信号的变化而变化。环路滤波器正是解决这一矛盾的关键。由于振荡器中心频率不稳主要由温度、湿度、直流电源等外界因素引起,其变化是缓慢的;而音频调制信号幅度的变化相对来说是一种快变化。因此,将环路滤波器的通带上限频率限制在几Hz内,只有慢变化因素引起的误差信号可以通过,而调制信号引起频偏时,它产生的误差信号被滤除,不作用于锁相环,这样就既可以保证中心频率的稳定度,又不影响调频。在环路滤波器后加以级放大器可调节输入压控振荡器的电压在何时范围内。图1-10 环路滤波器及放大器设计电路七、总体电路设计晶振选用2.048MHz
15、的温度补偿晶体,它的频率稳定度可达10-8,选择鉴相器A或鉴相器B均可。这里选用鉴相器A,PDout输出接一个二阶低通滤波器滤波器。MC145151-2的LD用来指示回路锁定,外接一个LED,出现失锁时该LED将闪烁。振荡器部分采用了MC145151-2的片上振荡形式,两个电容均为20P。MC145151-2的固定分频器分频系数选择为2048,2.048M信号经分频后是1000Hz,将该信号作为基准频率输入鉴相器。MC145151-2的鉴相输出经过滤波后的直流电平为+2V至+3V之间,可以控制MC1648,但是电压变化范围太小,能控的频点有限,因此必须加放大器。而且,直接用滤波输出电压控制MC
16、1648将很难调整到MC145151-2能锁定的几个频点。图1-3中U1部分为一20HZ的低通滤波器,U2部分为放大器。MC145151的频率设置,实际工作频率/参考频率*1000再转化为二进制数.对应脚:2322252420191817161514131211 这是在没有外加分频时的调整如工作频率是z,参考频率是25KHz,100/25*1000=4000在转化为二进制就是01000101001100参考频率。故2322252420191817161514131211分别为10111011100000时对应频率12MHZ,11100010100100时对应频率14.5MHZ。总体Protel
17、电路图见附录。八、电路调试及注意事项 1.本次设计的目的是要掌握VCO 压控振荡器的基本工作原理并熟悉MC145151-2数字频率合成器的电路组成与工作原理。加深对基本锁相环工作原理的理解,从中培养学生独立从事电子系统设计、研制及分析问题和解决问题的能 。2.锁相环电路调试比较麻烦,很容易失锁,在实现本电路的过程中应注意以下问题:1). MC145151-2中的除R分频器在片内已内接了上拉电阻,所以RA0RA1置“1”时只需悬空,不可接高电平。 2). MC145151-2的鉴相输出经过滤波后的直流电平为+2V至+3V之间,可以控制MC1648,但是电压变化范围太小,能控的频点有限,因此必须加
18、放大器。而且,直接用滤波输出电压控制MC1648将很难调整到MC145151-2能锁定的几个频点。图3中U2是放大器,直接把滤波后的电压接入放大器,可能由于输入阻抗不够大,电压将跌为零,放大器没有输出。这时需要加一级跟随器进行阻抗匹配。 3). 放大器U2放大倍数的选择。由于滤波输出电压已落在控制范围内,只是变化范围比较小,放大倍数选得太大将会超出MC1648的最高控制电平,从而造成MC145151-2失锁;但是太小的话,变化范围又不够,与直接用滤波电压没什么区别。图中所选3K和5K的电位器可略微放大。 九、心得体会在为期两周的锁相环课程设计中,我们遇到了很多以前在课堂上没有遇到,也没有想到的
19、问题,虽然通过大家的努力最终解决了遇到的问题,但这也暴露了我们在理论联系实际方面的薄弱。因此今后我们应该多动手,勤于练习,多把课堂上的知识用在实际操作中,从而发现新的问题,加深对于课堂知识的领悟与理解,融会贯通,深层次的学习课程。通过本次课程设计让我对锁相环技术的应用有了一个比较省刻的认识,特别是其组成部分以及工作原理,锁相环的制作涉及到电感的制作,而电感几乎成了所有同学的难题,其他的电路检查了好多次都是正确的,就是看不到输出正确的波形,此时我们通过手捏电感却能得到意想不到的效果,所以在此建议在本课程设计中使用受外界干扰较小的,且比较精密的电感,也从另一个方面说明了锁相环路是一个高精度的电路,
20、它的锁定条件比较苛刻,所以在以后的制作中一定要注意压控振荡器启振电感的影响。也深刻的体会到学习及实际操作中要特别细心,不能有一丝一毫的马虎,我们学习的课程知识都是很严密的,不能有一点差错。如果不仔细就会出错,这一点也体现在我们的课程设计中,这次课程设计中所反映出来的问题教育我们,要培养认真严谨的科学研究态度,在科学事业上要严肃的对待每一个问题,对任何事物都要认真不能觉得简单就不认真对待它。这次课程设计中所体现出来的问题,使我们意识到了自己的不足,我们应该一方面在学校组织的实践机会上认真练习,更要自己给自己创造机会,多练习,多思考。十、致谢本课程设计从接到题目到完成报告,历时数日。在本设计完成之
21、际,首先要向我的指导老师以及实验室的指导老师致以诚挚的谢意。在设计的完成过程中,老师们给了我许许多多的帮助和建议,在老师们的悉心指导中,我不仅学到了扎实的专业知识。也在怎样处人处事等方面收益很多,同时他对工作的积极热情、认真负责、有条不紊、实事求是的态度,给我留下了深刻的印象,使我受益非浅。在此我谨向老师们表示我衷心的感谢和深深的敬意。另外,衷心感谢我们组的其他同学的帮助,我们在完成课程设计的过程中,我们互相讨论,互相学习,在与他们的探讨交流使我受益颇多,为彼此提出的非常诚恳、宝贵的意见和建议表示感谢。此外,也要感谢我的母校陕西理工学院,是它为我们提供了良好的学习和课程设计的环境。 十一、参考文献1 张厥盛.郑继禹.万心平:锁相技术第142到154页,西安电子科技大学出版社,1994年6月。2Dean Banerjee PLL Performance,Simulation,and Design 3rd Edition DPT.Of Electronics and Information Engineering,SUNT,20063童诗白.华成英主编的模拟电子技术基础第三版第535到540页,高等教育出版社2001年1月。4陕西理工学院应用电子技术教研室编,电子技术基础课程技术资料,2005年3月5关于元器件搜索的相关内容。附录一-