表面贴装PCB设计工艺简介.pdf

上传人:赵** 文档编号:47004066 上传时间:2022-09-28 格式:PDF 页数:6 大小:1.43MB
返回 下载 相关 举报
表面贴装PCB设计工艺简介.pdf_第1页
第1页 / 共6页
表面贴装PCB设计工艺简介.pdf_第2页
第2页 / 共6页
点击查看更多>>
资源描述

《表面贴装PCB设计工艺简介.pdf》由会员分享,可在线阅读,更多相关《表面贴装PCB设计工艺简介.pdf(6页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、2 0 0 2 年第7 期I n f o r m a t i o n T e c h n o l o g y&S t a n d a r d i z a t i o n信 息 技 术 与 标 准 化23表面贴装P C B设计工艺简介I n t r o d u c t i o n o f S u r f a c e M o u n t T e c h n o l o g y o n P C B D e s i g n烽火通信科技股份有限公司 鲜 飞摘 要 表面贴装技术在电子产品组装生产过程中正得到广泛应用,而印制电路板的合理制造是S M T 技术中的关键,也是S M T 工艺质量的保证。本文就表

2、面安装P C B 设计时需考虑的一些制造工艺性问题进行了阐述。关键词 印制板 基准标志 导通孔 波峰焊再流焊 可测性设计A b s t r a c t S u r f a c e M o u n t T e c h n o l o g y i se x t e n s i v e l y a p p l i e d i n t h e a s s e m b l y o f e l e c t r o n i cc o m p o n e n t s a n d P C B s,P C B d e s i g n i s t h e k e y o fS u r f a c e M o u n

3、 t T e c h n o l o g y a n d g u a r a n t e e o f S M Tq u a l i t y.T h e p a p e r i l l u s t r a t e s s o m e o f t h e c o n c e r n s i nS M T p r o c e s s i n g t e c h n o l o g y o n P C B d e s i g n s,o f f e r ar e f e r e n c e f o r S M T d e s i g n e r.K e y w o r d s P C B;F i d

4、u c i a l s i g n;T h r o u g h h o l e;W a v e s o l d e r i n g;R e f l o w s o l d e r i n g;D e s i g n f o r T e s t a b i l i t y以前的电子产品,“插件+手焊”是 P C B 板的基本工艺过程,因而对P C B 板的设计要求也十分单纯,随着表面安装技术的引入,制造工艺逐步溶于设计技术之中,对P C B 板的设计要求就越来越苛刻,越来越需要统一化、规范化。产品开发人员在设计之初除了要考虑电路原理设计的可行性,同时还要统筹考虑P C B 的设计和板上布局、工艺

5、工序流程的先后次序及合理安排。本文结合作者多年的生产实践经验,对表面安装P C B 设计中的制造工艺性问题进行了总结,供广大设计人员参考。1 焊接方式与P C B 整体设计再流焊几乎适用于所有贴装元件的焊接,波峰焊则只适用于焊接矩形片状元件、圆柱形元器件、S O T 等和较小的 S O P(管脚数少于 2 8、脚间距 1 m m以上)。鉴于生产的可操作性,P C B 整体设计尽可能按以下顺序优化:(1)单面混装,即在P C B 单面布放贴片元件或插装元件。(2)两面贴装,P C B 单面或两面均布放贴片元件。(3)双面混装,P C B A 面布放贴装元件和插装元件,B 面布放适合于波峰焊的贴片

6、元件。根据上述推荐的 P C B 设计,以双面混装(如摄像机)为例,我们就可以设计如下生产工艺流程:I n f o r m a t i o n T e c h n o l o g y&A p p l i c a t i o n信息技术与应用2 0 0 2 年第7 期I n f o r m a t i o n T e c h n o l o g y&S t a n d a r d i z a t i o n信 息 技 术 与 标 准 化24图1 双面混装P C B 生产工艺流程2 P C B 基板的选用原则装载 S M D的基板,根据 S M D的装载形式,对基板的性能要求有以下几点:2.1 外

7、观要求基板外观应光滑平整,不可有翘曲或高低不平,基板表面不得出现裂纹、伤痕、锈斑等。2.2 热膨胀系数的关系表面贴装元件的组装形态会由于基板受热后的胀缩应力对元件产生影响,热膨胀系数不同这个应力会很大,造成元件接合部电极的剥离,降低产品的可靠性,一般元件尺寸小于3.2 m m 1.6 m m 时,只遭受部分应力;尺寸大于 3.2 m m 1.6 m m 时,就必须注意这个问题。2.3 导热系数的关系贴装与基板上的集成电路等之间,工作时的热量主要通过基板给予扩散,在贴装电路密集、发热量大时,基板必须具有高的导热系数。2.4 耐热性的关系由于表面贴装工艺要求,一块基板至组装结束,可能会经过数次焊接

8、过程,通常耐焊接热要达到2 6 0/1 0 S 的要求。2.5 铜箔的粘合强度表面贴装元件的焊区比原来带引线元件的焊区要小,因此要求基板与铜箔具有良好的粘合强度,一般要达到1.5 k g/c m2以上。2.6 弯曲强度基板贴装后,由于其元件的质量和外力作用,会产生扰曲,这将给元件和接合点增加应力,或者使元件产生微裂,因此要求基板的抗弯强度要达到 2 5 k g/m m2以上。2.7 电性能要求由于电路传输速度的高速化、要求基板的介电常数、介电正切要小,同时随着布线密度的提高,基板的绝缘性能要达到规定的要求。2.8 基板对清洗剂的反应在溶液中浸渍5 分钟,其表面不产生任何不良,并具有良好的冲裁性

9、。基板的保存性与 S M D的保管条件相同。3 P C B 外形及加工工艺的设计要求3.1 P C B 工艺夹持边在 SMT生产过程中以及插件过波峰焊的过程中,P C B 应留出一定的边缘便于设备夹持。这个夹持边的范围应为 5 m m,在此范围内不允许布放元器件和焊盘。3.2 定位孔设计为了保证印制板能准确、牢固地放置在表面安装设备的夹具上,需要设置一对定位孔,定位孔的大小为5+0.1 m m。为了定位迅速,其中一个孔可以设计成椭圆形状。在定位孔周围 1 m m 范围内不能有元件。3.3 P C B 厚度从 0.5 4 m m,推荐采用 1.6 2 m m。3.4 P C B 缺槽印制板的一些

10、边缘区域内不能有缺槽,以避免印制板定位或传感器检测时出现错误,具体位置会因设备的不同而有所变化。3.5 拼板设计要求对 P C B 的拼板格式有以下几点要求:(1)拼板的尺寸不可太大,也不可太小,应以制造、装配和测试过程中便于加工,不产生较大变形为宜。(2)拼板的工艺夹持边和I n f o r m a t i o n T e c h n o l o g y&A p p l i c a t i o n信息技术与应用2 0 0 2 年第7 期I n f o r m a t i o n T e c h n o l o g y&S t a n d a r d i z a t i o n信 息 技 术

11、与 标 准 化25安装工艺孔应由印制板的制造和安装工艺来确定。(3)每块拼板上应设计有基准标志,让机器将每块拼板当作单板看待。(4)拼板可采用邮票版或双面对刻V 型槽的分离技术。在采用邮票版时,应注意搭边且均匀分布于每块拼板的四周,以避免焊接时由于印制板受力不均导致变形。在采用双面对刻的V 形槽时,V 形槽深度应控制在板厚的1/6 1/8 左右。(5)设计双面贴装不进行波峰焊的印制板时,可采用双数拼板正反面各半,两面图形按相同的排列方式可以提高设备利用率(在中、小批量生产条件下设备投资可减半),节约生产准备费用和时间。3.6 P C B 板的翘曲度用于表面贴装的印制板,为避免对元件贴装造成影响

12、,对翘曲度有较严格的工艺要求,如表1 所示。4 P C B 焊盘设计工艺要求焊盘设计是P C B 线路设计的极其关键部分,因为它确定了元器件在印制板上的焊接位置,而且对焊点的可靠性、焊接过程中可能出现的焊接缺陷、可清洗性、可测试性和检修量等起着显著作用。4.1 阻焊膜设计时考虑的因素(1)印制板上相应于各焊盘的阻焊膜的开口尺寸,其宽度和长度分别应比焊盘尺寸大0.0 5 0.2 5 m m,具体情况视焊盘间距而定,目的是既要防止阻焊剂污染焊盘,又要避免焊膏印刷、焊接时的连印和连焊。(2)阻焊膜的厚度不得大于焊盘的厚度4.2 焊盘与印制导线(1)减小印制导线连通焊盘处的宽度,除非受电荷容量、印制板

13、加工极限等因素的限制,最大宽度应为0.4 m m,或焊盘宽度的一半(以较小焊盘为准)。(2)焊盘与较大面积的导电区如地、电源等平面相连时,应通过一长度较细的导电线路进行热隔离。(3)印制导线应避免呈一定角度与焊盘相连,只要可能,印制导线应从焊盘的长边的中心处与之相连。4.3 导通孔布局(1)避免在表面安装焊盘以内,或在距表面安装焊盘0.6 3 5 m m 以内设置导通孔。如无法避免,须用阻焊剂将焊料流失通道阻断。(2)作为测试支撑导通孔,在设计布局时,需充分考虑不同直径的探针,进行自动在线测试时的最小间距。4.4 对于同一个元件,凡是对称使用的焊盘(如片状电阻、电容、S O I C、Q F P

14、等),设计时应严格保持其全面的对称性,即焊盘图形的形状与尺寸应完全一致。以保证焊料熔融时,作用于元器件上所有焊点的表面张力能保持平衡(即其合力为零),以利于形成理想的焊点。4.5 凡多引脚的元器件(如 S O I C、Q F P 等),引脚焊盘之间的短接处不允许直通,应由焊盘加引出互连线之后再短接,以免产生桥接。另外还应尽量避免在其焊盘之间穿越互连线(特别是细间距的引脚器件)凡穿越相邻焊盘之间的互连线,必须用阻焊膜对其加以遮隔。4.6 焊盘内不允许印有字符和图形标记,标志符号离焊盘边缘距离应大于0.5 m m。凡无外引脚的器件的焊盘,其焊盘之间不允许有通孔,以保证清洗质量。4.7 当采用波峰焊

15、接工艺时,插引脚的通孔,一般比其引脚线径大0.0 5 0.3 m m 为宜,其焊盘的直径应大于孔径的3 倍。4.8 焊盘图形设计(1)片状元件焊盘图形设计:典型的片状元件焊盘设计尺寸如表2 所示。可在各焊盘外设计相应的阻焊膜。阻焊膜的作用是防止焊接时的连焊。I n f o r m a t i o n T e c h n o l o g y&A p p l i c a t i o n信息技术与应用表1 P C B 容许的翘曲上翘曲 0.5 m m下翘曲 1.2 m m2 0 0 2 年第7 期I n f o r m a t i o n T e c h n o l o g y&S t a n d

16、a r d i z a t i o n信 息 技 术 与 标 准 化26表2 片状元件焊区尺寸 名 称 元件尺寸(m m)焊区尺寸(m m)焊区示意图长 L宽 W厚 TABC1.00.50.3 50.5 0.61.5 1.70.5 0.6 片式1.60.80.4 50.7 1.12.4 3.00.6 1.0 电阻2.01.2 50.61.0 1.43.2 3.80.9 1.43.21.60.62.0 2.44.4 5.01.2 1.81.00.50.50.51.50.6 片式1.60.80.80.8 1.02.0 2.60.8 1.0 电容2.01.2 51.2 50.8 1.22.4 3.2

17、1.0 1.23.21.61.2 51.8 2.43.8 4.81.2 1.61.0-1.02.6 3.60.7 1.0MELF1.61.2 5-1.23.0 4.00.9 1.21.3 5-2.34.0 5.51.0 1.4(2)S O P、Q F P焊盘图形设计:S O P、Q F P焊盘尺寸可参考 I P C-S M-7 8 2进行设计。这里介绍松下公司的S O P、Q F P焊盘图形设计标准,如表 3所示。表3 S O P、Q F P 焊盘图形设计尺寸5 元器件布局的要求元器件布局应满足S M T 生产工艺的要求。由于设计所引起的产品质量问题在生产中很难克服,因此,P C B 设计工程

18、师要了解基本的S M T 工艺特点,根据不同的工艺要求进行元器件布局设计,正确的设计可以使焊接缺陷降到最低。在进行元器件布局时要考虑以下几点:5.1 P C B 上元器件分布应尽可能地均匀;大质量器件再流焊时热容量较大,因此,布局上过于集中容易造成局部温度低而导致假焊;5.2 大型器件的四周要留一定的维修空隙(留出 S M D 返修设备加热头能够进行操作的尺寸);5.3 功率器件应均匀地放置在 P C B 的边缘或机箱内的通风位置上;5.4 单面混装时,应把贴装和插装元器件布放在面;采用双面再流焊混装时,应把大的贴装和插装元器件布放在面,P C B A、B 两面的大器件要尽量错开放置;采用 A

19、面再流焊,B 面波焊混装时,应把大的贴装和插装元器件布放在A 面(再流焊),适合于波峰焊的矩形、圆柱形片式元件、S O T 和较小的S O P(引脚数小于2 8,引脚间距1 m m以上)布放在B 面(波峰焊接面)。波峰焊接面上不能安放四边有引脚的器件,如,Q F P、P L C C等;5.5 波峰焊接面上元器件封装必须能承受2 6 0 以上温度并且是全密封型的;5.6 贵重的元器件不要布放在 P C B 的角、边缘,或靠近接插件、安装孔、槽、拼板的切割、豁口和拐角等处,以上这些位置是印制板的高应力区,容易造成焊点和元器件I n f o r m a t i o n T e c h n o l o

20、 g y&A p p l i c a t i o n信息技术与应用 焊区尺寸(m m)阻焊图尺寸(m m)分 类引脚数ABcde 焊区示意图(间距)(宽)(间隙)(宽)(间隙)SOP8 2 81.2 70.5 0.60.7 7 0.6 70.3 7 0.5 70.1 0.1 5(P L C C)0.6 0.70.6 7 0.5 70.2 7 0.4 70.1 0.1 56 41.00.60.40.20.1 3 58 00.80.50.30.1 30.0 8 5QFP1 0 00.6 50.3 50.30.1 30.0 8 54 80.50.30.20.1 00.0 52 2 40.40.2 2

21、0.1 80.0 80.0 52 0 0 2 年第7 期I n f o r m a t i o n T e c h n o l o g y&S t a n d a r d i z a t i o n信 息 技 术 与 标 准 化27的开裂或裂纹。5.7 波峰焊接元件的方向所有的有极性的表面贴装元件应尽可能以相同的方向放置。在任何第二面要用波峰焊接的印制板装配上,在该面的元件首选的方向如图2 所示。使用这个首选方向是要使装配在退出焊锡波峰时得到的焊点质量最佳。在排列元件方向时应尽量做到:(1)所有无源元件要相互平行;(2)所有 S O I C 要垂直于无源元件的长轴;(3)S O I C 和无源

22、元件的较长轴要互相垂直;(4)无源元件的长轴要垂直于板沿着波峰焊接机传送带的运动方向;(5)当采用波峰焊接S O I C 等多脚元件时,应于锡流方向最后两个(每边各1)焊脚处设置窃锡焊盘,防止连焊。图2 波峰焊接应用中的元件方向5.8 贴装元件方向的考虑类型相似的元件应该以相同的方向排列在板上,使得元件的贴装、检查和焊接更容易。还有,相似类型的元件应该尽可能接地在一起,如图3 所示。例如,在内存板上,所有的内存芯片都贴放在一个清晰界定的矩阵内,所有元件的第一脚在同一个方向。这是在逻辑设计上实施的一个很好的设计方法,在逻辑设计中有许多在每个封装上有不同逻辑功能的相似元件类型。在另一方面,模拟设计

23、经常要求大量的各种元件类型,使得将类似的元件集中在一起颇为困难。不管是否设计为内存的、一般逻辑的、或者模拟的,都推荐所有元件方向为第一脚方向相同。图3 相似元件的排列6 基准点标记(F i d u c i a l M a r k s)制作的要求为了精密地贴装元器件,可根据需要设计用于整块P C B 的光学定位的一组图形(全局基准点),用于引脚数较多,引脚间距小的单个器件的光学定位图形(局部基准点),如图4 所示。若是拼板设计,则需要在每块面板上设计基准,让机器把每块面板当作单板看待,如图5 所示。在设计基准点标记时还要考虑以下因素:6.1 基准标志常用图形有:等,推荐采用的基准点标记是实心圆,

24、直径 1 m m。6.2 基准点标记最小的直径为0.5 m m(0.0 2 0 英寸),最大直径是3 m m(0.1 2 0 英寸)。基准点标记在同一块印制板上尺寸变化不应该超过2 5 微米(0.0 0 1 英寸)。6.3 基准点可以是裸铜、由清澈的防氧化涂层保护的裸铜、镀镍或镀锡、或焊锡涂层(热风均匀的)。电镀或焊锡涂层的首选厚度为5 1 0 微米(0.0 0 0 2 0.0 0 0 4 英寸)。焊锡涂层不应该超过2 5 微米(0.0 0 1 英寸)。图4 局部/全局基准点I n f o r m a t i o n T e c h n o l o g y&A p p l i c a t i

25、o n信息技术与应用2 0 0 2 年第7 期I n f o r m a t i o n T e c h n o l o g y&S t a n d a r d i z a t i o n信 息 技 术 与 标 准 化28图5 拼板/全局基准点6.4 基准点标记的表面平整度应该在1 5 微米(0.0 0 0 6 英寸)之内。6.5 在基准点标记周围,应该有一块没有其他电路特征或标记的空旷区(C l e a r a n c e)。空旷区的尺寸最好等于标记的直径,如图6 所示。图6 推荐的空旷区6.6 基准点要距离印制板边缘至少 5.0 m m(0.2 0 0 英寸)(S M E M A的标准传输

26、空隙),并满足最小的基准点空旷度要求。6.7 当基准点标记与印制板的基质材料之间出现高对比度时可达到最佳的性能。7 可测性设计的考虑S M T 的可测性设计主要是针对目前I C T 装备情况。将后期产品制造的测试问题在电路和表面安装印制板 S M B设计时就考虑进去。提高可测性设计要考虑工艺设计和电气设计两方面的要求。7.1 工艺设计的要求定位的精度、基板制造程序、基板的大小、探针的类型都是影响探测可靠性的因素。(1)精确的定位孔。在基板上设定精确的定位孔,定位孔误差应在0.0 5 m m以内,至少设置两个定位孔,且距离愈远愈好。采用非金属化的定位孔,以减少焊锡镀层的增厚而不能达到公差要求。如

27、基板是整片制造后再分开测试,则定位孔就必须设在主板及各单独的基板上。(2)测试点的直径不小于0.4 m m,相邻测试点的间距最好在 2.5 4 m m 以上,不要小于 1.2 7 m m。(3)在测试面上不能放置高度超过6.4 m m 的元器件,过高的元器件将引起在线测试夹具探针对测试点的接触不良。(4)最好将测试点放置在元器件周围1.0 m m 以外,避免探针和元器件撞击损伤。定位孔环状周围3.2 m m 以内,不可有元器件或测试点。(5)测试点不可设置在 P C B 边缘 5 m m 的范围内,以保证夹具夹持。通常在输送带式的生产设备与S M T 设备中也要求有同样的工艺边。(6)所有探测

28、点最好镀锡或选用质地较软、易贯穿、不易氧化的金属传导物,以保证可靠接触,延长探针的使用寿命。(7)测试点不可被阻焊剂或文字油墨覆盖,否则,将会缩小测试点的接触面积,降低测试的可靠性。7.2 电气设计的要求(1)要求尽量将元件面的 S M C/S M D的测试点通过过孔引到焊接面,过孔直径应大于1 m m。这样可使在线测试采用单面针床来进行测试,从而降低了在线测试成本。(2)每个电气节点都必须有一个测试点,每个I C 必须有 P O W E R及 G R O U N D的测试点,且尽可能接近此元器件,其距离在 2.5 4 m m范围内。(3)在电路的走线上设置测试点时,可将其宽度放大到4 0 m

29、 i l 宽。(4)将测试点均衡地分布在印制板上。如果探针集中在某一区域时,较高的压力会使待测板或针床变形,进一步造成部分探针不能接触到测试点。(5)电路板上的供电线路应分区域设置测试断点,以便于电源去耦电容或电路板上的其他元器件出现对电源短路时,查找故障点更为快捷准确。设计断点时,应考虑恢复测试断点后的功率承载能力。图7 所示为测试点设计的一个示例。通过延伸线在元器件引线附近设置测试焊盘或利用过孔焊盘测试节点,测试节点严禁选在元器件的焊点上,这种测试可能使虚焊节点在探针压力作用下挤压到理想位置,从而使虚焊故障被掩盖,发生所谓的“故障遮蔽效应”。由于探针因定位误差引起的偏晃,可能使探针直接作用于元器件的端点或引脚上而造成元器件损坏。图7 测试点设计示例8 结束语P C B 工艺设计在产品开发设计过程中虽不是最关键部分,但它对产品生产质量、生产效率等起着至关重要的作用。若设计不当,S M T 根本无法实施或生产效率很低。因此,希望设计者务必注意本文所提出的几个要求,使得设计的印制板达到性能最佳、质量最优。I n f o r m a t i o n T e c h n o l o g y&A p p l i c a t i o n信息技术与应用

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁