《边沿触发器精选PPT.ppt》由会员分享,可在线阅读,更多相关《边沿触发器精选PPT.ppt(16页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、边沿触发器第1页,此课件共16页哦置0阻塞线置0维持线置1阻塞线置1维持线图5-4-1 维持阻塞R-S触发器维持阻塞触发器基本工作原理维持阻塞触发器基本工作原理&FGRSCP&ABQQ&CESDRDab5.4.1维持阻塞触发器维持阻塞触发器第2页,此课件共16页哦由由上上可可见见:由由于于维维持持阻阻塞塞的的作作用用,使使得得触触发发器器仅仅在在CP的的上上升升沿触发,其余时间保持不变。沿触发,其余时间保持不变。当当CP=0时,触发器状态保持不变。时,触发器状态保持不变。当当CP由由0跳变至跳变至1时,触发器状态发生转移。时,触发器状态发生转移。若若S=0、R=1,则,则RD=1、SD=0,这
2、使得:,这使得:(1)触发器置触发器置1;(2)通过通过置置0阻塞线阻塞线封锁封锁C门,阻塞了将触发器置门,阻塞了将触发器置0的渠道;的渠道;(3)通过通过置置1维持线维持线封锁封锁G门,维持了触发器置门,维持了触发器置1的功能;的功能;同样的方法可以分析出其它输入信号作用下的工作情况。同样的方法可以分析出其它输入信号作用下的工作情况。逻辑图逻辑图第3页,此课件共16页哦维持阻塞维持阻塞D D触发器触发器图5-4-2 维持阻塞D触发器FGDCP&ABQQ&CESDRDabRDSDQ&DQSDRDCP图5-4-3 上升沿触发的D触发器逻辑符号置1阻塞线维持阻塞维持阻塞D触发器为触发器为上升沿上升
3、沿触发触发,逻辑功能与钟控,逻辑功能与钟控D触发器一触发器一致。致。&直接置直接置0端端直接置直接置1端端第4页,此课件共16页哦(1)时时钟钟CP由由0变变1之之前前,门门F和和G的的输输出出端端a和和b应应建建立立起起稳稳定定状状态态。这段时间称为建立时间:这段时间称为建立时间:在建立时间内,输入信号不能发生变化,所以:在建立时间内,输入信号不能发生变化,所以:(2)脉脉冲冲上上升升沿沿到到达达后后,要要达达到到维维持持阻阻塞塞作作用用,必必须须使使SD或或RD由由1变变0。所经历的这段时间称为保持时间:。所经历的这段时间称为保持时间:th=1tpd在这段时间内,输入信号也不能变化。在这段
4、时间内,输入信号也不能变化。tsetth图5-4-4 D 触发器的建立时间和保持时间维持阻塞维持阻塞D触发器的脉冲工作特性触发器的脉冲工作特性tCPLtset=2tpd第5页,此课件共16页哦(3)从从CP由由0变变1直直到到触触发发器器状状态态转转移移稳稳定定于于新新状状态态,共共需需经经历历3tpd的时间,因此要求:的时间,因此要求:(4)触发器的工作频率:时钟信号的最高工作频率为触发器的工作频率:时钟信号的最高工作频率为RDQCPSDD图5-4-5 D 触发器的工作波形第6页,此课件共16页哦电路结构电路结构5.4.2下降沿触发的边沿触发器下降沿触发的边沿触发器图5-4-6 下降沿触发的
5、J-K触发器逻辑图JKCPAQQ1&RDSDBDC1&FE&HG特点:特点:门门G和和H的平均延时比基本触发器的平均延时。的平均延时比基本触发器的平均延时。第7页,此课件共16页哦基本工作原理基本工作原理当当CP由由1负负向向跳跳变变到到0时时,由由于于门门G和和H平平均均延延迟迟时时间间比比基基本本触触发发器器平平均均延延迟迟时时间间长长,所所以以CP=0首首先先封封锁锁门门C和和门门F,这这样样由由门门A、B、D、E构成基本触发器,所以构成基本触发器,所以在基本触发器状态转移完成之前,门在基本触发器状态转移完成之前,门G和和H输出保持不变,因此有:输出保持不变,因此有:逻辑图逻辑图第8页,
6、此课件共16页哦触触发发器器完完成成状状态态转转移移以以后后,门门G和和门门H被被CP=0封封锁锁,输输出出均均为为1,触触发发器状态维持不变,不会再发生多次翻转现象。器状态维持不变,不会再发生多次翻转现象。总总之之:在在稳稳定定的的CP=0及及CP=1期期间间,触触发发器器状状态态均均维维持持不不变变,只只有有在在CP下下降降沿沿到到达达时时刻刻,触触发发器器才才拾拾取取输输入入信信号号并并发发生生状状态态转转移移,所以是下降沿触发。状态方程也可写成所以是下降沿触发。状态方程也可写成QnQn1111010111101011QnQn001101011010QQKJCPSDRD表5-4-2 下降
7、沿触发的J-K触发器功能表第9页,此课件共16页哦脉冲工作特性脉冲工作特性(1)在在CP下下降降沿沿到到达达之之前前,必必须须建建立立G和和H端端的的稳稳定定状状态态,所所以以CP=1的的持持续续时时间间应应大大于于2tpd(基基本本触触发发器器翻翻转转延延迟迟时时间间),且且在在此此期期间间内内J、K信号要保持稳定。信号要保持稳定。(2)在在CP下下降降沿沿到到达达之之后后,为为保保证证触触发发器器可可靠靠翻翻转转,CP=0的的持持续续时间也应大于时间也应大于2tpd。(3)触发器最高工作频率为触发器最高工作频率为第10页,此课件共16页哦工作波形工作波形RDKCPSDJ图5-4-7 下降沿
8、触发的J-K触发器工作波形Q第11页,此课件共16页哦5.4.3CMOS传输门构成的边沿触发器传输门构成的边沿触发器TG1TG2111QQCPDCP图5-4-8 CMOS传输门基本触发器CMOS传输门构成的基本触发器传输门构成的基本触发器CP=0、CP=1时时,TG1导导通通,TG2关关断断,触触发发器器接接收收输输入入信信号号D,使,使Q=D。CP=1、CP=0时时,TG1关关断断,TG2导导通通,触触发发器器状状态态保保持持不不变变,将将CP=0时接收到的信号存储起来。时接收到的信号存储起来。可可见见,该该触触发发器器与与钟钟控控D触触发发器器功功能能完完全全一一致致,属属于于电电位位触触
9、发发方方式,式,CP为为低电平有效低电平有效。第12页,此课件共16页哦CMOS传输门构成的传输门构成的D边沿触发器边沿触发器TG11QD图5-4-9 CMOS传输门构成的D触发器TG3TG211TG411Q1QCPCPCPCPCPCPCPCPG1SDRDG2G3G4QQ主主Q主主11CPCPCP触触发发器器的的状状态态转转移移发发生生在在CP上上升升沿沿到到达达的的时时刻刻,且且接接受受这这一一时时刻刻的输入激励信号的输入激励信号D,状态方程为,状态方程为CP第13页,此课件共16页哦CMOS传输门构成的传输门构成的J-K边沿触发器边沿触发器TG11D图5-4-10 CMOS传输门构成的J-K触发器TG3TG211TG411Q1QCPCPCPCPG1SDRDG2G3G4Q主主Q主主11CPCP1JKQQCPCPCPCPCP与与CMOS传输门构成的传输门构成的D边沿触发器相比较,有边沿触发器相比较,有第14页,此课件共16页哦&FGRSCP&ABQQ&CESDRDab图5-4-1 维持阻塞R-S触发器第15页,此课件共16页哦图5-4-6 下降沿触发的J-K触发器逻辑图JKCPAQQ1&RDSDBDC1&FE&HG第16页,此课件共16页哦