《基于CPLD的多路数据采集系统的毕业设计 .pdf》由会员分享,可在线阅读,更多相关《基于CPLD的多路数据采集系统的毕业设计 .pdf(38页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、.参考资料.基于 CPLD 的多路数据采集系统的毕业设计1 绪论1.1 选课背景及意义“数据采集”是指将温度、压力、流量、位移等模拟量采集转换成数字量后,再由计算机进行存储、处理、显示或打印的过程,相应的系统称为数据采集系统。随着科技进步,人们对数据采集的要求也越来越高,比如采样频率,分辨率等等。基于单片机的数据采集系统数据处理能力比较低,已经无法达到某些要求。科技的不断创新及半导体工业的发展使得我们将可编程逻辑器件的技术应用到数据采集系统的研究上。同时利用CPLD 强大的数字处理功能和高密集成的特点,降低了硬件的成本,简化了电路设计,具有很好的经济效益和社会效益。有此看出,数据采集系统日趋成
2、熟,应用越来越广泛,发展前景是相当广阔的1。在计算机广泛应用的今天,数据采集的重要性是十分显著的。它是计算机与外部物理世界连接的桥梁。在工业,工程,生产车间等部门,尤其是在对信息实时性能要求较高或者恶劣的数据采集环境中更突出其应用的必要性。这就要求数据采集系统必须具备更高的采样频率,更高的分辨率,来提供更多的原始数据。以前的数据采集系统一般都是以单片机为核心的,随着数据采集要求的不断提高,单片机为核心的数据采集系统已经不能满足要求了。科技进一步发展,就出现了现在的高速数据采集系统。随着各种先进武器系统陆续装备部队,各种问题也随之出现 ,尤其是在各种武器装备信号检测中都涉及到数据的采集问题,本课
3、题要求对某武器系统的多个弹上数据,如压力、温度等进行采集并显示,要求采样频率1MHz,分辨率10 位,显示到小数点后一位2。综合上述,本文设计了一种基于CPLD 控制高速 AD转换器的数据采集系统。这个系统能大幅度提高数据采集的速度和精度,满足高速数据采集的要求。1.2 数据采集系统的特点现代数据采集系统具有如下主要特点:名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 38 页 -.参考资料.(1)现代采集系统一般都由计算机控制,使得数据采集的质量和效率等大为提高,也节省了硬件投资。(2)软件在数据采集系统中的作用越来越大,这增加了系统设计的灵活性。(3)数据采集与数据处理相互结
4、合的日益紧密,形成数据采集与处理系统,可实现从数据采集、处理到控制的全部工作。(4)数据采集过程一般都具有“实时”特性,实时的标准是能满足实际需要。实时性是指基于计算机的工业数据采集系统应具有的能够在限定的时间对外来事件做出反应的特性。工业控制计算机及监控管理软件具有时间驱动能力和事件驱动能力,即在按一定的时间周期对所有事件进行巡检扫描的同时,可以随时响应事件的中断请求。实时性要求计算机有多任务的处理能力,以便将测控任务分解为若干个并行执行的多个任务,加速程序执行速度。将变化并不显著、即使不及时做出反应也不至于造成影响或损害的事件,作为顺序执行的任务,按照一定的巡检周期有规律的执行,而把保持时
5、间很短且需要计算机及时做出反应的事件,作为中断请求源或事件触发信号,为其专门编写处理程序,保证在该事件触发时计算机可以立即响应3。(5)随着电子技术的发展,电路集成度的提高,数据采集系统的体积越来越小,可靠性越来越高,甚至出现了单片数据采集系统。(6)总线在数据采集系统中有着广泛的应用,总线技术它对数据采集系统结构的发展起着重要作用。(7)数据采集系统的适应能力。无论是大规模的生产过程采集系统,还是普通的多路信号采集系统,都可以通过选取适当的智能模块设备来构成相应规模的系统,这样的系统实现易于扩展和维护。在计算机、数据采集和控制设备正常工作的情况下,如果电源供应正常、通信线路畅通以及设备状况良
6、好时,系统可稳定可靠的长期运行。另外,采集系统和上位机之间利用数字信号传输代替模拟信号传输,可克服电磁干扰、差模和共模信号干扰等,以适应在恶劣的环境下工作4。1.3 国外研究现状1.3.1 国外研究现状:随着国外微电子技术、计数机技术、测控技术和数字通信技术的发展,目前国外数据采集技术已经较初期有了很大的发展。从近来国外公司展示的新产品可以名师资料总结-精品资料欢迎下载-名师精心整理-第 2 页,共 38 页 -.参考资料.看出,主要的发展可以概括为功能多样,体积减小和使用方便等三个方面。此外,数据采集器的特点还反映在如下几个方面:(1)它既是一台数据采集器,又是一台功能较全的机器状态分析仪,
7、不仅有常用的时域分析和频域 FFT 分析,而且还可以做倒谱、细化、包络谱和时频域分析等功能5;(2)它既是采集器,又可以兼做其它仪器来用。如法国迈威公司的MOVILOG 数据采集器,就可作为一台动平衡仪来用,它不但可以做单一平面的动平衡,还可以做六个平面的动平衡6;(3)储存量大,从低频到高频频率测量围宽,能适应机器从低速到高速的各种监测围需要;(4)可利用振动传感器或过程传感器或电量传感器等输入多种物理量,如振动加速度、位移、相位、转速、温度、压力、流量、电压、电流和功率等,形成多参数监测系统;(5)数据采集器配套的软件是以通用窗口的软件为基础,功能较强。一套软件可同时支持数种不同型号与不同
8、档次的数据采集器。(6)数据采集器已经安装了 LCD 背光显示屏,并尽量减少了操作键;元器件高度集成化,并减轻机器的重量;采用防水防撞击的密封外壳,能适应恶劣的工业环境。1.3.2 国研究现状:上世纪 80 年代末到 90 年代初,我国一些仪器厂已研制出了多种数据采集器,其中单通道的有 SP201、SC247 型,双通道的有 EG3300、YE5938 型,超小型的有 911、902 和921 型。具有采集静态信号的有SMC-9021 型,所配套的软件包基本上包括了设备维修管理和基本频谱分析两大部分,能够适应机器设备的一般状况监测和故障诊断,基本已经达到了国外数据采集器的初期水平7。但是,国数
9、据采集器与目前国外数据采集器相比,在技术上仍然存在着一定的差距,主要表现在:(1)由于受国振动等传感器水平的限制,分析频率围不宽,给一些低速的机器或轴承的诊断等带来了一定的困难;(2)由于数据采集器的存不大,数据采集器本身的信号处理功能不强,在现场只能做一些简单诊断,精密诊断需要离线到计算机上去做,现场精密诊断功能较弱;名师资料总结-精品资料欢迎下载-名师精心整理-第 3 页,共 38 页 -.参考资料.(3)设备的软件水平,仍在设备维修管理和基本频谱分析上徘徊,机器故障诊断专家系统还需完善,软件人机界面有待改进。数据采集是整个工厂自动化的最前端,测试精度、速度与实现该功能的成本是几个重要因素
10、,数据采集也正朝着这几个方向发展。高速、实时数据采集在运动控制、爆炸检测、医疗设备(如CT、核磁共振)、快速生产过程(如石油化工过程)和变电站自动化等领域都有非常重要的应用。这些行业中,对高速数据采集的需求远远超过目前实际可以实现的程度。用户的需求促进了技术的发展和新产品的出现,因此,高速数据采集仍然会有长足的发展8。1.4 论文结构安排第一章:介绍该数据采集系统的研究背景及其意义,论述了目前数据采集系统的特点以及研究现状,并给出了本文的主要工作及容安排。第二章:介绍了数据采集系统设计的总体方案。并对方案进行了进一步论证。第三章:数据采集系统硬件电路设计,详细论述了系统各个模块设计方案,包括相
11、关芯片的选择、电路连接、接口设计、电源设计等。第四章:数据采集系统的软件设计,包括各个模块的程序。第五章:总结,论述了硬件电路设计中遇到的各种问题,并对全文进行了总结。名师资料总结-精品资料欢迎下载-名师精心整理-第 4 页,共 38 页 -.参考资料.2 系统设计方案本章主要介绍了数据采集系统设计的总体方案。2.1 设计任务及要求设计一个高速数据采集系统,要求用 CPLD 作为控制器,选择高速 A/D 转换器,对某武器系统的多个弹上数据进行采集并显示,采样频率1M,分辨率 10 位,显示到小数点后一位。2.2 系统框图传统的数据采集系统,一般由信号输入部分、信号调理部分、数据采集部分、数据传
12、输部分数据显示部分组成。从传感器过来的模拟量通过调理电路后再送入AD 转换成数字量,采集到的数据再通过传输通道到单片机进行数据处理,最后显示出采样结果。在这种系统中,单片机作为主控芯片来完成对外围芯片的控制,数据采集的 AD 转换是由单片机通过软件控制的,这样势必会引起系统的频繁中断,减弱了系统的数据运算能力,使得数据采集的速度降低,单片机本身的缺点制约了整个系统的性能。为了提高数据采集系统的性能,本文设计了基于 CPLD 的高速数据采集系统,与传统采集系统相比,采用高速的 CPLD 器件作为主控芯片,可轻易实现高速、低成本、易扩展、高可靠性的数据采集,代表了现代数据采集系统的发展趋势。图 2
13、.1 系统结构框图其中信号输入部分是由传感器传来的各种模拟信号。信号调理部分由放大电路、滤波器电路构成。其主要作用是对输入信号进行放大、滤波使其电压在AD的采样电压围之。AD采样部分是将输入的模拟信号转换成数字信号。其中AD的采样电压围和位数决定了采样精度的大小。为了提高系统采集数据的频率,我们选择高速 AD,这样采集速度就可以大大提高。数据采集与传输控制电路的开发工作主要名师资料总结-精品资料欢迎下载-名师精心整理-第 5 页,共 38 页 -.参考资料.集中在 CPLD 上,在此系统中,CPLD 用于控制AD 转换和对 AD 转换之后的数据进行显示9。2.3 方案论证2.3.1 信号调理部
14、分在数据采集系统中,量化误差的引入是不可避免的。量化误差成了评价数据采集系统的一个重要指标。一般来说AD转换器的位数越长则量化噪声越小,精度越高。可是在 AD芯片的设计过程中,要想把数据转换分辨率提高一位,则AD转换器中的比较器数量必须增加一倍,其增加的成本可想而知。但是通过对信号调理电路的合理设计,可以减小引入的量化误差,这可以使整个数据采集系统的性能得到进一步的提高10。本系统中调理电路由滤波器电路构成。其主要作用是除去信号中的各种干扰成分,使输入信号的幅值尽可能接近 AD 的输入围 Vmax,获得尽可能大的信噪比,提高数据采集的精度。2.3.2 数据采样控制部分当前的数据采集系统已有很多
15、,有很多基于单片机的成熟的数据采集卡,由于单片机的频率难以做的太高,这使得其构成的系统的采集数据的频率难以提高。所以我们选择 CPLD 作为处理 CPU,此外我们选择高速 AD、高速 RAM 来采集数据,这样采集速度就可以大大提高。数据采集电路的实现也有两种方案。方案 1 是用单片机完成数据采集及控制。方案 2 是用可编程逻辑器件 CPLD 来实现。单片机的速度相对较慢,而当前武器设备电子系统对频率的要求越来越高,如在一些实时的音频,视频处理中频率可达到上百兆,这样的频率对于单片机来说是无能为力的。如果采用单片机来控制 AD 芯片和数据显示,将显著降低整个系统的工作速度。随着微电子技术的发展,
16、CPLD 器件的容量变得越来越大,速度变得越来越快,高端产品的速度已经达到几百兆11。采用 CPLD 器件来完成高速 AD 芯片的控制和数据显示,使系统的速度成倍提高。传统的系统除了单片机外还有大量的中小规模集成电路,在高速,强电磁干扰等恶劣条件下,芯片的数量越多,受到干扰的可能性就越大,造成单片机频繁出现程序跑飞,系统复位。采用 CPLD器件可减少系统受干扰的几率,显著提高系统的可靠性。该系统要求进行高速的数据采集,用普通单片机难以实现。所以,我们使用方案 2 实现数据采集电路。名师资料总结-精品资料欢迎下载-名师精心整理-第 6 页,共 38 页 -.参考资料.3 系统电路设计本章主要介绍
17、该系统的电路设计。详细论述了系统各个模块设计方案,包括相关芯片的选择、电路连接、接口设计、电源设计等。系统框图如图 3.1 所示:图 3.1 系统框图3.1 AD 转换器介绍以及电路连接AD 转换就是模数转换,顾名思义,就是把模拟信号转换成数字信号。AD 进行数据采集有两个主要过程:采样和量化。采样是指每隔 T 秒所记录的 x(t)的幅值。设 x(t)是模拟信号,将采集到的幅值用 x(kt)表示,其中 k 表示数据序列中的采样位置,k=0,1,N-1,(N 是数据序列总的采样数)。T 称为采样间隔,采样频率为 1/T(Hz)。AD 采样时必须满足采样定理。香农采样定理给出了低通型带限信号的最低
18、采样频率,即采样频率 fs 必须大于被测信号最高频率的两倍,即fs 2fmax。fs/2 称为纳奎斯特频率(Nyquist frequency)12。采样定理的出发点是从采样数据中能够完全恢复原始信号,可是在实际运用中,将连续的模拟信号转换成离散的数字信号势必会造成一定的失真和误差。特别是当信号中包含频率高于奈奎斯特频率的成分,信号将在直流和恩奎斯特频率之间名师资料总结-精品资料欢迎下载-名师精心整理-第 7 页,共 38 页 -.参考资料.畸变使得采集的信号失真。为了避免这种现象的发生,采样频率一般取信号最高频率的 3-5 倍,有时为了较好地还原波形,甚至会取信号最高频率的 10 倍13。量
19、化就是用有限长度的二进制数来逼近离散的模拟信号。由于量化的结果是把尾数按四舍五入处理,对于有 m 位、输入电压围是 Vmax的 A/D 转换器,有 0 至2m-1共 2m 个等级,每个等级的增量为=Vmax/2m-1,那么,量化的最大误差就是emax(nT)=/2。AD 转换器的位数越长则量化噪声越小,精度越高。在 AD 的位数确定的情况下,应该使输入信号的幅值尽可能接近 AD 的输入围 Vmax,获得尽可能大的信噪比,提高数据采集的精度。AD 的选择,首先看精度和速度,然后看输出是多少路,输出是怎样的,比如 SPI 或者是并行的,差分或者单端输入,输入围是多少,这些都是选 择 AD 转换器时
20、需要考虑的14。AD976 为高速、低功耗、16位模数转换器(ADC),采用 5 V 单电源供电 AD976 的吞吐速率为 100 ksps。器件均置一个逐次逼近型开关电容ADC、一个 2.5 V 部基准电压源和一个高速并行接口。最大功耗均为100 mW。该 ADC 经过工厂校准,所有线性误差均被降至最小。模拟满量程输入为10 V 的标准工业围。信噪比(SNR)和总谐波失真(THD)等交流参数,以及失调、增益和线性度等一般参数均经过全面测试。AD976 采用 ADI公司专有的 BiCMOS 工艺制造,兼有高性能双极性器件和CMOS 晶体管的优点。提供超小型 28引脚 DIP、SSOP 和 SO
21、IC三种封装15。3.1.1 封装及管脚功能 AD976/AD976A 的封装如下图所示,为窄28 脚 DIP 形式,两列管脚间距为0.3英寸。名师资料总结-精品资料欢迎下载-名师精心整理-第 8 页,共 38 页 -.参考资料.主要管脚功能如图3.2 所示:图 3.2 AD976管脚图(1)电源:2,5,14,27,28脚,分别为数字或模拟地以及电源。模拟地于数字地及模拟 5V和数组 5V之间,最好通过小磁珠再连接到一起。(2)模拟接口:1 脚,模拟信号输入端,与模拟信号之间须接一200 欧电阻 3脚,参考电压输入端,可外部输入,也可利用部2.5V 电压基准。无论以上那种情况,均须将该脚通过
22、一2.2 F电容接到 AGND1。4脚,参考缓冲输入,须通过一2.2 F 电容接到 AGND2.(3)数据接口:613和 1522分别对应 16 位数据的 D15到 D0(4)控制接口:24 脚,R/C,为读取数据/模数转换选择控制信号;25脚,CS,为片选端;26脚,BUSY,用于指示转换是否完成;23脚,BYTE,为转换结果输出高低字节选择控制端。名师资料总结-精品资料欢迎下载-名师精心整理-第 9 页,共 38 页 -.参考资料.3.1.2 工作过程及转换结果 AD976/AD976A 要开始一次转换,首先要将CS信号置低,之后 R/C信号的下降沿使得部采样/保持单元进入保持状态并开始一
23、次转换,BUSY 信号在开始一次转换时变为低,且在转换结束前保持为低。BUSY信号为高时标明转换已经结束,BUSY的上升沿可以用来所存输出数据。此时,将R/C置高,即可把转换结果输出到数据总线上,数据有效可用。BYTE 为低时,高 8 位从 D15D8输出,低 8 位从 D7D0输出,为高时相反;高8 位从 D7D0输出,低 8 位从 D15D8输出。时序如图3.3 所示:图 3.3 A/D976转化器时序图名师资料总结-精品资料欢迎下载-名师精心整理-第 10 页,共 38 页 -.参考资料.连接图如下图 3.4 所示:图 3.4 AD 转换器连接图本设计要求多路数据采集,该AD转换芯片是单
24、路输入,因此采用8 块 AD976芯片。图 3.4 中只给出了其中一条通道。3.2 CPLD 介绍及电路连接CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。相对而言规模大,结构复杂,属于大规模集成电路围。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。它具有编程灵活、集成度高、设计开发周期短、适用围宽、开发工具先进、设计制造成本低、对设计者的硬件经验要求低、标准产品无需测试、性
25、强、价格大众化等特点,可实现较大规模的电路设计,因此被广泛应用于产品的原型设计和产品生产(一般在 10,000名师资料总结-精品资料欢迎下载-名师精心整理-第 11 页,共 38 页 -.参考资料.件以下)之中。几乎所有应用中小规模通用数字集成电路的场合均可应用CPLD器件。CPLD器件已成为电子产品不可缺少的组成部分,它的设计和应用成为电子工程师必备的一种技能16。经过几十年的发展,许多公司都开发出了CPLD可编程逻辑器件。比较典型的就是Altera、Lattice、Xilinx世界三大权威公司的产品。本系统采用了由 Xilinxt推出的 XCR3128。XCR3128 CPLD 是赛灵思
26、CoolRunner CPLD系列的第三个产品。现在数字系统的一个发展趋势是在不断提高性能的同时努力降低系统功耗,而这款 XCR3128 就同时具有高性能和低功耗的特点17。图 3.5 为 20M晶振源:图3.5 20M 有源晶振源CPLD 编程接口,如图 3.6 所示:图 3.6 CPLD 编程接口3.3 放大滤波电路名师资料总结-精品资料欢迎下载-名师精心整理-第 12 页,共 38 页 -.参考资料.在数据采集系统中,模拟低通滤波器是关键的组成部分,用以滤除或衰减高频噪声的影响,提高系统的精度。在本设计中,对运放的要求有:(1)由于传感器所传递的电压或者电流在有些情况下是非常微弱的,所以
27、就需要在输入信号很微弱的情况下,仍然能很好的工作,而且产生很小的漂移。这就需要运放能在很宽的输入电压围工作,所以就应该选择具有 rail-to-rail 功能的运放。(2)具有较高的转换速度与转换精度考虑速度和精度的要求,再从性能价格比方面考虑,通常应尽量采用通用型运放,但在数据采集中的调理电路中,对运放的要求比较高,综合各种指标,认为CA3140 是非常理想的选择。这里选择了 CA3140 来组成差分放大器,兼有高电压PMOS 管和高压二极管的优点,都集成在单独的芯片上,输入电路PMOS提供非常高的阻抗,可达到T级,还具有自身补偿能力来达到稳定的放大增益,输出部分含有自身保护电路来保护由于负
28、载短路造成的损害,非常适合此电路设计。操作电源电压从4V至36V(无论单或双电源),它结合了压电 PMOS晶体管工艺和高电压双授晶体管的优点.(互补对称金属氧化半导体)卓越性能的运放18。图3.7 CA3140封转及引脚图引脚功能:1:偏置(调零端)2:反相输入端 3:同相输入端 4:电源-5:偏置(调零端)6:输出 7:电源 8:选通端名师资料总结-精品资料欢迎下载-名师精心整理-第 13 页,共 38 页 -.参考资料.电路连接如下图 3.8 所示:图3.8 滤波电路连接图滤波网络的电阻R和电容 C确定特征频率 f0的值。C的容量一般低于 1F,所以取C=0.1F,根据RC21f0可以得到
29、6-60100.1101.121f21CR=1.45(式3.1)根据2.8,531upAAQup可以求得。当 Aup=3时,Q 将趋于无穷大,意味着该LPF将产生自激现象,因此电路参数必须满足Aup3。根据集成运放两个输入端外接电阻的对称条件及Aup=1+Rf/R1=2.8,R1/Rf=2R 可以解出 R1=3.11R,Rf=5.6R,带入前面求得的 R 值后,可以求得 R1=4.5,Rf=8.12。3.4 电源供电电路电源是一个控制系统的动力源,对于一个系统来说它就像是人体的心脏一样,有着至关重要的作用。一个好的电源电路可以大幅提高其相应系统的性能。系统中选用的芯片共需要2 种大小不同的供电
30、电源,分别为2.5V、3.3V。数字电路设计名师资料总结-精品资料欢迎下载-名师精心整理-第 14 页,共 38 页 -.参考资料.部分采用 TPS70358电源转换芯片。在现代通讯设备中,容量的增加、功能的扩展等都造成电源功率大大增加,EMI、防干扰、防止浪涌等其它问题也随之出现。一个良好的产品在设计之初,就必须从整体上考虑电源的EMI、防干扰、浪涌、瞬态保护及散热等重要因素,因此电源设计是很重要的一个环节19。在实际设计中,设备的整体供电大多采用开关电源;而相对于每一块电路板或每一片重要芯片(如FPGA、CPLD)的供电则需要电压调节器,它主要包含开关型、并联型和线性调节器。开关调节器的效
31、率较高,但其本身具有一定的开关噪声,从而会从电源的输入端产生差模与共模干扰信号。线性/并联型调节器的低噪声和简单性使它相对于开关调节器更有吸引力。最简单的电压调节器是并联型调节器,它通过调节流过电阻的电流,使输入电压下降到一个稳定的输出电平。线性调节器的输入电流接近于输出电流,它的效率(输出功率除以输入功率)接近于输出/输入电压比。因此,压差是一个非常重要的性能,因为更低的压差意味着更高的效率。LDO(Low Dropout)线性稳压器的低压差特性有利于改善电路的总体效率,本文采用的就是 LDO 线性稳压器20。原理结构如下图3.9 所示:图 3.9 LDO 线性稳压器原理结构图 Q1 采用的
32、是 PMOS管,好象在电路中串上一个低值的电阻。流过Q1 的电流与负载基本一样,Q1 是个压控元件,静态电流非常小。当Vo下降时,通过控制器增加Vsg,使Q1 的电流增大,至使 Vo上升;当 Vo上升时,通过控制器减少 Vsg,使Q1 电流减少,至使 Vo下名师资料总结-精品资料欢迎下载-名师精心整理-第 15 页,共 38 页 -.参考资料.降,从而达到稳定Vo值。TPS703xx系列是 TI 公司专门为 DSP、ASIC和 FPGA 等芯片供电而设计的LDO线性稳压器。它提供双路独立稳压输出,且具备电压监测复位(SVS)、手动复位、使能控制以及可编程上电顺序等功能,特别适用于 DSP芯片的
33、供电。其原理结构如图 3.8 所示21。TPS703xx系列的主要特性如下:双路独立稳压输出;可选择的上电顺序;第一路稳压输出电流达1A,第二路稳压输出电流可达2A;快速的瞬态反应;120ms的上电延迟;第一路稳压输出的 电源准备好 (Power Good)指示;极低的静态电流(典型值为185 A);待机状态的输入电流仅1 A;低噪声输出,没有旁路滤波电容时VRMS 为 78 V;快速输出电容放电功能;两路手动复位输入;2%精确度的过载和;过热监测;极低输入电压时锁定输出功能(UVLO);过热保护功能。TPS70358是新一代的集成电路稳压器,是一个自耗很低的微型片上系统(SoC),具有极低的
34、自有噪音和较高的电源纹波抑制PSRR(Power supply ripple rejection)。此外,其小封装尺寸以及电压监测和复位延迟等功能,使得CPLD 的供电设计变得更简单和方便,实际使用效果也不错,满足CPLD 的供电要求22。电路连接图如图3.10 所示:名师资料总结-精品资料欢迎下载-名师精心整理-第 16 页,共 38 页 -.参考资料.图 3.10 TPS70358 连接图3.5 显示电路系统中使用的显示器主要有发光二极管显示器,简称LED(Light Emitting Diode)。3.5.1 LED显示器结构原理通常使用 7 段 LED构成字型“8”,另外,还有一个小数
35、点发光二级管,以显示数字,符号以及小数点。这种显示器有共阴极和共阳极两种接法,如图3.10 所示。发光二级管的阳极连接在一起的(公共端K0)称为共阳极显示器,阴极连接在一起的(公共端K0)称为共阴极显示器。一位显示器由8 个发光二极管组成,其中,7 个发光二极管构成字型“8”的各个笔画(段)a 到 g,另外一个小数点为dp 发光二级管。当在某段发光二极管上施加一定的正向电压时,该段笔划即亮;不加电压则暗。为了保护各段LED不被损坏,须外加限流电阻23。以共阴极 LED为例,如图 3.11 所示,各 LED公共阴极 K0接地。若向各控制端a,b,g,dp 依次送入 11100001信号,则该显示
36、器显示“7.”字型。名师资料总结-精品资料欢迎下载-名师精心整理-第 17 页,共 38 页 -.参考资料.图 3.11 LED 七段显示器3.5.2 LED显示器显示方式LED显示器有静态显示和动态显示两种方式。LED静态显示方式:静态显示就是当显示器显示某个字符时,相应的段(发光二级管)恒定的导通或截止,直到显示另一个字符为止。例如,7 段显示器的 a,b,c 段恒定导通,其余段和小数点恒定截止时显示7;当显示字符 8 时,显示器的a,b,c,d,e,f,g 段恒定导通,dp 截止。LED显示器工作于静态显示方式时,各位的共阴极(公共端K0)接地;若为共阳极(公共端 K0),则接+5V电源
37、。每位的段选线(a 到 dp)分别与一个 8 位锁存器的输出口相连,显示器中的各位相互独立,而且各位的显示字符一经确定,相应的所存的输出将维持不变。正因为如此,静态显示器的亮度较高。这种显示方式编程容易,管理也较简单,但占用的I/O 口线资源较多。因此,在显示位数较多的情况下,一般采用动态显示方式。LED 动态显示方式:在多位7 段LED 显示中,为了简化电路,降低成本,则将所有位的段选线并联在一起,刚好由8 个I/O 口来控制 8 个段。而公共端(共阳极/共阴极)则分别由相应的 I/O 口控制,以实现各个位的分时选通。图3.12所示为 6位共阴极LED 动态显示接口电路原理图24。名师资料总
38、结-精品资料欢迎下载-名师精心整理-第 18 页,共 38 页 -.参考资料.图3.12 4 位共阴极 LED 动态显示接口电路由于所有的段选线并联到同一个I/O,由这个 I/O 口来控制,因此,若是所有的4 位7 段LED 都选通的话,4 位7 段LED 将会显示相同的字符。要使各个位的7 段LED 显示不同的字符,就必须采用动态扫描方法来轮流点亮每一位7 段LED,即在每一瞬间只选通一位7 段LED 进行显示单独的字符。在此段点亮时间,段选控制 I/O 口输出要显示的相应字符的段选码,而位选控制I/O 口则输出位选信号,向要显示的位送出选通电平(共阴极则送出低电平,共阳极则送出高电平),使
39、得该位显示相应字符。这样将四位7 段LED 轮流去点亮,使得每位分时显示该位应显示的字符。由于人眼的视觉暂留时间为0.1 秒,当每位显示的间隔未超过 33ms 时,并在显示时保持直到下一位显示,则由于人眼的视觉暂留效果眼睛看上去就像是 4 位7 段LED 都在点亮。设计时,要注意每位显示的间隔时间,由于一位 7 段LED 的熄灭时间不能超过 100ms,也就是说点亮其它位所用的时间不能超过 100ms,这样当有 N 位的7 段LED 用来显示时,每一位间隔的时间t 就必须符合下面的式子:t 100ms/(N-1)比如,现在使用 4 位,也就是 N 4,则由式子可以算出 t 33ms,就是每一位
40、的间隔时间不能超过 33ms。当然时间可以也设得短一些,比如5ms 或1ms 也可以25。名师资料总结-精品资料欢迎下载-名师精心整理-第 19 页,共 38 页 -.参考资料.显示电路连接图如图 3.13 所示:图 3.13 显示电路连接图7406 是反相驱动器(30V高电压,OC门),这是因为 CPLD 的 I/O 口正逻辑输出的位控与共阴极LED要求的低电平点亮正好相反,即当CPLD 的 I/O 口位控先输出高电平时,点亮一位LED。7407是同相 OC门,作段选码驱动器。名师资料总结-精品资料欢迎下载-名师精心整理-第 20 页,共 38 页 -.参考资料.4 软件实现本章节介绍了在软
41、件设计中所使用的编程语言和开发软件,给出了部分模块的程序代码。4.1 硬件描述语言硬件描述语言是实现 EDA 的编程语言,目前,使用最广泛的硬件描述语言是VHDL 和 VerilogHDL。(1)VHDL VHDL 是由美国国防部于 20 世纪 80 年代提出的一种标准,其核心思想是用文字和语言的方式记录下完整的电路设计,当看到这种语言时,就能看到该语言对应的电路设计。很快的,VHDL 被 IEEE 所承认,成为了工业界的标准。随着时间的推移,VHDL 的标准也得到不断的修正和更新26。与其它硬件描述语言相比,VHDL 具有良好的可读性、可移植性,对设计的描述具有相对独立性,拥有更强的行为描述
42、能力,支持层次化设计,具有多层次描述系统硬件功能的能力,具有支持大规模设计的分解和已有设计的再利用功能,从而决定了它成为系统设计领域最佳的硬件描述语言。VHDL 拥有丰富的仿真语句和库函数,使得在任何大系统的设计早期就能检查设计系统的功能可行性,随时可对设计进行时序和功能仿真。可以利用EDA 工具进行逻辑综合和优化,并自动将 VHDL 转化为门级网表27。(2)Verilog HDL Verilog HDL 是在 C 语言的基础上发展起来的,语法和 C 语言极为相似。该硬件描述语言由 GDA(Gateway DesignAutomation)公司所创造,但并没公开分表,后来,Cadence 公
43、司于 1989 年收购了 GDA 公司,Verilog HDL 理所当然的成为了Cadence 公 司的 专 利。后 来,Verilog HDL 被IEEE 收录 和标准 化,即IEEE1364-1995,越来越多公司和设计人员开始使用 Verilog HDL。Verilog HDL 简单易学,特别对于学过 C 语言或有 C 语言开发经验的人,一般只需花很短时间就能学习和熟悉它,不过要想熟练运用它,则需要经常编写代码和做实验,最好能做几个实际的项目,通过实际项目开发,可以让 FPGA 开发人员进一步了解和精通Verilog HDL28。名师资料总结-精品资料欢迎下载-名师精心整理-第 21 页
44、,共 38 页 -.参考资料.观察一下两者的结构,我们可以发现 Verilog HDL 语言的系统抽象能力稍逊于 VHDL,而对门级开关电路的描述能力则优于 VHDL。VHDL 的书写的规则比Verilog HDL 烦琐一些,换句话说,VHDL 格式很固定,语法更严谨,对于 Verilog HDL,其语法的自由度较高。本设计中采用 VHDL 对 CPLD 进行逻辑实现29。VHDL 进行工程设计的优点是多方面的,具体如下:(1)与其他硬件描述语言相比,VHDL 具有更强的行为描述能力。强大的行为描述能力是避开具体的器件结构,从逻辑行为上描述和设计大规模电子系统的重要保证。就目前流行的 EDA
45、工具和 VHDL 综合器而言,将基于抽象的行为描述风格的VHDL程序综合成为具体的FPGA 和 CPLD 等目标器件的网表文件已不成问题,只是在综合与效率上略有差异。(2)VHDL具有丰富的仿真语句和库函数。使得在任何大系统的设计早期,就能查检系统的功能可行性,随时针对系统进行仿真模拟,是设计者对整个工程的结构和功能可行性做出判断。(3)VHDL语句的行为描述能力和程序结构,决定了它具有支持大规模设计的分解和已有设计的再利用功能。高效,高速完成符合市场需求的大规模系统设计必须有人甚至多个开发组共同进行工作才能实现。VHDL中设计实体的概念,程序包的概念,设计库的概念为设计的分解和并行工作提供了
46、有利的支持。(4)用 VHDL 万恒一个确定的设计,可以利用 EDA工具进行逻辑综合和优化,并自动把 VHDL 描述设计转变成门级网表(根据不同的实现芯片)。这种方式突破了门级设计的瓶颈,极大的减少了电路设计的时间和可能发生的错误,降低了开发成本。利用 EDA工具的逻辑优化功能,可以自动的把一个综合后设计变成一个更小,更高速的电路系统、反过来,设计者还可以容易的从综合和优化的电路获得设计信息,返回去修改 VHDL 设计描述,使之更加完善。(5)VHDL对设计的描述具有相对独立性。设计者可以不懂硬件的结构,也不必管最终设计的目标器件是什么,而进行独立的设计。正因为VHDL的硬件描述与具体的工艺技
47、术和硬件结构无关,所以VHDL设计程序的硬件实现目标器件有广阔的选择围,其中包括各种系列的CPLD,FPGA 以及各种门阵列器件。(6)VHDL具有类属描述语句和子程序调用等功能,对于完成的设计,在不改变源程序的条件下,只需要改变类属参量或函数,就能轻易的改变设计的规模和结构名师资料总结-精品资料欢迎下载-名师精心整理-第 22 页,共 38 页 -.参考资料.30。系统的流程图如下图4.1 所示:否是否是是否图 4.1 系统流程图开始是 否 开始 AD 转换?AD 转换开始AD 转换结束?CPLD 读取转换结果显示结果进 行 下一次 AD转换?结束调理线路传感器输入信号名师资料总结-精品资料
48、欢迎下载-名师精心整理-第 23 页,共 38 页 -.参考资料.4.2 ISE简要介绍 Xilinx是全球领先的可编程逻辑完整解决方案的供应商,研发、制造并销售应用围广泛的高级集成电路、软件设计工具以及定义系统级功能的IP(Intellectual Property)核,长期以来一直推动着FPGA 和 CPLD 技术的发展。Xilinx的开发工具也在不断地升级,由早期的Foundation 系列逐步发展到目前的ISE 9.1i系列,集成了 FPGA 和 CPLD 开发需要的所有功能,其主要特点有:(1)包含了 Xilinx新型 SmartCompile 技术,可以将实现时间缩减2.5 倍,能
49、在最短的时间提供最高的性能,提供了一个功能强大的设计收敛环境;(2)全面支持 Virtex-5系列器件(业界首款65nm FPGA);(3)集成式的时序收敛环境有助于快速、轻松地识别FPGA 设计的瓶颈;(4)可以节省一个或多个速度等级的成本,并可在逻辑设计中实现最低的总成本。Foundation Series ISE具有界面友好、操作简单的特点,再加上Xilinx的FPGA 和 CPLD 芯片占有很大的市场,使其成为非常通用的FPGA 和 CPLD 工具软件。ISE 作为高效的 EDA设计工具集合,与第三方软件扬长补短,使软件功能越来越强大,为用户提供了更加丰富的Xilinx平台。ISE 的
50、主要功能包括设计输入、综合、仿真、实现和下载,涵盖了 FPGA 和 CPLD开发的全过程,从功能上讲,其工作流程无需借助任何第三方EDA软件。设计输入:ISE提供的设计输入工具包括用于HDL 代码输入和查看报告的 ISE文本编辑器(The ISE Text Editor),用于原理图编辑的工具 ECS(The Engineering Capture System),用于生成 IP Core的Core Generator,用于状态机设计的 StateCAD以及用于约束文件编辑的 Constraint Editor等。?综合:ISE的综合工具不但包含了 Xilinx自身提供的综合工具 XST,同时