《毕业设计(论文)开题报告-电子抢答器的仿真设计(11页).doc》由会员分享,可在线阅读,更多相关《毕业设计(论文)开题报告-电子抢答器的仿真设计(11页).doc(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、-毕业设计(论文)开题报告-电子抢答器的仿真设计-第 10 页黑龙江大学本科生毕业论文(设计)开题报告学 院电子工程学院专 业集成电路设计与集成系统姓 名学 号20103687报告日期 2013年11月 10 日论文(设计)题目电子抢答器的仿真设计指导教师卜丹论文(设计)起止时间 2013年11月10日至 2014年5月15日(共14周)一、论文(设计)研究背景与意义当今社会竞争日益激烈,在经济和科技高速发展的今天,人才更是已经成为社会最重要的竞争资源之。人才选拔愈加频繁,竞争也日益激烈。为了减少人们的主观判断误差,便于监督和管理,维持选拔的公平公正,需要设计出性能稳定可靠、成本低、技术先进的
2、电子抢答器。目前,形式多样的抢答器已广泛应用于电视台、商业机构、学校及企事业单位,同时也为各种竞赛增添了公平性、娱乐性和刺激性。抢答器这一产品已经成为当今社会不可缺少的设备,在国内外应用较为广泛。在各种竞赛和抢答场合中它能迅速客观的分辨出最先做出判断和选择的选手。而它的发展也较为迅速,从最早的仅具有抢答锁定功能的电路发展到现在具有定时、自动复位或手动复位、报警、显示屏等多种功能合并的新技术,这些足以说明其发展的速度是多么快速。抢答器适用于各类知识竞赛,文娱活动和综艺节目,在电视中的各种知识竞赛上的表现更是尤为抢眼。抢答器除了可以把各种抢答违规,抢答时限显示在仪器板上还可以外接电子屏幕,将选手的
3、资料和信息以最直观的方式传递给现场的观众,活跃现场气氛,也便于管理和监督,同时也让大家切实的感受到公平公正的竞技氛围。二、论文(设计)的主要内容本文设计一个电子抢答器 :以Verilog语言为基础编写完成一个抢答组数为4组,能同时完成4组抢答,抢答时间为30s的抢答器。抢答器要求基本实现抢答信号鉴别、计时、记分、犯规模式和超时报警等功能。1、查阅文献,掌握电子抢答器的发展历史,应用领域以及发展的背景。2、完成电子抢答器的原理框图设计和逻辑框图设计。3、依据电子抢答器要实现的功能进行程序的编写。4、对各个模块进行编译、仿真验证和调试。5、整理数据,撰写论文三、论文(设计)的工作原理及重点、难点工
4、作原理:软件设计主要采用Verilog语言进行设计,设计中采用层次化和模块化的思想,即顶层模块只有一个控制抢答器的主状态,然后分别用子模块实现数码管显示,成绩的处理以及警报的处理。图1 电子抢答器的逻辑框图主控电路:该模块接收主持人发送的复位信号,并接收参赛选手输入的抢答信号,当复位结束后,该模块准备接收抢答信号,当接收到第一组抢答信号后,锁存该组信号,不再接收其他各路输入信号,即只接收最先输入的抢答信号。计时电路:该模块显示抢答倒计时信息,以确保抢者答在预定时间内完成抢答,否则取消该次抢答。当该模块接收到主电路输出的倒计时使能信号后开始倒计时。报警电路:该模块主要用于响应当没有按开始按钮之前
5、的违规抢答信号,当出现这个信号时将这个信号传达到主控电路发出报警。记分电路:该模块用于显示各抢答选手的比赛成绩,每个抢答选手对应一个数码管,显示该组当前的成绩。当选手抢答结束后,如果回答问题正确,则主持人点击“加分”:按钮,给该组选手加分,如果回答问题错误,可点击“减分”按钮,给该组选手减分,为防止分数出现负值,可在初始时给每个选手设置一定的初始分数重点:实现抢答器的基本功能时,逻辑顺序要清晰明确,结果分析要准确无误,要将最后的结果误差降到最低。难点:在实现抢答器的基本功能时,在逻辑关系上要有优先的级别区分,结果分析要明确。四、论文(设计)的进度安排1. 2013.11.1-2013.11.1
6、0:撰写开题报告,准备论文开题。2. 2013.11.11-2013.11.17:对论文进行基本框架的构建和整体的布局。3. 2013.11.18-2013.11.24:对电子抢答器实现的功能进行逻辑上的顺序设计。4. 2013.11.25-2013.12.22:对电子抢答器实现的功能进行具体的编程设计。5. 2013.12.23-2013.4.7:对各个模块进行调试和仿真验证。6. 2013.4.8-2014.4.22:整理数据,查阅文献,对论文做最后的调整和检查。7. 2014.4.23-2014.5.7:撰写论文,准备答辩。五、参考文献1 John D, Kraus Ronald J.
7、Antennas: For All applicationsM. Bejing: publishing House of Electronics Industry, 20022 Xilinx Corporation. Spartan-3 FPGA Family:Complete Data SheetR, 20053 C.Granet,Profile options for Feed Horn DesignC. Granet.C Microwave Conference. Sydney,20004 崔本亮、张雷.八位竞赛抢答电子系统电路分析与设计J.现代电子技术,2009(20).5 王虎林、宁
8、雪丽.一种数字式竞赛抢答器的设计J.电脑开发与应用,2010(01)6 孙长伟、王艳春.基于EDA技术的智能抢答器的设计,科技创新导报,2011(01)7 赵明富、田泽正.多路数显抢答器J.电气自动化,2001(03)8 龚江涛.基于CPLD的4路抢答器设计J.苏州市职业大学学报,还有记分电路可实现自动进位功能,2010(04)六、指导教师意见 指导教师签字: 年 月 日七、答辩小组意见 组长签字: 年 月 日毕业论文(设计)中期检查学生总结(包括完成情况、重点、难点解决情况、论文写作情况)指导教师意见(针对中期检查)毕业论文互审环节审核情况一、指导教师答辩意见 指导教师签字: 年 月 日 二、互审教师答辩意见审核教师签字: 年 月 日附录:导师与学生见面情况记录(记录见面的时间、地点及交流的主要问题)