数字电子技术基础习题及答案41961(6页).doc

上传人:1595****071 文档编号:37079235 上传时间:2022-08-30 格式:DOC 页数:6 大小:270KB
返回 下载 相关 举报
数字电子技术基础习题及答案41961(6页).doc_第1页
第1页 / 共6页
数字电子技术基础习题及答案41961(6页).doc_第2页
第2页 / 共6页
点击查看更多>>
资源描述

《数字电子技术基础习题及答案41961(6页).doc》由会员分享,可在线阅读,更多相关《数字电子技术基础习题及答案41961(6页).doc(6页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、-数字电子技术基础习题及答案41961-第 6 页 数字电子技术基础考题一、填空题:(每空3分,共15分)1逻辑函数有四种表示方法,它们分别是( 真值表 )、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。2将2004个“1”异或起来得到的结果是( 0 )。3由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。4TTL器件输入脚悬空相当于输入( 高 )电平。5基本逻辑运算有: (and )、( not )和( or )运算。6采用四位比较器对两个四位数比较时,先比较( 最高 )位。7触发器按动作特点可分为基本型、(同步型 )、( 主从型 )和边沿型;8如果要把一宽脉冲变换为窄脉

2、冲应采用 ( 积分型单稳态 ) 触发器9目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和( CMOS )电路。10施密特触发器有( 2)个稳定状态.,多谐振荡器有( 0 )个稳定状态。11数字系统按组成方式可分为 功能扩展电路、功能综合电路 两种;12两二进制数相加时,不考虑低位的进位信号是 ( 半 ) 加器。13不仅考虑两个_本位_相加,而且还考虑来自_低位进位_相加的运算电路,称为全加器。14时序逻辑电路的输出不仅和_该时刻输入变量的取值_有关,而且还与_电路原来的状态_有关。15计数器按CP脉冲的输入方式可分为_同步计数器和_异步计数器_。16触发器根据逻辑

3、功能的不同,可分为_rs_、_jk_、_t_、_d_、_等。17根据不同需要,在集成计数器芯片的基础上,通过采用_反馈归零法_、_预置数法_、_进位输出置最小数法_等方法可以实现任意进制的技术器。184. 一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。20 把JK触发器改成T触发器的方法是 j=k=t 。21N个触发器组成的计数器最多可以组成 2n 进制的计数器。22基本RS触发器的约束条件是 rs=0 。23对于JK触发器,若,则可完成 T 触发器的逻辑功能;若,则可完成 D 触发器的逻辑功能。二数制

4、转换(5分):1、()()()2、()()()3、()()( )4、()原码()反码=( )补码5、()原码()反码=( )补码三函数化简题:(5分)1、化简等式,给定约束条件为:2 用卡诺图化简函数为最简单的与或式(画图)。四分析题(30分)1、分析如图所示组合逻辑电路的功能。2试分析如图3所示的组合逻辑电路。 (15分)1). 写出输出逻辑表达式;2). 化为最简与或式;A B C Y1Y20 0 0000 0 1100 1 0100 1 1011 0 0101 0 1 011 1 0011 1 1113). 列出真值表;4). 说明逻辑功能。化简为全加器3. 七、分析如下时序电路的逻辑功

5、能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。()3. )据逻辑图写出电路的驱动方程:) 求出状态方程:) 写出输出方程:C) 列出状态转换表或状态转换图或时序图:5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。 CP Q3 Q2 Q1 Q0 等效十进制数 C 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 015 1 1 1 1 15 016 0 0 0 0 0 0474161组成的电路如题37图所示,分析电路,并回答以

6、下问题 (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。(74161的功能见表) 题37图wu设计题:(30分)1要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。(14分)七(10分)试说明如图 5所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和U T ,并画出其输出波形。 (10分) 图5答案:一填空题1 真值表、逻辑图、逻辑表达式、卡诺图;20;3施密特触发器、单稳态触发器4高5与 、或 、非6最高7同步型 、主从

7、型 ;8积分型单稳态9TTL 、 CMOS ;10两、0 ;11功能扩展电路、功能综合电路 ;12半 13本位(低位),低位进位14该时刻输入变量的取值,该时刻电路所处的状态15同步计数器,异步计数器16RS触发器 ,T触发器 ,JK触发器 ,T触发器,D触发器17反馈归零法,预置数法,进位输出置最小数法18两 , 一 19多谐振荡器 20J=K=T212n22RS=0二数制转换():1、()()()2、()()()3、()()( )4、()原码()反码=( )补码5、()原码()反码=( )补码三化简题: :1、利用摩根定律证明公式=+=BABABABA反演律(摩根定律):2、画出卡诺图化简

8、得 四分析题20分)11、写出表达式2、画出真值表 非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过2 (1)逻辑表达式(2)最简与或式:(3) 真值表A B C Y1Y20 0 0000 0 1100 1 0100 1 1011 0 0101 0 1 011 1 0011 1 111(4)逻辑功能为:全加器。3. )据逻辑图写出电路的驱动方程:) 求出状态方程:) 写出输出方程:C) 列出状态转换表或状态转换图或时序图:5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是一个十六进制记数器,

9、C端的输出就是进位。 CP Q3 Q2 Q1 Q0 等效十进制数 C 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 015 1 1 1 1 15 016 0 0 0 0 0 0解:(1)状态转换表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn+10000000010001001000100011001101000100010101010110011001110111100010001001100110101010101110110000状态转换图:000000010010001101000101011001111000100110101011Q3Q2Q1Q0(2)功能:11进制计数器。从0000开始计数,当Q3Q2Q1Q0 为1011时,通过与非门异步清零,完成一个计数周期。五设计题:1.1、画出真值表2写出表达式3画出逻辑图2.解:根据题意,得状态转换图如下:所以:能自启动。因为:七, , ,波形如图5 所示 图 5

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 单元课程

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁