《数字频率计课程设计(10页).doc》由会员分享,可在线阅读,更多相关《数字频率计课程设计(10页).doc(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、-数字频率计课程设计-第 9 页电气与自动化工程学院课程技术报告课程名称 数字电子技术 课题名称 简易数字频率计电路设计 学 院 电气与自动化工程学院 专 业 自 动 化 学 号 学生姓名 提交日期 2016年7月5日 课程设计任务书一、任务说明简易数字频率计电路设计设计要求:设计并制作一种用于频率测量的数字频率计电路,技术指标如下:(1)频率测量范围:1010kHZ,显示位数:4位(2)输入电压幅度:300mV3V,输入信号波形:任意周期信号(3)手动清零(4)测量误差最大为1(3)电源:5V时 间: 2016 年 7 月 5 日 二、目录1 总体方案框图设计12 单元电路设计及参数计算22
2、.1时基电路22.2放大整形电路42.3逻辑控制电路52.4计数器62.5锁存器72.6译码电路83 仿真94 设计小结104.1 设计任务完成情况114.2 问题及改进124.3 心得体会135 参考书目14三、正文1 总体方案框图设计数字频率计的主要功能是测量周期信号的频率。频率是单位时间( 1S )内信号发生周期变化的次数。如果我们能在给定的 1S 时间内对信号波形计数,并将计数结果显示出来,就能读取被测信号的频率。数字频率计首先必须获得相对稳定与准确的时间,同时将被测信号转换成幅度与波形均能被数字电路识别的脉冲信号,然后通过计数器计算这一段时间间隔内的脉冲个数,将其换算后显示出来。这就
3、是数字频率计的基本原理。信号的频率就是信号在单位时间内所产生的脉冲个数,其表达式为f=N/T,其中f为被测信号的频率,N为计数器所累计的脉冲个数,T为产生N个脉冲所需的时间。计数器所记录的结果,就是被测信号的频率。如在1s内记录1000个脉冲,则被测信号的频率为1000HZ。测量频率的基本方法有三种:直接测量法,直接和间接测量相结合的方法和多周期同步测量.直接测量法最简单,但测量误差较大;后两种方法测量精度虽高,但电路复杂,为简便起见,采用直接测量法.交流电信号或脉冲信号的频率是指单位时间内产生的电振动的次数或脉冲个数。用数学模型可表示为:f=Error! No bookmark name g
4、iven.式中f为频率。N为电振动次数或脉冲数。T为产生N次电振动或脉冲所需要的时间。第一步把各种被测信号通过放大整形电路,使其成为规矩的数字信号实现频率测量的另一必备环节是时基电路。时基电路就是产生时间标准信号的电路装置。通常要求精确稳定,所以采用1MHz或5MHz石英晶体振荡器做成标准时间信号发生器。一般计数器则采用十位计数器,N进制的计数器也就是N分频器,其N进位信号也可作为N分频信号。如图1.1所示为数字频率计系统原理总框图,被测量信号经过放大与整形电路传入十进制计数器,变成矩形波信号,此时数字频率计与被测信号的频率相同,时基电路提供标准时间基准信号,此时利用所获得的基准信号来触发控制
5、电路,进而得到一定宽度的闸门信号,计数时1S内,闸门开通,被测量的脉冲信号通过闸门,其计数器开始计数,当1s至1.25S闸门关闭,停止计数,所得的数字N就是其频率.逻辑控制电路数码显示器译码器锁存器计数器闸门电路放大与整形电路时基电路VX图1.1数字频率计系统原理方框图 逻辑控制电路的一个重要的作用是在每次采样后还要封锁主控门和时基信号输入,使图1.2 逻辑控制电路计数器显示的数字停留一段时间,以便观测和读取数据。简而言之,控制电路就是通过循环打开主控门计数,关上主控门显示,然后清零,这个过程来完成频率的计数。控制电路如图.b所示.2 单元电路设计及参数计算2.1时基电路用于获得稳定的时间基准
6、信号,以此来控制主控门的开启时间,电路见图2.1. 图2.1 时基电路 本设计中采取用555定时器组成的多谐振荡器如图2.1所示。接通电源后,电容被充电,当上升到时,使为低电平,同时放电三极管T导通,此时电容C通过和T放电,下降。当下降到时,翻转为高电平。电容器C放电所需的时间为当放电结束时,T截止,将通过、向电容C充电,由上升到所需的时间为当上升到时,电路又翻转为低电平。如此周而复始,于是在电路的输出端就得到一个周期性的矩形波。其振荡频率为2.2放大整形电路由于输入的信号可以是正弦波,方波,三角波。而后面的闸门或计数电路要求被测信号为方波,所以需要设计一个整形电路则在测量的时候,首先通过整形
7、电路将正弦波或者三角波转化成方波。对信号的放大功能由三极管构成放大电路来实现,对信号整形的功能由施密特触发器来实现。施密特触发器电路是一种特殊的数字器件,一般的数字电路器件当输入起过一定的阈值,其输出一种状态,当输入小于这个阈值时,转变为另一个状态,而施密特触发器不是单一的阈值,而是两个阈值,一个是高电平的阈值,输入从低电平向高电平变化时,仅当大于这个阈值时才为高电平,而从高电平向低电平变化时即使小于这个阈值,其仍看成为高电平,输出状态不这;低电平阈值具有相同的特点。为保证测量精度,在整形电路的输入端加一前置放大器。对幅值较低的被测信号经放大后再送入整形器整形。如图2.2为放大整形电路原理图。
8、此电路采用晶体管3DG100与74LS00等组成,其中3DG100为放大器,可对周期信号进行放大再传入整形器中对信号进行整形。2.2放大整形电路2.3逻辑控制电路控制电路需要控制几个模块。包括计数电路,锁存电路,和译码显示电路。通过产生控制信号控制所要控制的模块,同时会产生清零信号和锁存信号,使显示器显示的测量结果稳定.辑控制电路的作用主要是控制主控门的开启和关闭,同时也控制整机逻辑关系。本次设计采用74LS123N组成逻辑控制电路,先启动脉冲置成1,其余触发器置成0,此时时基电路传入脉冲,控制电路开始工作。被测信号通过闸门进入计数电路,于是计数器译码器开始计数,记下所测信号频率值。当控制电路
9、转为其他状态时,闸门关闭,计数器停止工作,数码管继续显示所测频率值。直到有一次循环,计数器清零,数码管显示消失,到此为止,频率计完成一次测量。脉冲信号可由两个单稳态触发器74LS123N产生,它们的脉冲宽度由电路的时间常数决定。由74LS123N的功能得出,当1、触发脉冲从1A端输入时,在触发脉冲的负跳变作用下,输出端可获得一负脉冲,其波形关系正好满足图1.2所示的波形和的要求,手动复位开关S按下时,计数器清零。逻辑控制电路如图2.2所示: 逻辑控制电路图2.32.4计数器为了提高计数速度,可采用同步计数器。采用4个74LS90D二-五-十进制计数器,该芯片无需额外的元器件就可实现十进制计数,
10、所以首选。计数器依次从个位开始计数,向上为发出进位信号而是高位开始计数。其特点是计数脉冲作为时钟信号同时接于各位触发器的时钟脉冲输入端,在每次时钟脉冲沿到来之前,根据当前计数器状态,利用逻辑控制电路,准备好适当的条件。当计数脉冲沿到来时,所有应翻转的触发器同时翻转,同时也使用所有应保持原状的触发器不该变状态。被测信号经整形后变为脉冲信号(矩形波或者方波),送入闸门电路,等待时基信号的到来。时基信号由石英晶体多谐振荡器电路产生,经整形分频后,产生一个标准的时基信号,作为闸门开通的基准时间。被测信号通过闸门,作为计数器的时钟信号,计数器即开始记录时钟的个数,这样就达到了测量频率的目的.由于频率计的
11、测量范围19999Hz,因此采用十进制计数器74LS90D,它不仅可用于对脉冲进行计数,还可用于分频;此电路则需分频,N位进制计数器就是N分频器。被测信号由闸门开通送入计数器,记录所测信号频率值传入译码显示电路中,显示器显示测得频率值;待闸门关闭,计数器停止工作;电路则继续工作进行下次循环,计数器清零,显示器数值消失,频率计完成一次测量。数字频率计测周期基本原理如图2.3所示2.4数字频率计测周期基本原理图当被测信号的频率较低时,采用直接测频方法由量程误差一起的测量误差太大,为了提高测低频时的准确度,应先测周期,然后计算。被测信号经过放大整形电路变成方波,加到门控电路产生闸门信号,如,则闸门打
12、开的时间也为10ms,在此期间内,周期为的标准脉冲通过闸门进入计数器计数。若。则计数器记得的脉冲数=10000个。若以毫秒为单位,则显示器上的读数为10.000。 以上分析可见,频率计测周期的基本原理正好与测频相反,即被测信号用来控制闸门电路的开通与关闭,标准时基信号作为计数脉冲。2.5锁存器锁存器是构成各种时序电路的存储单元电路,其具有0和1两种稳定状态,一旦状态被确定,就能自行保持,锁存器是一种脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。在确定的时间内(1s),计数器的计数结果必须经锁定后才能获得稳定的显示值.锁存器的作用通过触发脉冲控制.将测得的数据寄存起来,送
13、显示译码器.锁存器可以采用8位并行输入寄存器.为使数据稳定,采用边沿触发方式的器件.在确定的时间内计数器的技术结果必须经锁定后才能获得稳定的显示值。锁存器的作用是通过触发脉冲控制,将测量的数据寄存起来,送入译码显示器。锁存器可以采用一般的8位并行输入寄存器。 此电路采用74LS273N锁存器,其作用是将计数器在1s结束时锁记得的数进行锁存,使显示器上能稳定地显示此时计数器的值。当1s计数结束时,通过逻辑电路产生信号送入锁存器,将此时计数的值送入译码显示器。选用两个8位锁存器74LS273N可以完成上计数功能。当时钟脉冲CP的正跳变来到时,锁存器的输入等于输入,即Q=D,从而将计数器的输出值送到
14、锁存器的输出端正脉冲结束后,无论D为何值,输出端Q的状态仍保持原来的状态的Q不变。所以在计数期间内,计数器的输出不会送到译码显示器。图锁存器芯片2.6译码电路数码管显示及其控制电路3 仿真所有单元电路调制所需值,本此设计采用mulstisim1.0仿真运行.测信号经由三极管组成的放大器放大后,送到由555构成的施密特触发器的输入端进行整形,使之成为计数器所要求的脉冲信号。由于放大电路的电源值为5V,所以输入信号比较大时,会出现线性失真,放大后的信号不会太大,超过5V。当时基脉冲处于高电平时,闸门电路打开,计数器对输入的脉冲进行计数。当输入信号频率为345时所测得信号频率值如下图显示344,在误
15、差范围之内,本次设计成功.4 设计小结4.1 设计任务完成情况通过为期一周的课程设计,我对于数字频率计的组成与功用有了了解与掌握,并且对于数字频率计的个部分电路有了各设计的方案进行了论证与设计。在设计频率计的电路过程中对于逻辑控制电路有了更深一步的认识,了解并掌握了芯片74LS123N的功能与连接,并且对于译码显示器、计数器与锁存器的工作有了认识与了解。4.2 问题及改进在仿真的过程中,连接好电路以后,发现没反应,然后通过示波器一个一个检测元件的输入和输出信号,看看是不是和理论的一样。找出不符合理论的那部分,对照电路图进行检查修改,最后发现并联电阻取值过大导致数码管无法显示元件的功能没有实现。
16、所以在连接电路的时候要细心,这也是要改进的地方。当闸门导通时,时基信号通过闸门到达计数电路计数。由于闸门导通时间与被测信号周期相同,则可根据计数器计数值和时基信号的周期算出被测信号的周期T。T=1S*计数器计数值,所测频率可直接表示为所测信号频率.4.3 心得体会因为是第一次做课程设计,在拿到题目时,很茫然不知如何下手。后来通过广泛查阅相关资料还有和同组同学的讨论,总算找到了方向。课程设计实践不单是将所学的知识应用于实际,在设计的过程中,只拥有理论知识是不够的。逻辑思维、电路设计的步骤和方法、考虑问题的思路和角度等也是很重要,需要我们着重锻炼的能力。通过设计也达到了设计的目的,了解掌握了数字电子技术的知识并应用于实践。培养了自己独立完成课题的能力与动手能力,并加强了对待事物严谨的态度。最后我觉得我自己除了在数电知识方面的收获外,还学到了很多,比学习了仿真软件,提高了软件的自学能力。并且在查阅资料时能够较有效率的得到自己想要的信息。而这些不是能从书本上得到的,是靠在实践中逐渐积累的。5 参考文献5 李哲英,电子技术及其应用基础(数字部分),高等教育出版社电子20036陈晓文主编.电子线路课程设计.电子工业出版社.2004