《数字电子电路技术期末复习重点整理版.doc》由会员分享,可在线阅读,更多相关《数字电子电路技术期末复习重点整理版.doc(26页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、数字电子电路技术期末复习重点整理版数字电子技术期末考试题型分布:一、 选择题:15分(每题1分,共15分)其中有一道多选题在JK触发器中,当Q=0,Q*=1的时候,下列J和K的状态符合的是(A、B)A. J=1,K=0 B. J=1,K=1二、填空题:23分(每空1分,共23分)三、判断题:5分(每题1分,共5分)四、计算大题:57分(8个大题)1.公式法化简(1题,共5分,考课后作业题)2.卡诺图化简(1题,共5分,考课后作业题)3.组合逻辑电路(分析)(1题,共12分,考课后作业题)4.触发器 P254 题5.18 考里面的两个波形图 (10分,每个图5分)5和6. 考第六章(时序逻辑)的
2、课后习题或者书上例题 (17分,一道7分,一道10分)7和8. 考第七章(存储器)的课后习题或者书上例题 (8分,每道4分)具体书上每章的题型和分值分布:第一章和第二章(17分):选择题:4分、填空题:2分、判断题:1分、计算大题:10分。 第三章(5分):选择题:1分、填空题:2分、判断题:2分。填空题在P67 什么叫正逻辑?什么叫负逻辑?正逻辑:以高电平表示逻辑1,低电平表示逻辑0;负逻辑:以高电平表示逻辑0,低电平表示逻辑1。第四章(24分):选择题:4分、填空题:6分、判断题:2分、计算大题:12分。第五章(17分):选择题:3分、填空题:4分、计算大题:10分。第六章(24分):选择
3、题:3分、填空题:4分、计算大题:17分。第七章(13分):填空题:5分、计算大题:8分。选择填空判断(老师上课说的)整理版:1、 选择三变量的最小项。最小项:ABC ABC ABC ABC ABC ABC ABC ABC最大项:A+B+C A+B+C A+B+C A+B+C A+B+C A+B+C A+B+C A+B+C2、 全体最小项之和为1,两个最小项的乘积为0。P363、 与非门电路,输入全为1时,输出为0。4、 一位16进制可用四位二进制数表示。50位状态需要6个二进制码。 2的6次方=64。5、 8421的权是2222。 P136、 一位十进制数用8421 BCD码 表示 17是(
4、0001 0111)BCD。 P13 8421 BCD码是用四位二进制数表示一位十进制数。7、 格雷码(循环码)不是有权码(恒权码),是变权码。8421、2421、5211是恒权码。 余3码不是恒权码,是变权码。8、 十进制数的3用余3循环码表示为0110。 P13 余3码=正常数+3。9、 8选1的数据选择器,数据输入端(D)有8个,地址输入端(A)有3个。 4选1的数据选择器,数据输入端(D)有4个,地址输入端(A)有2个。16选1的数据选择器有4个输入栏。 P18810、 全加器的输入端有3个输入端(考虑来自低位的进位、被加数、加数), 2个输出端。半加器的有2个输入端(不用考虑高、低位
5、的进位,只需要考虑被加数和加数),2个输出端。10、组合逻辑电路:编码器和译码器是互逆的关系。编码器:为了区分一系列不同的事物,将其中的每个事物用一个二值代码表示。将输入的每一个高、低电平信号编成一个对应的二进制代码。普通编码器:任何时刻只允许输入一个编码信号,否则输出将发生混乱。优先编码器:允许同时输入两个以上的编码信号,当几个输入信号同时出现,只对优先权最高的一个进行编码。译码器:将每个输入的二进制代码译成对应的输出高、低电平信号或另外一个代码。数据选择器:在数字信号传输过程中,有时需要从一组输入数据中选出某一个来,这时就需要用到数据选择器或多路开关。加法器:两个二进制数之间的算术运算无论
6、是加、减、乘、除,目前在数字计算机中都是化作若干步加法运算进行的。因此,加法器是构成算术运算器的基本单元。半加器:不考虑来自低位的进位,将两个1位二进制数相加。全加器:将两个多二进制数相加时,除了最低位外,每一位都应考虑来自低位的进位,即将两个对应位的加数和来自低位的进位3个数相加。数值比较器:比较两个数值的大小。数值分配器(多路数值分配):路连接到输出端。数据选择器和数据分配器功能相反。11、时序逻辑电路:寄存器:用于寄存一组二值代码。 一个触发器能存储1位二值代码,存储n位二值代码需要n个触发器。 移位寄存器:除了具有存储代码的功能外,还具有移位功能。移位功能:指寄存器里存储的代码能在移位
7、脉冲的作用下依次左移或右移。用D触发器构成的移位寄存器,移位寄存器即移位计数器。计数器:不仅用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以和进行数字运算等。同步置零计数器(74LS162、74LS163):RD出现低电平后,要等下一个CLK信号到达时才能将触发器置零。异步置零计数器(74161、74160):只要RD出现低电平,触发器立即被置零,不受CLK的控制。12、分辨组合逻辑电路和时序逻辑电路?组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关,电路不能包含存储单元。常用的组合逻辑电路:编码器、译码器、数据选择器、加法器、数值比较器。时序逻辑电路
8、:任一时刻的输出信号不仅取决于当时的输入信号,还取决于电路原来的状态,具有记忆功能。时序逻辑电路:组合逻辑电路+储存电路常用的时序逻辑电路:寄存器、移位寄存器、计数器、顺序脉冲发生器、序列信号发生器。13、触发器:能够存储1位二值信号的基本单元电路。 触发器不是逻辑电路。触发器的两个基本特点: 具有两个自行保持的稳定状态,用来表示逻辑状态的0和1。 在触发信号的操作下,根据不同的输入信号可以置成1或0状态。在SR锁存器的特性表中,Q指的是触发器的状态。Q和Q称为输出端,并且定义Q=1,Q=0为锁存器的1状态;Q和Q称为输出端,并且定义Q=0,Q=1为锁存器的0状态。JK触发器的功能:保持、置0
9、、置1、翻转。T触发器的功能:保持、翻转。D触发器的功能:置0、置1。14、正与门相当于负或门。15、数据选择器输出的方程,两位地址输入A0和A1四选一数据选择器Y1=D0(A1A0)+D1(A1A0)+D2(A1A0)+D3(A1+A0)*S当S=1时,数据选择器工作,S=0时,数据选择器被禁止工作,输出被锁为低电平。16、根据特性方程,判断触发器的类型:Q*=X - D触发器Q*=XQ+XQ - T触发器Q*=JQ+KQ - JK触发器J和K连在一起,构成T触发器。T 触发器:当T为1时,翻转;当T为0时,保持。17、构成4位寄存器,需要4个触发器。移位寄存器可以串并行转换:串行输入并行输
10、出。计数器不可用串并行转换。N个触发器可构成N位二值代码。清零后,4位移位寄存器串行输入,需要4个脉冲。 8位移位寄存器串行输入,需要8个脉冲。触发器有2个稳定状态,1和0。存储8位二值信号,需要8个触发器。18、MOS 和 TTL 逻辑功能完全相同。 (或非) (或非)表决逻辑电路(与非门):4个输入,1个悬空悬空的输入为逻辑1。19、进制的转换:二进制、八进制、十进制相互间的转换。 20、逻辑代数的基本定理:代入定理、反演定理、对偶定理。逻辑函数的表示方法:逻辑真值表、逻辑函数式、逻辑图、波形图、卡诺图。21、公式:0*A=0 1=0 0=1 A*A=A A*A=0 1+A=1 0+A=A
11、 A+A=A A+A=122、半导体存储器:是一种能存储大量二值信息(二值数据)的半导体器件。半导体存储器分为:只读存储器(ROM)和随机存储器(RAM)。衡量存储器性能的重要指标:存储量和存取速度。计算大题的整理版: 1.公式法化简(1题,共5分,考课后作业题)解:解:解:解: 2.卡诺图化简(1题,共5分,考课后作业题)解:解: 3.组合逻辑电路(分析)(1题,共12分,考课后作业题)分析步骤: 从给定的逻辑电路的输入到输出逐级写出逻辑函数式,最后得出表示输出到输入的逻辑函数式; 用公式化简法或卡诺图化简法对函数式进行化简; 将逻辑函数式转换成真值表。 说明逻辑电路的功能。 4.触发器 P254 题5.18 考里面的两个波形图 (10分,每个图5分) 5和6. 考第六章(时序逻辑)的课后习题或者书上例题 (17分,一道7分,一道10分)由状态转换图可知,电路能自启动。 7和8. 考第七章(存储器)的课后习题或者书上例题 (8分,每道4分)