《2022年cameralink_v2.0中文版 .pdf》由会员分享,可在线阅读,更多相关《2022年cameralink_v2.0中文版 .pdf(26页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、1 Camera link1.1 引言Camera link 是一个为视觉应用设计的通讯接口,它对NS 的 Channel link 技术进行了拓展.1.2 约定文档中 “shall ”表示强制要求,“can”表示可选。1.3 LVDS技术描述低压差分信号是一个高速、低功耗、 常用的接口标准。又称为 ANSI/TIS/EIA-644。最大传输速率 1.923Gbps。差分信号能承受1v的共模噪声。1.4 Channel Link国家半导体 (NS) 为了解决平板显示问题开发了channel link 技术,基于 LVDS物理层。channel link 包含一个发一个收,发送端接收28 位的单
2、端信号和一个单端时钟,数据按照7:1 串行化,这样需要4 根 LVDS数据线和一个LVDS时钟线。接收端接收4 个 LVDS数据流和一个专用时钟,并转换成28bits 数据和一个时钟。示意图如下名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 1 页,共 26 页 - - - - - - - - - 1.5 Camera Link的 5 种配置方式每种配置支持不同的位宽,方便制造商选择不同的配置来匹配他们的产品。?lite - Supports up to 10 bi
3、ts, one connector?base -Supports up to 24 bits, one connector?medium - Supports up to 48 bits, two connectors?full - Supports up to 64 bits, two connectors?80 bit - Supports up to 80 bits, two connectors1.6 技术优势1.6.1 较小的连接器和线缆28bits 可以通过5 个 LVDS对传输,降低了接插件的大小,为更小的相机提供了可能。1.6.2 高数据传输速率Channel Link 家族芯
4、片的最大速率可达2.38Gbps,符合当前传输速度不断提高的趋势2 相机信号要求2.1 介绍主要介绍信号的定义,Camera Link 线缆提供控制信号、串行通信和视频数据。2.2 视频数据图像数据和图像数据使能在channel link 总线上传输。2.2.1 Camera Link Base/Medium/FullCamera Link Base/Medium/Full 定义了 4 个使能信号,描述如下?FVAL 场有效,高期间可以输出行有效,FVAL 和第一个有效行前沿没有间隔?LVAL 行有效,高期间可以输出数据有效,LVAL 和第一个像素有效没有间隔?DVAL 数据有效,高有效?Sp
5、are 剩余,备用名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 2 页,共 26 页 - - - - - - - - - 相机上的每个channellink 芯片都必须提供所有定义的使能信号,相机需保证所有未用到的数据位必须嵌位到一个已知值。图像数据位分布请参考第四、五部分。2.2.2 Camera Link Lite?FVAL 场有效,高期间可以输出行有效,FVAL 和第一个有效行前沿没有间隔?LVAL 行有效,高期间可以输出数据有效,LVAL 和第一个像素有效
6、没有间隔?DVAL 数据有效,高有效?Spare 这种配置下没有分配相机上的每个channellink 芯片都必须提供上述3 个使能信号, 相机需保证所有未用到的数据位必须嵌位到一个已知值。图像数据位分布请参考第4、5 章。2.2.3 Camera Link 80bit80bit 配置模式使用了一些使能信号来传输数据,所有的剩余用来传输数据。使能信号定义如下?FVAL 场有效,高期间可以输出行有效,只提供给第一片channel link芯片?LVAL 行有效,高期间可以输出数据有效,提供给所有channel link芯片备注: DVAL和 Spare信号用来传输数据相机必须给基本channel
7、link 芯片提供FVAL和 LVAL信号,其他两片必须提供LVAL ,其他信号用作数据。2.3 相机控制信号2.3.1 Camera Link Base/Medium/Full保留 4 个 LVDS信号对,用来做通用相机控制,对采集卡来说是输出,相机是输入,相机制造商可以根据他们的产品定义这些信号。?Camera Control 1 (CC1)?Camera Control 2 (CC2)?Camera Control 3 (CC3)?Camera Control 4 (CC4)2.3.2 Camera Link Lite保留 1 个 LVDS信号对,用来做通用相机控制,对采集卡来说是输出,
8、相机是输入,相机制造商可以根据他们的产品定义这个信号。名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 3 页,共 26 页 - - - - - - - - - ?Camera Control (CC)2.3.3 Camera Link 80bit同 Camera Link Base/Medium/Full2.4 通讯2.4.1 Camera Link Base/Medium/Full2 个 LVDS信号对,用来做相机和采集卡间的异步串行通讯,波特率至少9600。信号
9、包含?SerTFGto 采集卡的差分对?SerTCto 相机的差分对串行接口有如下特性一个开始位,一个停止位,没有奇偶校验,没有握手。采集卡厂商必须提供一个API来使用这个串行通讯接口,详细参见第8 章2.4.2 Camera Link Lite1 个 LVDS信号对,用来做从采集卡向相机异步串行通讯,从相机到采集卡的通讯在数据的一个 LVDS信号对上。?SerTCto 相机的差分对?SerTFGto 采集卡的差分对, 这个信号分配到数据个差分对上,详细参见 bit 分配,传输速率不是时钟速率,根据相机中的波特率来定。串行接口有如下特性一个开始位,一个停止位,没有奇偶校验,没有握手。采集卡厂商
10、必须提供一个API来使用这个串行通讯接口,详细参见第8 章2.4.3 Camera Link 80bit同 Camera Link Base/Medium/Full3 端口分配不同配置的命名如下:?Lite/Base 1 个 Channel Link 芯片 , 1 个线缆连接器?Medium -2 个 Channel Link 芯片 , 2 个线缆连接器?Full/80 bit - 3 个 Channel Link 芯片 , 2 个线缆连接器名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - -
11、- - - - - 第 4 页,共 26 页 - - - - - - - - - 3.1 端口定义 -所有配置一个端口定位一个8 位的字, LSB是 bit0,MSB 是 bit7, 。CameraLink 使用 8 个端口, 从 A-J,下表中列出了各种配置的具体情况。ConfigurationPorts SupportedNumber of ChipsNumber of onnectorsLite A, B (up to 10 bits only) 1 1 Base A, B, C 1 1 Medium A, B, C, D, E, F 2 2 Full A, B, C, D, E, F,
12、 G, H 3 2 80 bit A, B, C, D, E, F, G, H, I, J 3 2 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 5 页,共 26 页 - - - - - - - - - 3.2 相机硬件布局和框图3.2.1 Base/Medium/Full 配置Figure 1 Data Routing for Base, Medium, and Full Configurations名师归纳总结 精品学习资料 - - - - - - - - -
13、 - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 6 页,共 26 页 - - - - - - - - - Figure 2 Block Diagram of Base, Medium, and Full Configuration名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 7 页,共 26 页 - - - - - - - - - 3.2.2 Lite ConfigurationsFigure 3
14、 Data Routing for Lite ConfigurationsPortFigure 4 Block Diagram of Lite Configuration3.2.3 80 bit Configurations下图列出了80bit 10tap/8bit的配置和布局和80bit 8tap/10bit的配置和布局。名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 8 页,共 26 页 - - - - - - - - - Figure 5 Data Routi
15、ng for 80 bit Configurations名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 9 页,共 26 页 - - - - - - - - - Figure 6 Block Diagram of 80 bit, 10-tap/8-bit Configuration名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 10 页,
16、共 26 页 - - - - - - - - - Figure 7 Block Diagram of 80 bit, 8-tap/10-bit Configuration4 channellink 芯片到接插件的位分布4.1 Base, Medium and Full Configurations 的位分布芯片端的位分布名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 11 页,共 26 页 - - - - - - - - - Pin-NameChip X Signa
17、lChip Y SignalChip Z SignalTxCLK Out/ TxCLK In Strobe Strobe Strobe TX/RX24 LVAL LVAL LVAL TX/RX25 FVAL FVAL FVAL TX/RX26 DVAL DVAL DVAL TX/RX23 Spare Spare Spare TX/RX0 PortA0 PortD0 PortG0 TX/RX1 PortA1 PortD1 PortG1 TX/RX2 PortA2 PortD2 PortG2 TX/RX3 PortA3 PortD3 PortG3 TX/RX4 PortA4 PortD4 Port
18、G4 TX/RX6 PortA5 PortD5 PortG5 TX/RX27 PortA6 PortD6 PortG6 TX/RX5 PortA7 PortD7 PortG7 TX/RX7 PortB0 PortE0 PortH0 TX/RX8 PortB1 PortE1 PortH1 TX/RX9 PortB2 PortE2 PortH2 TX/RX12 PortB3 PortE3 PortH3 TX/RX13 PortB4 PortE4 PortH4 TX/RX14 PortB5 PortE5 PortH5 TX/RX10 PortB6 PortE6 PortH6 TX/RX11 Port
19、B7 PortE7 PortH7 TX/RX15 PortC0 PortF0 TX/RX18 PortC1 PortF1 TX/RX19 PortC2 PortF2 TX/RX20 PortC3 PortF3 TX/RX21 PortC4 PortF4 TX/RX22 PortC5 PortF5 TX/RX16 PortC6 PortF6 TX/RX17 PortC7 PortF7 4.2 Bit Allocation for the 80-Bit, 10-tap/8-bit Configuration芯片端的位分布名师归纳总结 精品学习资料 - - - - - - - - - - - - -
20、 - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 12 页,共 26 页 - - - - - - - - - Pin-NameChip X SignalChip Y SignalChip Z SignalTxCLK Out/ TxCLK In Strobe Strobe Strobe TX/RX0 Port A0 Port D2 Port G5 TX/RX1 Port A1 Port D3 Port G6 TX/RX2 Port A2 Port D4 Port G7 TX/RX3 Port A3 Port D5 Port H0 TX/RX4 P
21、ort A4 Port D6 Port H1 TX/RX5 Port A5 Port D7 Port H2 TX/RX6 Port A6 Port E0 Port H3 TX/RX7 Port A7 Port E1 Port H4 TX/RX8 Port B0 Port E2 Port H5 TX/RX9 Port B1 Port E3 Port H6 TX/RX10 Port B2 Port E4 Port H7 TX/RX11 Port B3 Port E5 Port I0 TX/RX12 Port B4 Port E6 Port I1 TX/RX13 Port B5 Port E7 Po
22、rt I2 TX/RX14 Port B6 Port F0 Port I3 TX/RX15 Port B7 Port F1 Port I4 TX/RX16 Port C0 Port F2 Port I5 TX/RX17 Port C1 Port F3 Port I6 TX/RX18 Port C2 Port F4 Port I7 TX/RX19 Port C3 Port F5 Port J0 TX/RX20 Port C4 Port F6 Port J1 TX/RX21 Port C5 Port F7 Port J2 TX/RX22 Port C6 Port G0 Port J3 TX/RX2
23、3 Port C7 Port G1 Port J4 TX/RX24 LVAL Port G2 Port J5 TX/RX25 FVAL Port G3 Port J6 TX/RX26 Port D0 Port G4 Port J7 TX/RX27 Port D1 LVAL LVAL 4.3 Bit Allocation for the 80-Bit, 8-tap/10-bit Configuration芯片端的位分布名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 1
24、3 页,共 26 页 - - - - - - - - - Pin-NameChip X SignalChip Y SignalChip Z SignalTxCLK Out/ TxCLK In Strobe Strobe Strobe TX/RX0 Port A0 Port D0 Port G0 TX/RX1 Port A1 Port D1 Port G1 TX/RX2 Port A2 Port D2 Port G2 TX/RX3 Port A3 Port D3 Port G3 TX/RX4 Port A4 Port D4 Port G4 TX/RX6 Port A5 Port D5 Port
25、G5 TX/RX27 Port A6 Port D6 Port G6 TX/RX5 Port A7 Port D7 Port G7 TX/RX7 Port B0 Port E0 Port H0 TX/RX8 Port B1 Port E1 Port H1 TX/RX9 Port B2 Port E2 Port H2 TX/RX12 Port B3 Port E3 Port H3 TX/RX13 Port B4 Port E4 Port H4 TX/RX14 Port B5 Port E5 Port H5 TX/RX10 Port B6 Port E6 Port H6 TX/RX11 Port
26、B7 Port E7 Port H7 TX/RX15 Port C0 Port F0 Port I5 TX/RX18 Port C1 Port F1 Port I6 TX/RX19 Port C2 Port F2 Port I7 TX/RX20 Port C3 Port F3 Port J0 TX/RX21 Port C4 Port F4 Port J1 TX/RX22 Port C5 Port F5 Port J2 TX/RX16 Port C6 Port F6 Port J3 TX/RX17 Port C7 Port F7 Port J4 TX/RX24 LVAL LVAL LVAL TX
27、/RX25 FVAL Port I2 Port J5 TX/RX26 Port I0 Port I3 Port J6 TX/RX23 Port I1 Port I4 Port J7 4.4 Bit Allocation for the Lite Configuration芯片端位分布名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 14 页,共 26 页 - - - - - - - - - Pin-NameChip X Signals8-bit10-bitTxCLK
28、Out/ TxCLK In Strobe Strobe TX/RX24 LVAL LVAL TX/RX25 FVAL FVAL TX/RX26 DVAL DVAL TX/RX22 SerTFG SerTFG TX/RX0 PortA0 PortA0 TX/RX1 PortA1 PortA1 TX/RX2 PortA2 PortA2 TX/RX3 PortA3 PortA3 TX/RX4 PortA4 PortA4 TX/RX6 PortA5 PortA5 TX/RX20 PortA6 PortA6 TX/RX21 PortA7 PortA7 TX/RX7 PortB0 PortB0 TX/RX
29、19 PortB1 PortB1 5 不同配置的位分布5.1 Bit Assignments for Base ConfigurationPort/bit8-bit x 13*10-bit x 1212-bit x 1214-bit x 116-bit x 124-bit RGBPort A0 A0 A0 A0 A0 A0 R0 Port A1 A1 A1 A1 A1 A1 R1 Port A2 A2 A2 A2 A2 A2 R2 Port A3 A3 A3 A3 A3 A3 R3 Port A4 A4 A4 A4 A4 A4 R4 Port A5 A5 A5 A5 A5 A5 R5 Port
30、 A6 A6 A6 A6 A6 A6 R6 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 15 页,共 26 页 - - - - - - - - - Port A7 A7 A7 A7 A7 A7 R7 Port B0 B0 A8 A8 A8 A8 G0 Port B1 B1 A9 A9 A9 A9 G1 Port B2 B2 Nc A10 A10 A10 G2 Port B3 B3 Nc A11 A11 A11 G3 Port B4 B4 B8 B8 A12 A1
31、2 G4 Port B5 B5 B9 B9 A13 A13 G5 Port B6 B6 Nc B10 nc A14 G6 Port B7 B7 Nc B11 nc A15 G7 Port C0 C0 B0 B0 nc nc B0 Port C1 C1 B1 B1 nc nc B1 Port C2 C2 B2 B2 nc nc B2 Port C3 C3 B3 B3 nc nc B3 Port C4 C4 B4 B4 nc nc B4 Port C5 C5 B5 B5 nc nc B5 Port C6 C6 B6 B6 nc nc B6 Port C7 C7 B7 B7 nc nc B7 *如果
32、使用一个通道,使用PORTA ,如果使用两个通道使用PARTA和 POARTB 。5.2 Bit Assignment for Medium ConfigurationPort/bit8-bit x 410-bit x 3412-bit x 3430-bit RGB 36-bit RGBPort A0 A0 A0 A0 R0 R0 Port A1 A1 A1 A1 R1 R1 Port A2 A2 A2 A2 R2 R2 Port A3 A3 A3 A3 R3 R3 Port A4 A4 A4 A4 R4 R4 Port A5 A5 A5 A5 R5 R5 Port A6 A6 A6 A6 R
33、6 R6 Port A7 A7 A7 A7 R7 R7 Port B0 B0 A8 A8 R8 R8 Port B1 B1 A9 A9 R9 R9 Port B2 B2 nc A10 nc R10 Port B3 B3 nc A11 nc R11 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 16 页,共 26 页 - - - - - - - - - Port B4 B4 B8 B8 B8 B8 Port B5 B5 B9 B9 B9 B9 Port B6 B6
34、nc B10 nc B10 Port B7 B7 nc B11 nc B11 Port C0 C0 B0 B0 B0 B0 Port C1 C1 B1 B1 B1 B1 Port C2 C2 B2 B2 B2 B2 Port C3 C3 B3 B3 B3 B3 Port C4 C4 B4 B4 B4 B4 Port C5 C5 B5 B5 B5 B5 Port C6 C6 B6 B6 B6 B6 Port C7 C7 B7 B7 B7 B7 Port D0 D0 D0 D0 nc nc Port D1 D1 D1 D1 nc nc Port D2 D2 D2 D2 nc nc Port D3
35、D3 D3 D3 nc nc Port D4 D4 D4 D4 nc nc Port D5 D5 D5 D5 nc nc Port D6 D6 D6 D6 nc nc Port D7 D7 D7 D7 nc nc Port E0 Nc C0 C0 G0 G0 Port E1 Nc C1 C1 G1 G1 Port E2 Nc C2 C2 G2 G2 Port E3 Nc C3 C3 G3 G3 Port E4 Nc C4 C4 G4 G4 Port E5 Nc C5 C5 G5 G5 Port E6 Nc C6 C6 G6 G6 Port E7 Nc C7 C7 G7 G7 Port F0 N
36、c C8 C8 G8 G8 Port F1 Nc C9 C9 G9 G9 Port F2 Nc nc C10 nc G10 Port F3 Nc nc C11 nc G11 Port F4 Nc D8 D8 nc nc Port F5 Nc D9 D9 nc nc 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 17 页,共 26 页 - - - - - - - - - Port F6 Nc nc D10 nc nc Port F7 Nc nc D11 nc nc
37、5.3 Bit Assignment for Full/80 bit ConfigurationPort/bit8-bit x 8Port/bit8-bit x 8Port A0 A0 Port E0 E0 Port A1 A1 Port E1 E1 Port A2 A2 Port E2 E2 Port A3 A3 Port E3 E3 Port A4 A4 Port E4 E4 Port A5 A5 Port E5 E5 Port A6 A6 Port E6 E6 Port A7 A7 Port E7 E7 Port B0 B0 Port F0 F0 Port B1 B1 Port F1 F
38、1 Port B2 B2 Port F2 F2 Port B3 B3 Port F3 F3 Port B4 B4 Port F4 F4 Port B5 B5 Port F5 F5 Port B6 B6 Port F6 F6 Port B7 B7 Port F7 F7 Port C0 C0 Port G0 G0 Port C1 C1 Port G1 G1 Port C2 C2 Port G2 G2 Port C3 C3 Port G3 G3 Port C4 C4 Port G4 G4 Port C5 C5 Port G5 G5 Port C6 C6 Port G6 G6 Port C7 C7 P
39、ort G7 G7 Port D0 D0 Port H0 H0 Port D1 D1 Port H1 H1 Port D2 D2 Port H2 H2 Port D3 D3 Port H3 H3 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 18 页,共 26 页 - - - - - - - - - Port D4 D4 Port H4 H4 Port D5 D5 Port H5 H5 Port D6 D6 Port H6 H6 Port D7 D7 Port H
40、7 H7 5.4 Bit Assignments for 80 bit Configuration, 10-tap/8-bit mode80bits 配置方式支持移动配置80bits,在这种模式下, full 模式下不用的多余的信号被配置成携带数据信号。注意: 80bit 正式名称曾称作“deca” 或“full plus”配置,目前已正式使用80bit 名称80bit 配置有两个版本,10tap/8bit 和 8bit/10tapmode.本节是 10tap/8bit 模式PortCameraGrabberSignalPort A0 TxIN0 RxOUT0 D0 Bit 0 Port A1
41、 TxIN1 RxOUT1 D0 Bit 1 Port A2 TxIN2 RxOUT2 D0 Bit 2 Port A3 TxIN3 RxOUT3 D0 Bit 3 Port A4 TxIN4 RxOUT4 D0 Bit 4 Port A5 TxIN5 RxOUT5 D0 Bit 5 Port A6 TxIN6 RxOUT6 D0 Bit 6 Port A7 TxIN7 RxOUT7 D0 Bit 7 (MSB) Port B0 TxIN8 RxOUT8 D1 Bit 0 Port B1 TxIN9 RxOUT9 D1 Bit 1 Port B2 TxIN10 RxOUT10 D1 Bit 2
42、 Port B3 TxIN11 RxOUT11 D1 Bit 3 Port B4 TxIN12 RxOUT12 D1 Bit 4 Port B5 TxIN13 RxOUT13 D1 Bit 5 Port B6 TxIN14 RxOUT14 D1 Bit 6 Port B7 TxIN15 RxOUT15 D1 Bit 7 (MSB) Port C0 TxIN16 RxOUT16 D2 Bit 0 Port C1 TxIN17 RxOUT17 D2 Bit 1 Port C2 TxIN18 RxOUT18 D2 Bit 2 Port C3 TxIN19 RxOUT19 D2 Bit 3 Port
43、C4 TxIN20 RxOUT20 D2 Bit 4 Port C5 TxIN21 RxOUT21 D2 Bit 5 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 19 页,共 26 页 - - - - - - - - - Port C6 TxIN22 RxOUT22 D2 Bit 6 Port C7 TxIN23 RxOUT23 D2 Bit 7 (MSB) LVAL TxIN24 RxOUT24 Line Valid FVAL TxIN25 RxOUT25 F
44、rame Valid Port D0 TxIN26 RxOUT26 D3 Bit 0 Port D1 TxIN27 RxOUT27 D3 Bit 1 Strobe TxCLKIn RxCLKOut Pixel Clock PortCameraGrabberSignalPort D2 TxIN0 RxOUT0 D3 Bit 2 Port D3 TxIN1 RxOUT1 D3 Bit 3 Port D4 TxIN2 RxOUT2 D3 Bit 4 Port D5 TxIN3 RxOUT3 D3 Bit 5 Port D6 TxIN4 RxOUT4 D3 Bit 6 Port D7 TxIN5 Rx
45、OUT5 D3 Bit 7 (MSB) Port E0 TxIN6 RxOUT6 D4 Bit 0 Port E1 TxIN7 RxOUT7 D4 Bit 1 Port E2 TxIN8 RxOUT8 D4 Bit 2 Port E3 TxIN9 RxOUT9 D4 Bit 3 Port E4 TxIN10 RxOUT10 D4 Bit 4 Port E5 TxIN11 RxOUT11 D4 Bit 5 Port E6 TxIN12 RxOUT12 D4 Bit 6 Port E7 TxIN13 RxOUT13 D4 Bit 7 (MSB) Port F0 TxIN14 RxOUT14 D5
46、Bit 0 Port F1 TxIN15 RxOUT15 D5 Bit 1 Port F2 TxIN16 RxOUT16 D5 Bit 2 Port F3 TxIN17 RxOUT17 D5 Bit 3 Port F4 TxIN18 RxOUT18 D5 Bit 4 Port F5 TxIN19 RxOUT19 D5 Bit 5 Port F6 TxIN20 RxOUT20 D5 Bit 6 Port F7 TxIN21 RxOUT21 D5 Bit 7 (MSB) Port G0 TxIN22 RxOUT22 D6 Bit 0 Port G1 TxIN23 RxOUT23 D6 Bit 1
47、Port G2 TxIN24 RxOUT24 D6 Bit 2 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 20 页,共 26 页 - - - - - - - - - Port G3 TxIN25 RxOUT25 D6 Bit 3 Port G4 TxIN26 RxOUT26 D6 Bit 4 LVAL TxIN27 RxOUT27 Line Valid Strobe TxCLKIn RxCLKOut Pixel Clock PortCameraGrabberS
48、ignalPort G5 TxIN0 RxOUT0 D6 Bit 5 Port G6 TxIN1 RxOUT1 D6 Bit 6 Port G7 TxIN2 RxOUT2 D6 Bit 7 (MSB) Port H0 TxIN3 RxOUT3 D7 Bit 0 Port H1 TxIN4 RxOUT4 D7 Bit 1 Port H2 TxIN5 RxOUT5 D7 Bit 2 Port H3 TxIN6 RxOUT6 D7 Bit 3 Port H4 TxIN7 RxOUT7 D7 Bit 4 Port H5 TxIN8 RxOUT8 D7 Bit 5 Port H6 TxIN9 RxOUT
49、9 D7 Bit 6 Port H7 TxIN10 RxOUT10 D7 Bit 7 (MSB) Port I0 TxIN11 RxOUT11 D8 Bit 0 Port I1 TxIN12 RxOUT12 D8 Bit 1 Port I2 TxIN13 RxOUT13 D8 Bit 2 Port I3 TxIN14 RxOUT14 D8 Bit 3 Port I4 TxIN15 RxOUT15 D8 Bit 4 Port I5 TxIN16 RxOUT16 D8 Bit 5 Port I6 TxIN17 RxOUT17 D8 Bit 6 Port I7 TxIN18 RxOUT18 D8 B
50、it 7 (MSB) Port J0 TxIN19 RxOUT19 D9 Bit 0 Port J1 TxIN20 RxOUT20 D9 Bit 1 Port J2 TxIN21 RxOUT21 D9 Bit 2 Port J3 TxIN22 RxOUT22 D9 Bit 3 Port J4 TxIN23 RxOUT23 D9 Bit 4 Port J5 TxIN24 RxOUT24 D9 Bit 5 Port J6 TxIN25 RxOUT25 D9 Bit 6 Port J7 TxIN26 RxOUT26 D9 Bit 7 (MSB) LVAL TxIN27 RxOUT27 Line Va