数字电子技术AB卷期末考试题及答案2套.docx

上传人:太** 文档编号:35669416 上传时间:2022-08-23 格式:DOCX 页数:21 大小:289.75KB
返回 下载 相关 举报
数字电子技术AB卷期末考试题及答案2套.docx_第1页
第1页 / 共21页
数字电子技术AB卷期末考试题及答案2套.docx_第2页
第2页 / 共21页
点击查看更多>>
资源描述

《数字电子技术AB卷期末考试题及答案2套.docx》由会员分享,可在线阅读,更多相关《数字电子技术AB卷期末考试题及答案2套.docx(21页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、XXXX职业技术学院202X202X学年 第X学期数字电子技术(X)试题姓名 学号 班级题号四五六七总分得分一、填空题:(每空1分,共20分)1 .模拟信号在时间上和幅值上都是 的;数字信号在时间上和幅值上都是的,处理数字信号的电子电路是数字电路。2 .组合逻辑电路的基本单元是,时序逻辑电路的基本单元是,其中 具有记忆性。3 .数字电路根据半导体器件的不同可分为 和 两大类。4 .将一定位数的数码按一定的规那么排列起来表示特定对象,称其为,将形 成这种 所遵循的规那么称为。5 .最基本的逻辑关系是 逻辑、逻辑和 逻辑。6 .由于电路的延迟、使逻辑电路在信号变化的瞬间可能出现错误的逻辑输出,从而

2、 引起逻辑混乱的现象称为 和 o7 .具有“空翻”现象的触发器是 触发方式的 触发器。8 .任意进制计数器的构成常采用的方法是 法和 法。9 . PAL、PLA和GAL都属于 可编程逻辑器件。二、判断以下说法的正确与错误:(每题1分,共10分)1 .移位寄存器除了有寄存数码的功能,还具有招数码移位的功能。()2 .任意进制转换为二进制可采用按位权展开求和的方法来实现。()3 .编码器的输入量是机器识别的二进制,输出量是人们熟悉的十进制。()4 .译码器的能够将人们识别的特定信息翻译成机器识别的二进制。5 .计数器和寄存器都属于中规模集成电路器件。()6 .555定时器电路可构成施密特触发器,具

3、有脉冲产生的功能。()7 .D触发器和JK触发器都是边沿触发方式的触发器。()8 .模6计数器至少需用5位触发器构成。()9 .PROM属于低密度可编程逻辑器件,其与阵列和或阵列均可编程。()10 .能把数字电路中的模拟量转换成数字量的器件是DAC()三、单项选择题:(每题2分,共20分)1 .处理()的电子电路是数字电路A、交流电压信号B、时间和幅值上离散的信号C、直流电压信号D、时间上和幅值上连续变化的信号2 .用不同数制的数字来表示2004,位数最少的是()A、二进制B、八进制C、3 .格雷码的优点是()A、代码短C、两组相邻代码只有一位不同4 .二极管与门的两输入信号AB=(A、00B

4、、01C、105 .具有空翻现象的触发器是()A、基本RS触发器B、C、主从型JK触发器D、6 .4位移位寄存器构成扭环形计数器时A、模4B、模6C、模t十进制 D、十六进制B、记忆方便D、同时具备以上三者)时,输出为高电平。D、11钟控RS触发器维持阻塞D触发器,可构成()计数器。彳D、模107.以下表达正确的选项是()A、译码器是标准时序逻辑电路C、555定时器是模数混合电路B、数据选择器属于时序逻辑电路D、寄存器是一个组合逻辑电路四、简答题(每题3分,共12分)1 .数字信号和模拟信号的最大区别是什么?数字电路和模拟电路中,哪一种抗干扰 能力较强?答:数字信号是离散的,模拟信号是连续的,

5、这是它们的最大区别。它们之中,数 字电路的抗干扰能力较强。2 .何谓组合逻辑电路?组合逻辑电路的特点是什么?答:假设逻辑电路的输出仅取决于输入的现态,那么称为组合逻辑电路,其中输出仅取 决于输入的现态,不具有记忆性就是组合逻辑电路的特点。3 .何谓译码?译码器的输入量和输出量在进制上有何不同?答:译码是编码的逆过程,就是把机器识别的二进制代码还原成人们识别的特定信 息或十进制。译码器的输入量是二进制代码,输出量那么为十进制或特定信息。4 .TTL门电路中,哪个有效地解决了 “线与”问题?哪个可以实现“总线”结构?答:TTL门电路中,OC门有效地解决了 “线与”问题,三态门可以实现“总线”结 构

6、。表1组合逻辑电路真值表解:从真值表可看出,输入相同输出为1,输入相异输出为0,因此是一个同或门。输入输 出ABCF000100100100011010001010110011113.写出图2所示各逻辑电路的次态方程。(每图2分,共12分)(c)图:=Q (f)图:=Q五、分析计算题(共38分)1.写出图1所示逻辑电路的逻辑函数表达式。(10分)解:(a)图逻辑函数谡k:缈宜财i澎申路(b)图逻辑函数表达式:F = AB+BC图2分析计算题3逻辑图解:(a)图:Q=A(b)图:Qe=0(d)图:0川=述 (e)图:。=谈2.根据下表1所示内容,分析其功能。(8分)4.计数器的输出端。2、Qi、

7、Q。的输出波形如图3所示,试画出对应的状态转换图,并分析该计数器为儿进制计数器。(8分)cp-LnTrrmTTrLnrLO.cp-LnTrrmTTrLnrLO.图3分析计算题4时序图 解:状态转换图如下:状态转换关系为:lOlfOlOfOllfOOOf lOOfOOIf 110。该计数器为七进制计数器。8 .具有总线结构的逻辑门是(A、图腾结构的TTL与非门C、异可门.TTL逻辑电路的突出优点是(A、输出高低电平理想C、电流驱动能力强B、集电极开路的0C门D、三态门)B、电源适用范围宽D、抗干扰能力强10.要使JK触发器的输出Q从1变成0,它的输入信号JK应为()A、00 B、01 C、10

8、D、11四、简答题:(每题3分,共12分)LTTL电路中,能实现“线与”逻辑的门电路是什么?2 .TTL逻辑电路最突出的两个优点是什么?3 .试述什么是计数器的“自启动”能力?4 .脉冲产生和整形电路有哪些?其中哪个能够起到鉴幅作用?五、分析计算题:(共28分).判断1位十进制数是否为偶数,输入为8421BCD码。(10分)(1)写出真值表。(2)用卡诺图化简此函数为最简式。1 .电路如下图:(1)图示电路中采用什么触发方式;(2)分析以下图所示时序逻辑电路, 并指出其逻辑功能。(10分).化简以下逻辑函数(8分)尸=ABCD + ABCD + ABCD + ABCDF = ABCD + AB

9、CD + AliCD + AI3CD + ABCD + ABCD + ABCD + ABCD六、设计题(共10分)1.某汽车驾驶员培训班结业考试,有三名评 判员,其中A为主评判员,B、C为副评判员, 评判时.,按照少数服从多数原那么,但假设主评判 员认为合格也可以通过。试用74LS138和与 非门实现此功能的逻辑电路。XXXX职业技术学院202X202X学年 第义学期数字电子技术(X)试题题号*P4五七总分得分姓名 学号 班级一、填空题:(每空I分,共20分)1 .模拟信号在时间上和幅值上都是工的:数字信号在时间上和幅值上都是 离散 的,处理数字信号的电子电路是数字电路,.组合逻辑电路的基木单

10、元是一逻辑门,时序逻辑电路的基本单元是触发 ,其中触发器具有记忆性。2 .数字电路根据半导体器件的不同可分为 TTL型和CMOS型两大类。3 .将一定位数的数码按一定的规那么排列起来表示特定对象,称其为代码,将形 成这种编码所遵循的规那么称为数制。4 .最基本的逻辑关系是逻辑、或逻辑和非逻辑。5 .由于电路的延迟、使逻辑电路在信号变化的瞬间可能出现错误的逻辑输出,从而 引起逻辑混乱的现象称为竞争和冒险。6 .具有“空翻”现象的触发器是 电平 触发方式的 钟控RS触发器。&任意进制计数器的构成常采用的方法是 反应反零法和反应置数法。9. PAL、PLA和GAL都屈于 低密度 可编程逻辑器件。二、

11、判断以下说法的正确与错误:(每题1分,共10分)1 .移位寄存器除了有寄存数码的功能,还具有将数码移位的功能。(时)2 .任意进制转换为二进制可采用按位权展开求和的方法来实现。(错)3 .编码器的输入量是机器识别的二进制,输出量是人们熟悉的十进制。(错)4 .译码器的能够将人们识别的特定信息翻译成机器识别的二进制。(错)5 .计数器和寄存器都属于中规模集成电路器件。(对)6.555定时器电路可构成施密特触发器,具有脉冲产生的功能。(错)7 .D触发器和JK触发器都是边沿触发方式的触发器。(对)8 .模6计数器至少需用5位触发器构成。(错)9 .PROM属于低密度可编程逻辑器件,其与阵列和或阵列

12、均可编程。(错)10 .能把数字电路中的模拟量转换成数字量的器件是DAC。(错)三、单项选择题:(每题2分,共20分)1 .处理(B )的电子电路是数字电路A、交流电压信号B、时间和幅值上离散的信号C、直流电压信号D、时间上和幅值上连续变化的信号2 .用不同数制的数字来表示2004,位数最少的是(D )A、二进制B、八进制C、3 .格雷码的优点是(C )A、代码短C、两组相邻代码只有一位不同4 .二极管与门的两输入信号AB=(:A、00B、01C、105 .具有空翻现象的触发器是(B )A、基本RS触发器B、C、主从型JK触发器D、6 .4位移位寄存器构成扭环形计数器时A、模4B、模6C、模,

13、7 .以下表达正确的选项是(C )A、译码器是标准时序逻辑电路C、555定时器是模数混合电路8 .具有总线结构的逻辑门是(D )A、图腾结构的TTL与非门C、异可门十进制 D、十六进制B、记忆方便D、同时具备以上三者1)时,输出为高电平。D、11钟控RS触发器维持阻塞D触发器,可构成(C )计数器。BD、模 10B、数据选择器属于时序逻辑电路D、寄存器是一个组合逻辑电路B、集电极开路的OC门D、三态门9 .TTL逻辑电路的突出优点是(C )A、输出高低电平理想B、电源适用范围宽C、电流驱动能力强D、抗干扰能力强10 .要使JK触发器的输出Q从1变成0,它的输入信号JK应为(B )A、00 B、

14、01 C、10 D、11四、简答题:(每题3分,共12分)1 .TTL电路中,能实现“线与”逻辑的门电路是什么?答:TTL电路中,能实现“线与”逻辑的门电路OC门。2 .TTL逻辑电路最突出的两个优点是什么?答:TTL逻辑电路最突出的两个优点是处理速度快和驱动能力强。3 .试述什么是计数器的“自启动”能力?答:计数器开机时不在循环体中,但能够很快自行回到循环体中的能力称为“自启 动”能力。4 .脉冲产生和整形电路有哪些?其中哪个能够起到鉴幅作用?答:脉冲产生和整形电路有单稳态触发电路、多谐振荡器和施密特触发器,其中施 密特触发器能够起到鉴幅作用。五、分析计算题:(共28分).判断I位十进制数是

15、否为偶数,输入为842IBCD码。(10分)(1)写出真值表。(2)用卡诺图化简此函数为最简式。解:真值表如下:ABCDF00001000100010100110010010101001101011101000110010.电路如下图:(1)图示电路中采用什么触发方 式;(2)分析以下图所示时序逻辑电路,并指出其逻辑功能。(10分)解:(1)图示电路中均为JK触发器, 因此采用的是边沿触发方式。(2)电路驱动方程:Jo=Ko=l, Ji = Ki=Q(), 特征方程为:Q。向商,功能真值表:QinQonQinlQon+,000101101011i100由功能真值表可看出,这是一个2位四进制加计

16、数器。.化简以下逻辑函数(8分)尸=ABCD + ABCD + ABCD + ABCD解:解:解:用卡诺图化简:F = ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD十、设计题(共10分).某汽车驾驶员培训班结业考试,有三名评-七-力-匕K,-七-力-匕K,判员,其中A为主评判员,B、C为副评判员,评判时,按照少数服从多数 原那么,但假设主评判员认为合格也可以通过。试用74LS138和与非门实现此功 能的逻辑电路。设计:ABCL0000001001000111100110111101111174LSI38 E学院202 -202 学年

17、第 学期数字电子技术试卷(A卷)考试方式: 闭卷本试卷考试分数占学生总评成绩的60 %题号一二三四五总分合分人复核人得分一、填空题(每空1分,共20分)1 .电平触发方式的有 触发器和 触发器:边沿触发方式的有 触发器和 触发器。2 .TTL与非门多余的输入端可 o.时序逻银电路按各触发器是否为同一时钟信号可分为 和 两种类型。3 .应用最多的时序逻辑电路器件是 和 o.JK触发器的输入端连在一起,可构成 触发器,T触发器的输入端恒输入1,可构成 触发器。4 .DAC是将 信号转换为 信号的器件,ADC是将 信号转换为 信号的器件。5 .555定时器是一个 的电子电路器件,它和阻容器件相连接后

18、可构成 触发电路、和触发器。8.要实现模24的计数器,最少需要一片74LS191 (4位二进制同步计数器)。二、判断说法的对错题(每题1分,共10分).具有空翻问题的触发器是基本RS触发器。()1 .计数器是组合逻辑电路的典型器件。().编码器、译码器和数据选择器都是时序逻辑电路的常用器件。 ( )2 .所有的TTL与非门都不能够实现“线与”功能。( ).无论是TTL与非门还是CMOS与非门,使用中多余的输入端都可以悬空处理。( )3 .移位寄存器不但可以存储数码,还可以将数码移位。 ( ).所谓三态门的三态,是指其输出状态除了。态和1态,还有一个高阻态。( )4 . GAL具有硬件保密功能,

19、是低密度可编程逻辑器件的代表性器件。( ). 一个PROM有10个外部地址输入,字长为8位,那么它的存储容量是102X8.()5 . 555定时器的集成器件都是具有8个引脚的芯片。( )三、单项选择题(每题2分,共2()分)1 .要使JK触发器的输出从0变到0,2 .要使JK触发器的输出从0变到0,A、00B、01C、103 .二极管与门的两输入信号AB为(A、00B、01C、10它输入JK状态应为()D、II)时,输出为高电平。D、113.用三态门可以实现“总线”连接,但其使能控制端应为()A、 固定接0 B、固定接1 C、同时使能 D、分时使能4.555定时器接成施密特触发器,其向差电压为

20、(4.555定时器接成施密特触发器,其向差电压为(A、l/3wiB、2/3 必C、1/3 Vdd5.卜.面各触发器中,具有“空翻”问题的触发器是(A、钟控RS触发器 B、D触发器6.对于4变量的逻辑函数,最小项ms是(C、))D、2/3 VDD: )T触发器 D、JK触发器A、 ABCDA、 ABCDB、 ABCDC、 ABCDD、 ABCD7 .最基本的存储器件是()A、与门 B、或门8 .PROM 是()A、可编程只读存储器C、高密度可编程逻辑器件9 .以下不属于5421 BCD码的是10 .最基本的存储器件是()A、与门 B、或门11 .PROM 是()A、可编程只读存储器C、高密度可编

21、程逻辑器件12 .以下不属于5421 BCD码的是C、触发器B、D、D、逻辑门时序逻辑电路只有存储矩阵没有与阵列A、1001 B、1011 C、10.2004个1连续异或的结果是(A、1001 B、1011 C、10.2004个1连续异或的结果是(1110D、1000A、0A、0B, 1C、不唯一D、逻辑概念错误四、简答题(每题3分,共12分)1 .数字信号和模拟信号的最大区别是什么?数字电路和模拟电路中,哪种抗干扰 能力较强?2 .何谓组合逻辑电路?组合逻辑电路的特点是什么?3 .何谓译码?译码器的输入量和输出量在进制上有何不同?4 .TTL门电路中,哪个有效地解决了 “线与”问题?哪个可以

22、实现“总线”结构?五、分析计算题(共38分)1.写出图1所示逻辑电路的逻辑函数表达式。(10分)(a(b)图1分析计算题1逻辑电路3.写出图2所示各逻辑电路的次态方程。(每图2分,共12分)图2分析计第:题3逻辑图2.根据下表1所示内容,分析其功能。(8分)表1组合逻辑电路真值表输入输 出人BCF00010010010001101000101011001I114.己知计数器的输出端。2、Qi、Qo的输出波形如图3所示,试画出对应的状态转 换图,并分析该计数器为几进制计数器。(8分)O.图3分析计算题4时序图题号-三四五总分合分人复核人得分考试方式: 闭卷本试卷考试分数占学生总评成绩的60 %学

23、院202 -202学年第 学期数字电子技术试卷(A卷)一、填空题(每空1分,共20分)I.电平触发方式的有基本RS触发器和钟控RS触发器:边沿触发方式的有JK 独发器和D触发器。LTTL与非门多余的输入端可悬空(或接高电平或与有用端并联)。;.时序逻辑电路按各触发器是否为同一时钟信号可分为和两种类型。1.应用最多的时序逻辑电路器件是一计数器和寄存器。;.JK触发器的输入端连在一起,可构成_1_触发器,T触发器的输入端恒输入1,可 勾成T 触发器。.DAC是将数字信号转换为模拟信号的器件,ADC是将是拟信号转换为 级字信号的器件。555定时器是一个模数混合的电子电路器件,它和阻容器件相连接后可构

24、成 急态触发电路、多谐振荡器和施密特触发器。;.要实现模24的计数器,最少需要2片74LS191(4位二进制同步计数器)。二、判断说法的对错题(每题1分,共10分).具有空翻问题的触发器是基本RS触发器。(错)1 .计数器是组合逻辑电路的典型器件。(错).编码器、译码器和数据选择器都是时序逻辑电路的常用器件。 (错)2 .所有的TTL与非门都不能够实现“线与”功能。 (错).无论是TTL与非门还是CMOS与非门,使用中多余的输入端都可以悬空处理。 (错)16 .移位寄存器不但可以存储数码,还可以将数码移位。(对 ).所谓三态门的三态,是指其输出状态除了 0态和1态,还有一个高阻态。 (对)17

25、 . GAL具有硬件保密功能,是低密度可编程逻辑器件的代表性器件。 (对).一个PROM有10个外部地址输入,字长为8位,那么它的存储容量是lXg。 (错)18 . 555定时器的集成器件都是具有8个引脚的芯片。 (错)三、单项选择题(每题2分,共2()分)1 .要使JK触发器的输出从0变到0,它输入JK状态应为(A )A、00B、01C、10D、112 .二极管与门的两输入信号AB为(D )时,输出为高电平。A、00B、01C、10D、11.用三态门可以实现“总线”连接,但其使能控制端应为(D )B、固定接0 B、固定接1 C、同时使能 D、分时使能.555定时器接成施密特触发器,其回差电压

26、为(D )B、l/3i B、2/30 C、1/3 Vdd D、2/3 VDd.下面各触发器中,具有“空翻”问题的触发器是(A )A、钟控RS触发器 B、D触发器 C、T触发器 D、JK触发器.对于4变量的逻辑函数,最小项的是(B )A、ABCD B、ABCD C、ABCD D、ABCD.最基本的存储器件是(C )A、与门 B、或门 C、触发器 D、逻辑门.PROM 是(A )A、可编程只读存储器B、时序逻辑电路C、高密度可编程逻辑器件D、只有存储矩阵没有与阵列.以下不属于5421BCD码的是(C )A、1001 B、1011 C、1110 D、100010.2004个1连续异或的结果是(A )A、0 B、1 C、不唯一 D、逻辑概念错误

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 解决方案

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁