北大自考上机电子技术上机考试试题(4页).doc

上传人:1595****071 文档编号:35568578 上传时间:2022-08-22 格式:DOC 页数:4 大小:19KB
返回 下载 相关 举报
北大自考上机电子技术上机考试试题(4页).doc_第1页
第1页 / 共4页
北大自考上机电子技术上机考试试题(4页).doc_第2页
第2页 / 共4页
点击查看更多>>
资源描述

《北大自考上机电子技术上机考试试题(4页).doc》由会员分享,可在线阅读,更多相关《北大自考上机电子技术上机考试试题(4页).doc(4页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、-1 设计一个四舍五入判别器,输入1个8421码,如果大于或是等于5,输出1。2 输入是四位二进制,当输入“1”的个数是偶数,输出是“1”!输入输出“1”的个数和为奇数3 用D触发器和一个输入X控制一个两位的加一,减一计数器。当X=0时为加一计数器,当X=1时为减一计数器。既X=0,00,01,10,11。X=1,11,10,01,004 设计一个二位乘法器:x=A1A2B1B2得组合逻辑电。5 设计一个8421bcd码转换成余3码的转换器(只需算出0000-1001的余3码,其余的视为无关项),提供的芯片有与门,非门,或门,异或门。题目:设计一个8421bcd码转换成余3码的转换器(只需算出

2、00001001的余3码,其余视为无关项),提供的芯片有与门,非门,或门,异或门。 解题思路: 8421 余3码 A B C D X Y Z O 0 0 0 0 0 0 1 1 0 0 0 1 0 1 0 0 0 0 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 0 0 1 1 1 0 1 0 1 1 0 0 0 0 1 1 0 1 0 0 1 0 1 1 1 1 0 1 0 1 0 0 0 1 0 1 1 1 0 0 1 1 1 0 0 1 0 1 0 x x x x 1 0 1 1 x x x x 1 1 0 0 x x x x 1 1 0 1 x x x x 1 1

3、 1 0 x x x x 1 1 1 1 x x x x 逻辑表达式如上: X=m(5,6,7,8,9)+ d(10,11,12,13,14,15); CD 00 01 11 10 AB 00 01 1 1 1 11 1 1 1 1 10 1 1 X=AC+BD+BC; Y=M(1,2,3,4,9)+D(10,11,12,13,14,15) CD 00 01 11 10 AB 00 1 1 1 01 1 11 1 10 1 1 1 Y=BCD+BD+BC; Z=M(0,3,4,7,8)+D(10,11,12,13,14,15); CD 00 01 11 10 AB 00 1 1 01 1 1

4、11 1 1 10 1 1 Z=CD+CD; O=M(0,2,4,6,8)+ D(10,11,12,13,14,15); CD 00 01 11 10 AB 00 1 1 01 1 1 11 1 1 10 1 1 O=CD+CD=D; 注意:一上所有各式虽然是最简式;但考虑到“面包板”只有四个与门;因此要继续化简 X=AC+B(C+D); Y=BCD+BCD+BCD+BC=C(BD)+BC; Z=CD(C,D异或,然后对此值求补); O=D; 要点:在式子中的为求补运算;注意他的运算门数目是有限的,注意化简。 然后根据上市就可连线,我今天考试面包板中游唯一的D触发器,所以要靠也就是D触发器,

5、如果你的面包板有别的触发器,要小心对此出题可能性很大题目:设计一个窗口比较器,输入一个二进制数,0到某个值以内输出1,其余的输出0。6 用d触发器(以及以及门电路)设计一个扭环计数器。(000-001-011-111-110-100-000循环)7 输入四位二进制,输出以3为除数的那个数(输入的数)取余数的逻辑电路。8 设计一个两个两位的二进制数相加的加法器。余数的的电路。9 将输入的8421BCD码,转换为2421码。10 输入四位二进制数,输出是以6为除数的电路。11 输入s1,s2,A,B,输出X,当S1S2=00,输出X=A+B;当S0S1=01,输出X=A-B;当S1S2=10,输出

6、X=非(AB);当S1S2=11,输出X=A异或B。(此输出端X其实是两位组成,X和C。该题既有算术运算,又有逻辑运算,做算术运算时,要考虑到进位和借位置1;做逻辑运算就不必考虑,把C置0就可以了,其他列真值表,化简,画逻辑电路图,就不必细说了。)题目:输入两个两位二进制的数AB,CD 若AB=CD则输出F=1否则输出F=0题目:用138译码器及门电路实现一位二进制全加器!题目:用38译码器和适当的门电路实现一位全减器。上午:输入四位二进制,能被3整除输出1,不能输出0; 中午:二位二进制乘法,A1A0*B1B0=F. 下午:比较二位二进制:A1A0B1B0,F=1.用151(八位数据选择器)实现。(提示:利用输入的后三位,做151的地址输入。)要求做一个多人表决器,输入三个人的表决结果,多数服从少数,灯亮(为1);否则灯灭(为0)。输入4位二进制数.输出除5后的商.(输出2位)输入三位二进制数,输出除以三后的余数输入4位2进制 输出除3的余数输入四位二进制数A4A3A2A1,输出四位二进制数B4B3B2B1。如果输入数小于等于9,输出=输入。如果输入数大于9,输出=输入+6。设计一个一位全减器!-第 4 页-

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 单元课程

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁