quartus__用原理图输入法设计八位全加器实验(4页).doc

上传人:1595****071 文档编号:35023491 上传时间:2022-08-20 格式:DOC 页数:4 大小:106.50KB
返回 下载 相关 举报
quartus__用原理图输入法设计八位全加器实验(4页).doc_第1页
第1页 / 共4页
quartus__用原理图输入法设计八位全加器实验(4页).doc_第2页
第2页 / 共4页
点击查看更多>>
资源描述

《quartus__用原理图输入法设计八位全加器实验(4页).doc》由会员分享,可在线阅读,更多相关《quartus__用原理图输入法设计八位全加器实验(4页).doc(4页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、-实验一 用原理图输入法设计八位全加器 一 实验目的熟悉利用Quartus II 的原理图输入方法设计简单组合电路,掌握层次化设计的方法,并通过一个8位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。二 实验原理一个8位全加器可以由8个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出 cout 与相邻的高位加法器的最低进位输入信号 cin 相接。而1位全加器可以按照5.4节介绍的方法来完成。三 实验内容1:完成半加器和全加器的设计,包括原理图输入、编译、综合、适配、仿真、实验板上的硬件测试,并将此全加器电路设计成一个硬件符号入库。键1、键2、键

2、3(PIO0/1/2)分别接ain、bin、cin;发光管D2、D1(PIO9/8)分别接sum和cout。半加器原理图如下所示:半加器仿真波形图如下图所示:一位全加器原理图如下所示:一位全加器仿真波形如下图所示:2,建立一个更高层次的原理图设计,利用以上获得的1位全加器构成8位全加器,并完成编译、综合、适配、仿真、和硬件测试。建议选择电路模式1(附图F-2):键2、键1输入8位加数:键4、键3输入8位被加数:数码6和数码5显示加和:D8显示进位cout。八位全加器原理图如下所示:八位全加器波形图如下所示:四 实验总结通过本次实验,我掌握了Quartus II 的原理图输入方法设计简单组合电路和层次化设计的方法和详细流程。第 4 页-

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 单元课程

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁