计算机组成原理模拟题及答案.docx

上传人:叶*** 文档编号:34958945 上传时间:2022-08-19 格式:DOCX 页数:30 大小:511.51KB
返回 下载 相关 举报
计算机组成原理模拟题及答案.docx_第1页
第1页 / 共30页
计算机组成原理模拟题及答案.docx_第2页
第2页 / 共30页
点击查看更多>>
资源描述

《计算机组成原理模拟题及答案.docx》由会员分享,可在线阅读,更多相关《计算机组成原理模拟题及答案.docx(30页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、计算机组成原理试题一一, 选择题共20分,每题1分1零地址运算指令在指令格式中不给出操作数地址,它的操作数来自_C_。A马上数和栈顶;B暂存器;C栈顶和次栈顶;D累加器。2_C_可区分存储单元中存放的是指令还是数据。A存储器;B运算器;C限制器;D用户。3所谓三总线构造的计算机是指_B_。A地址线, 数据线和限制线三组传输线。BI/O总线, 主存总统和DMA总线三组传输线;CI/O总线, 主存总线和系统总线三组传输线;D设备总线, 主存总线和限制总线三组传输线。4某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_B_。A128K;B64K;C64KB;D128KB。5主

2、机及设备传送数据时,采纳_,主机及设备是串行工作的。A程序查询方式;B中断方式;CDMA方式;D通道。6在整数定点机中,下述第_B_种说法是正确的。A原码和反码不能表示 -1,补码可以表示 -1;B三种机器数均可表示 -1;C三种机器数均可表示 -1,且三种机器数的表示范围一样;D三种机器数均不行表示 -1。7变址寻址方式中,操作数的有效地址是_C_。A基址存放器内容加上形式地址位移量;B程序计数器内容加上形式地址;C变址存放器内容加上形式地址;D以上都不对。8向量中断是_C_。A外设提出中断;B由硬件形成中断效劳程序入口地址;C由硬件形成向量地址,再由向量地址找到中断效劳程序入口地址D以上都

3、不对。9一个节拍信号的宽度是指_C_。A指令周期;B机器周期;C时钟周期;D存储周期。10将微程序存储在EPROM中的限制器是_静态微程序_限制器。A静态微程序;B毫微程序;C动态微程序;D微程序。11隐指令是指_D_。A操作数隐含在操作码中的指令;B在一个机器周期里完成全部操作的指令;C指令系统中已有的指令;D指令系统中没有的指令。12当用一个16位的二进制数表示浮点数时,以下方案中第_种最好。A阶码取4位含阶符1位,尾数取12位含数符1位;B阶码取5位含阶符1位,尾数取11位含数符1 位;C阶码取8位含阶符1位,尾数取8位含数符1位; D阶码取6位含阶符1位,尾数取12位含数符1位。13D

4、MA方式_。A既然能用于高速外围设备的信息传送,也就能代替中断方式;B不能取代中断方式;C也能向CPU恳求中断处理数据传送;D内无中断机制。14在中断周期中,由_将允许中断触发器置“0。A关中断指令;B机器指令;C开中断指令;D中断隐指令。15在单总线构造的CPU中,连接在总线上的多个部件_。A某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据;B某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据;C可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据;D可以有多个同时向总线发送数据,但可以有一个同时从总线接收数据。16三种集中式总线限制中,_方式对电

5、路故障最敏感。A链式查询;B计数器定时查询;C独立恳求;D以上都不对。17一个16K8位的存储器,其地址线和数据线的总和是_。A48;B46;C17;D2218在间址周期中,_。A全部指令的间址操作都是一样的;B但凡存储器间接寻址的指令,它们的操作都是一样的;C对于存储器间接寻址或存放器间接寻址的指令,它们的操作是不同的;D以上都不对。19下述说法中_是正确的。AEPROM是可改写的,因而也是随机存储器的一种;BEPROM是可改写的,但它不能用作为随机存储器用;CEPROM只能改写一次,故不能作为随机存储器用;DEPROM是可改写的,但它能用作为随机存储器用。20打印机的分类方法许多,假设按能

6、否打印汉字来区分,可分为_。A并行式打印机和串行式打印机;B击打式打印机和非击打式打印机;C点阵式打印机和活字式打印机;D激光打印机和喷墨打印机。二, 填空共20分,每空1分1设浮点数阶码为8位含1位阶符,尾数为24位含1位数符,那么32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 ,最小正数为 ,最大负数为 ,最小负数为 。2指令寻址的根本方式有两种,一种是 寻址方式,其指令地址由 给出,另一种是 寻址方式,其指令地址由 给出。3在一个有四个过程段的浮点加法器流水线中,假设四个过程段的时间分别是T1 = 60nsT2 = 50nsT3 = 90nsT4 = 80ns。那么加法器

7、流水线的时钟周期至少为 。假如采纳同样的逻辑电路,但不是流水线方式,那么浮点加法所需的时间为 。4一个浮点数,当其尾数右移时,欲使其值不变,阶码必需 。尾数右移1位,阶码 。5存储器由mm1,2,4,8个模块组成,每个模块有自己的 和 存放器,假设存储器采纳 编址,存储器带宽可增加到原来的 _倍。6按序写出多重中断的中断效劳程序包括 , , , 和中断返回几局部。三, 名词说明(共10分,每题2分)1微操作吩咐和微操作 2快速缓冲存储器 3基址寻址 4流水线中的多发技术 5指令字长 四, 计算题5分设机器数字长为8位含1位符号位,设A,B,计算AB补,并复原成真值。五, 简答题共20分1异步通

8、信及同步通信的主要区分是什么,说明通信双方如何联络。4分2为什么外围设备要通过接口及CPU相连?接口有哪些功能?6分六, 问答题共15分1设CPU中各部件及其相互连接关系如以下图所示。图中W是写限制标记,R是读限制标记,R1和R2是暂存器。8分1假设要求在取指周期由ALU完成 (PC) + 1PC的操作即ALU可以对它的一个源操作数完成加1的运算。要求以最少的节拍写出取指周期全部微操作吩咐及节拍支配。2写出指令ADD # #为马上寻址特征,隐含的操作数在ACC中在执行阶段所需的微操作吩咐及节拍支配。2DMA接口主要由哪些部件组成?在数据交换过程中它应完成哪些功能?画出DMA工作过程的流程图不包

9、括预处理和后处理七, 设计题10分设CPU共有16根地址线,8根数据线,并用作访存限制信号低电平有效,用作读写限制信号高电平为读,低电平为写。现有以下芯片及各种门电路门电路自定,如下图。画出CPU及存储器的连接图,要求:1存储芯片地址空间安排为:最大4K地址空间为系统程序区,相邻的4K地址空间为系统程序工作区,最小16K地址空间为用户程序区;2指出选用的存储芯片类型及数量;3具体画出片选逻辑。1主存地址空间安排:6000H67FFH为系统程序区;6800H6BFFH为用户程序区。2合理选用上述存储芯片,说明各选几片?3具体画出存储芯片的片选逻辑图。计算机组成原理试题答案一一, 选择题共20分,

10、每题1分1C 2C 3B 4B 5A 6B 7C8C9C10A11D12B13B14D15B16A17D18C19B20C二, 填空共20分,每空1分1AA2127(1-223)B2129C2128(-21-223) D-21272A 依次 B程序计数器C跳动 D 指令本身3A90nsB280ns4AA增加B加15A地址B数据C模mDm6A爱护现场 B开中断 C设备效劳D复原现场三, 名词说明(共10分,每题2分)1微操作吩咐和微操作答:微操作吩咐是限制完成微操作的吩咐;微操作是由微操作吩咐限制实现的最根本操作。2快速缓冲存储器答:快速缓冲存储器是为了提高访存速度,在CPU和主存之间增设的高速

11、存储器,它对用户是透亮的。只要将CPU最近期需用的信息从主存调入缓存,这样CPU每次只须访问快速缓存就可到达访问主存的目的,从而提高了访存速度。3基址寻址答:基址寻址有效地址等于形式地址加上基址存放器的内容。4流水线中的多发技术答:为了提高流水线的性能,设法在一个时钟周期机器主频的倒数内产生更多条指令的结果,这就是流水线中的多发技术。5指令字长答:指令字长是指机器指令中二进制代码的总位数。四, 共5分计算题 答:A+B补1.1011110,A+B -17/64A-B补1.1000110,A-B 35/64五, 简答题共20分14分答:同步通信和异步通信的主要区分是前者有公共时钟,总线上的全部设

12、备按统一的时序,统一的传输周期进展信息传输,通信双方按约定好的时序联络。后者没有公共时钟,没有固定的传输周期,采纳应答方式通信,具体的联络方式有不互锁, 半互锁和全互锁三种。不互锁方式通信双方没有相互制约关系;半互锁方式通信双方有简洁的制约关系;全互锁方式通信双方有完全的制约关系。其中全互锁通信牢靠性最高。26分,每写出一种给1分,最多6分答:外围设备要通过接口及CPU相连的缘由主要有: 1一台机器通常配有多台外设,它们各自有其设备号地址,通过接口可实现对设备的选择。 2I/O设备种类繁多,速度不一,及 CPU速度相差可能很大,通过接口可实现数据缓冲,到达速度匹配。 3I/O设备可能串行传送数

13、据,而CPU一般并行传送,通过接口可实现数据串并格式转换。 4I/O设备的入/出电平可能及CPU的入/出电平不同,通过接口可实现电平转换。 5CPU启动I/O设备工作,要向外设发各种限制信号,通过接口可传送限制吩咐。 6I/O设备需将其工作状况“忙, “就绪, “错误, “中断恳求等刚好报告CPU,通过接口可监视设备的工作状态,并保存状态信息,供CPU查询。 可见归纳起来,接口应具有选址的功能, 传送吩咐的功能, 反映设备状态的功能以及传送数据的功能包括缓冲, 数据格式及电平的转换。45分答:(1) 依据IR和MDR均为16位,且采纳单字长指令,得出指令字长16位。依据105种操作,取操作码7

14、位。因允许干脆寻址和间接寻址,且有变址存放器和基址存放器,因此取2位寻址特征,能反映四种寻址方式。最终得指令格式为:727OPMAD其中 OP 操作码,可完成105种操作;M 寻址特征,可反映四种寻址方式;AD形式地址。这种格式指令可干脆寻址27 = 128,一次间址的寻址范围是216 = 65536。(2) 双字长指令格式如下:727OPMAD1AD2其中 OP, M的含义同上;AD1AD2为23位形式地址。这种格式指令可干脆寻址的范围为223 = 8M。(3) 容量为8MB的存储器,MDR为16位,即对应4M16位的存储器。可采纳双字长指令,干脆访问4M存储空间,此时MAR取22位;也可采

15、纳单字长指令,但RX和RB取22位,用变址或基址寻址访问4M存储空间。六, 共15分问答题18分答:1由于 (PC) + 1PC需由ALU完成,因此PC的值可作为ALU的一个源操作数,靠限制ALU做1运算得到 (PC) + 1,结果送至及ALU输出端相连的R2,然后再送至PC。此题的关键是要考虑总线冲突的问题,故取指周期的微操作吩咐及节拍支配如下:T0 PCMAR,1RT1 M(MAR)MDR,(PC) + 1R2T2 MDRIR,OP(IR)微操作吩咐形成部件T3 R2PC2马上寻址的加法指令执行周期的微操作吩咐及节拍支配如下:T0 Ad(IR)R1 ;马上数R1T1 (R1) + (ACC

16、)R2 ;ACC通过总线送ALUT2 R2ACC ;结果ACC27分答:DMA接口主要由数据缓冲存放器, 主存地址计数器, 字计数器, 设备地址存放器, 中断机构和DMA限制逻辑等组成。在数据交换过程中,DMA接口的功能有:1向CPU提出总线恳求信号;2当CPU发出总线响应信号后,接收对总线的限制;3向存储器发地址信号并能自动修改地址指针;4向存储器发读/写等限制信号,进展数据传送;5修改字计数器,并依据传送字数,推断DMA传送是否完毕;6发DMA完毕信号,向CPU申请程序中断,报告一组数据传送完毕。DMA工作过程流程如下图。 七, 设计题共10分 答: 1主存地址空间安排。2分 A15 A1

17、1 A7 A0最大4K 2K8位ROM 2片相邻4K 4K4位RAM 2片最小16K 8K8位RAM 2片2依据主存地址空间安排最大4K地址空间为系统程序区,选用2片2K8位ROM芯片;1分相邻的4K地址空间为系统程序工作区,选用2片4K4位RAM芯片;1分最小16K地址空间为用户程序区,选用2片8K8位RAM芯片。1分3存储芯片的片选逻辑图5分计算机组成原理试题二一, 选择题共20题,每题1分,共20分1.在以下机器数_B_中,零的表示形式是唯一的。A原码B补码C反码D原码和反码2.CRT的辨别率为10241024,颜色深度为8位,那么刷新存储器的存储容量是_B_。A2MBB1MBC8MBD

18、1024B3.在定点二进制运算器中,减法运算一般通过_D_来实现。A原码运算的二进制减法器B补码运算的二进制减法器C补码运算的十进制加法器D补码运算的二进制加法器4.在指令的地址字段中,干脆指出操作数本身的寻址方式,称为_B_。A.隐含寻址B.马上寻址C.存放器寻址D.干脆寻址5.信息只用一条传输线,且采纳脉冲传输的方式称为_A_。6.和外存储器相比,内存储器的特点是_C_。A容量大, 速度快, 本钱低B容量大, 速度慢, 本钱高C容量小, 速度快, 本钱高D容量小, 速度快, 本钱低7.CPU响应中断的时间是_C_。A中断源提出恳求B取指周期完毕C执行周期完毕。8.EPROM是指_C_。A.

19、读写存储器B.只读存储器C.可编程的只读存储器D.光擦除可编程的只读存储器9.以下数中最小的数是_B_。A11010012B528C1338D301610.假定以下字符码中有奇偶校验位,但没有数据错误,采纳偶校验的字符码是_D_。A11001011B11010110C11000001D1100100111.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采纳_C_。A.堆栈寻址方式B.马上寻址方式D.间接寻址方式12.用于对某个存放器中操作数的寻址方式称为_C_寻址。A.干脆B.间接C.存放器干脆D.存放器间接13.中心处理器CPU包含_C_。A运算器B限制器C运

20、算器, 限制器和cacheD运算器, 限制器和主存储器14.在CPU中跟踪指令后继地址的存放器是_B_。A主存地址存放器B程序计数器C指令存放器D状态条件存放器15.在集中式总线仲裁中,_C_方式响应时间最快。A链式查询三种一样16.PCI总线的根本传输机制是_D_。A串行传输B并行传输CDMA式传输D猝发式传输17.中断向量地址是_B_。A子程序入口地址B中断效劳子程序入口地址C中断效劳子程序出口地址D中断返回地址18.CD-ROM是_C_型光盘。A一次B重写C只读19.某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是_A_。A512K B1MC512KB20一个16K3

21、2位的存储器,其地址线和数据线的总和是_B_。A48B46C36二, 填空题共7题,每空1分,共20分1.计算机系统是由_和软件两大局部组成,软件又分为_和_。2.系统总线按传输信息的不同分为地址总线, _, _三大类。3.四位二进制补码所能表示的十进制整数范围是_至_。4.半导体SRAM靠_存储信息,半导体DRAM靠_存储信息。5.动态RAM的刷新方式通常有_, _, _三种。6.完整的指令周期包括取指, _, _, _四个子周期,影响指令流水线性能的三种相关分别是_相关, _相关和限制相关。7.Cache和主存地址的映射方式有_, _, _ 三种。三, 简答题共2题,每题5分,共10分1什

22、么叫指令?什么叫指令系统?2.一次程序中断大致可分为哪几个阶段?四, 应用题共5题,每题10分,共50分1.设某机主频为8MHz,每个机器周期平均含2个时钟周期,每条指令平均有2.5个机器周期,试问该机的平均指令执行速度为多少MIPS?假设机器主频不变,但每个机器周期平均含4个时钟周期,每条指令平均有5个机器周期,那么该机的平均指令执行速度又是多少MIPS?由此可得出什么结论?2设某机有四个中断源A, B, C, D,其硬件排队优先次序为A,B,C,D,现要求将中断处理次序改为D,A,C,B。1写出每个中断源对应的屏蔽字。2按以下图时间轴给出的四个中断源的恳求时刻,画出CPU执行程序的轨迹。设

23、每个中断源的中断效劳程序时间均为20s。3.设机器数字长为8位含一位符号位,假设A=+15,B=+24,求A+B补和A-B补并复原成真值。4.某机字长16位,存储字长等于指令字长,假设存储器干脆寻址空间为128字,变址时的位移量为-64+63,16个通用存放器可作为变址存放器。设计一套指令格式,满意以下寻址类型的要求。1干脆寻址的二地址指令3条;2变址寻址的一地址指令6条;3存放器寻址的二地址指令9条;4干脆寻址的一地址指令13条。5设CPU共有16根地址线,8根数据线,并用-MREQ低电平有效作访存限制信号,R/-W作读写吩咐信号高电平为读,低电评为写。现有8片8KX8位的RAM芯片及CPU

24、相连,试答复:1用74138译码器画出CPU及存储芯片的连接图;2写出每片RAM的地址范围;3依据图1,假设出现地址线A13及CPU断线,并搭接到高电平上,将出现什么后果?计算机组成原理试题二答案一, 选择题1.B2.B3.D4.B5.A6.C7.C8.C9.B10.D11.C12.C13.C14.B15.C16.D17.B18.C19.A20.B二, 填空题系统软件应用软件2数据地址限制3+15-16电容5集中分散异步6间址执行中断构造数据限制7干脆映射全相连组相连三, 简答题1指令是计算机执行某种操作的吩咐,也就是常说的机器指令。一台机器中全部机器指令的集合,称这台计算机的指令系统。2答:

25、一次程序中断大致可分为五个阶段。中断恳求1分中断判优1分中断响应1分中断效劳1分中断返回1分四, 应用题1解:先通过主频求出时钟周期,再求出机器周期和平均指令周期,最终通过平均指令周期的倒数求出平均指令执行速度。计算如下:10-6=125ns机器周期=125ns2=250ns平均指令周期=250ns2.5=625ns当参数变更后:机器周期=125nssss结论:两个主频一样的机器,执行速度不肯定一样。21在中断处理次序改为DACB后,每个中断源新的屏蔽字如表所示。5分2依据新的处理次序,CPU执行程序的轨迹如下图5分3解:A=+15=+0001111,B=+24=+0011000A补=0,00

26、01111,B补=0,0011000,-B补=1,1101000那么A-B补=A补+-B补=0,0001111+1,11010001,1110111A-B补=1,1110111故A-B=-0001001=-9 4 1)地址指令格式为2分 2)2分2) 08191 819216383 1638424575 2457632767 3276840959 4096049151 4915257343 5734465535 3假如地址线A13及CPU断线,并搭接到高电平上,将会出现A13恒为“1的状况。此时存储器只能寻址A13=1的地址空间,A13=0的另一半地址空间将恒久访问不到。假设对A13=0的地址

27、空间进展访问,只能错误地访问到A13=1的对应空间中去。 计算机组成原理试题三一 选择题每题1分,共20分1. 我国在_ 年研制胜利了第一台电子数字计算机,第一台晶体管数字计算机于_ 年完成。 A1946 1958 B1950 1968 C1958 1961 D1959 19652. Pentium微型计算机中乘除法部件位于_ 中。 ACPU B接口 C限制器 D专用芯片3. 没有外存储器的计算机初始引导程序可以放在_ 。 ARAM BROM CRAM和ROM DCPU4. 以下数中最小的数是_ 。 A1010012 B528 C2B16 D44105. 在机器数_ 中,零的表示形式是唯一的。

28、 A原码 B补码 C移码 D反码6. 在定点二进制运算器中,减法运算一般通过_ 来实现。A原码运算的二进制减法器 B补码运算的二进制减法器C补码运算的十进制加法器 D补码运算的二进制加法器7. 以下有关运算器的描述中_ 是正确的。 A只作算术运算,不作逻辑运算 B只作加法C能短暂存放运算结果 D以上答案都不对8. 某DRAM芯片,其存储容量为512K8位,该芯片的地址线和数据线数目为_ 。 A8,512 B512,8 C18,8 D。19,89. 相联存储器是按_ 进展寻址的存储器。 A地址指定方式 B堆栈存取方式 C内容指定方式 D。地址指定及堆栈存取方式结合10. 指令系统中采纳不同寻址方

29、式的目的主要是_ 。 A实现存储程序和程序限制 B缩短指令长度,扩大寻址空间,提高编程敏捷性C可以干脆访问外存 D供应扩展操作码的可能并降低指令译码难度11. 堆栈寻址方式中,设A为累加存放器,SP为堆栈指示器,Msp为SP指示器的栈顶单元,假如操作的动作是:AMsp,SP1SP,那么出栈操作的动作为:AMspA,SP+1SP B.SP+1SP,MspACSP1SP,MspA D.MspA,SP1SP12. 在CPU中跟踪指令后继地址的存放器是_ 。 A主存地址存放器 B程序计数器 C指令存放器 D状态条件存放器13. 描述多媒体CPU根本概念中正确表述的句子是_ 。A. 多媒体CPU是带有M

30、MX技术的处理器 B多媒体CPU是非流水线构造CMMX指令集是一种单指令流单数据流的串行处理指令D多媒体CPU肯定是 CISC机器14. 描述Futurebus+总线中根本概念正确的表述是_ 。A. Futurebus+总线是一个高性能的同步总线标准B. 根本上是一个同步数据定时协议C. 它是一个及构造, 处理器技术有关的开发标准D. 数据线的规模不能动态可变15. 在_ 的微型计算机系统中,外设可以和主存储器单元统一编址,因此可以不用I/O指令。 A单总线 B双总线 C三总线 D多总线16. 用于笔记本电脑的大容量存储器是_ 。 A软磁盘 B硬磁盘 C固态盘 D磁带17. 具有自同步实力的记

31、录方式_ 。 ANRZ0 BNRZ1 CPM DMFM18. _不是发生中断恳求的条件。 A一条指令执行完毕 B一次I/O操作完毕C机器内部发生故障 D一次DMA操作完毕19. 采纳DMA 方式传送数据时,每传送一个数据就要用一个_ 。 A指令周期 B数据周期 C存储周期 D总线周期20. 并行I/O标准接口SCSI中,一块主适配器可以连接_ 台具有SCSI接口的设备。 A6 B715 C8 D10二 填空题每空1分,共20分1. 在计算机术语中,将A._ 和B._ 和在一起称为CPU,而将CPU和C._ 合在一起称为主机。2. 计算机软件一般分为两大类:一类叫A._ ,另一类叫B._ 。操作

32、系统属于C._ 类。3. 主存储器容量通常以MB表示,其中M = A._ , B =B._;硬盘容量通常以GB表示,其中G =C. _ 。4. CPU能干脆访问A._ 和B._ ,但不能干脆访问磁盘和光盘。5. 指令字长度有A._ , B._ , C._ 三种形式。6. 计算机系统中,依据应用条件和硬件资源不同,数据传输方式可采纳A._ 传送, B._ 传送, C._ 传送。7. 通道是一个特别功能的A._ ,它有自己的B._ 特地负责数据输入输出的传输限制。8. 并行I/O接口A._ 和串行I/O接口B._ 是目前两个最具有权威性的标准接口技术。三 简答题每题5分,共20分1. 一个较完善的

33、指令系统应包括哪几类?2. 什么是闪速存储器?它有哪些特点?3. 比拟水平微指令及垂直微指令的优缺点。4. CPU响应中断应具备哪些条件?四 应用题每题5分,共20分1. :X=0.1011,Y=0.0101,求X/2补,X/4补, X补, Y/2补,Y/4补, Y补。2. 设机器字长为16位,定点表示时,尾数15位,阶符1位。(1)定点原码整数表示时,最大正数为多少?最小负数为多少?(2)定点原码小数表示时,最大正数为多少?最小负数为多少?3. x补+y补=x+y补求证 : -y补=-y补4. 有一个16K16的存储器,由1K4位的DRAM芯片构成问:1总共须要多少DRAM芯片2画出存储体的

34、组成框图。5. 中断接口中有哪些标记触发器?功能是什么?6. CPU构造如下图,其中一个累加存放器AC,一个状态条件存放器和其它四个存放器,各局部之间的连线表示数据通路,箭头表示信息传送方向。(1) 标明图中四个存放器的名称。(2) 简述指令从主存取到限制器的数据通路。(3) 简述数据在运算器和主存之间进展存/取访问的数据通路。图7. 何谓DMA方式?DMA限制器可采纳哪几种方式及CPU分时运用内存?8. CDROM光盘的外缘有5mm的范围因记录数据困难,一般不运用,故标准的播放时间为60分钟。请计算模式1状况下光盘存储容量是多少?计算机组成原理试题三答案一 选择题1.D 2. A 3. B

35、4. A 5. B,C 6. D 7. D 8. D 9. C 10. B 11. B 12. B 13. A 14. C 15. A 16. C,D 17. C 18. A 19. C 20. B二 填空题3. A.220 B.8位(1个字节) C.2306. A.并行 B.串行 C.复用 三 简答题1. 包括:数据传送指令, 算术运算指令, 逻辑运算指令, 程序限制指令, 输入输出指令, 堆栈指令, 字符串指令, 特权指令等。2. 闪速存储器是高密度, 非易失性的读/写半导体存储器。从原理上看,它属于ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM及RA

36、M的定义和划分已失去意义。因而它是一种全新的存储器技术。闪速存储器的特点:1固有的非易失性 2廉价的高密度 3可干脆执行 4固态性能3.1水平型微指令并行操作实力强, 效率高, 敏捷性强,垂直型微指令那么较差。2水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。3由水平型微指令说明指令的微程序,具有微指令字比拟长,但微程序短的特点,而垂直型微指令正好相反。4水平型微指令用户难以驾驭,而垂直型微指令及指令比拟相像,相对来说比拟简洁驾驭 4. 解:(1) 在CPU内部设置的中断屏蔽触发器必需是开放的。(2) 外设有中断恳求时,中断恳求触发器必需处于“1状态,保持中断恳求信号。(3) 外设接口中断允许触发器必需为“1,这样才能把外设中断恳求送至CPU。(4) 当上述三个条件具备时,CPU

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 初中资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁