电大考试计算机组成原理期末10套复习试题及答案参考资料小抄汇总.docx

上传人:叶*** 文档编号:34891197 上传时间:2022-08-19 格式:DOCX 页数:155 大小:1.69MB
返回 下载 相关 举报
电大考试计算机组成原理期末10套复习试题及答案参考资料小抄汇总.docx_第1页
第1页 / 共155页
电大考试计算机组成原理期末10套复习试题及答案参考资料小抄汇总.docx_第2页
第2页 / 共155页
点击查看更多>>
资源描述

《电大考试计算机组成原理期末10套复习试题及答案参考资料小抄汇总.docx》由会员分享,可在线阅读,更多相关《电大考试计算机组成原理期末10套复习试题及答案参考资料小抄汇总.docx(155页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、计算机组成原理本科生期末试卷 二一 选择题每题1分,共10分1 六七十年头,在美国的州,出现了一个地名叫硅谷。该地主要工业是它也是的发源地。A 马萨诸塞 ,硅矿产地,通用计算机B 加利福尼亚,微电子工业,通用计算机C加利福尼亚,硅消费基地,小型计算机和微处理机D加利福尼亚,微电子工业,微处理机2 假设浮点数用补码表示,那么推断运算结果是否为规格化数的方法是。A 阶符及数符一样为规格化数B 阶符及数符相异为规格化数C 数符及尾数小数点后第一位数字相异为规格化数D数符及尾数小数点后第一位数字一样为规格化数3 定点16位字长的字,承受2的补码形式表示时,一个字所能表示的整数范围是。A -215 +2

2、15 -1 B -215 1 +215 1 C -215 + 1 +215 D -215 +215 4 某芯片,存储容量为64K16位,该芯片的地址线和数据线数目为。A 64,16 B 16,64 C 64,8 D 16,16 。5 穿插存贮器本质上是一种存贮器,它能执行独立的读写操作。A 模块式,并行,多个 B 模块式串行,多个C 整体式,并行,一个 D 整体式,串行,多个6 用某个存放器中操作数的寻址方式称为寻址。A 干脆 B 间接 C 存放器干脆 D 存放器间接7 流水 是由一系列叫做“段的处理线路所组成,和具有m个并行部件的相比,一个 m段流水。A 具备同等程度的吞吐实力 B不具备同等

3、程度的吞吐实力C 吞吐实力大于前者的吞吐实力 D吞吐实力小于前者的吞吐实力8 描绘总线中根本概念不正确的句子是。A 总线不仅连接主存,还可以连接多个B 总线体系中有三种桥,它们都是 设备C 以桥连接实现的总线构造不允许很多条总线并行工作D 桥的作用可使全部的存取都按 的须要出如今总线上9 计算机的外围设备是指。A 输入/输出设备 B 外存储器C 远程通信设备 D 除了 和内存以外的其它设备10 中断向量地址是:。A 子程序入口地址 B 中断效劳例行程序入口地址C中断效劳例行程序入口地址的指示器 D 中断返回地址二. 填空题 每题3分,共15分1 为了运算器的A. ,承受了B. 进位,C. 乘除

4、法和流水线等并行措施。2 相联存储器不按地址而是按A. 访问的存储器,在中用来存放B. ,在虚拟存储器中用来存放C. 。3 硬布线限制器的设计方法是:先画出A. 流程图,再利用B. 写出综合逻辑表达式,然后用C. 等器件实现。4 磁外表存储器主要技术指标有,B. ,C. ,和数据传输率。5 限制器按其A. 构造,分为B. 型和C. 型两种。三 9分求证:X补+ Y 补 = X + Y 补 2四 9分某计算机字长32位,有16个通用存放器,主存容量为1M字,承受单字长二地址指令,共有64条指令,试承受四种寻址方式存放器、干脆、变址、相对设计指令格式。五 9分如图B2.1表示运用快表页表的虚实地址

5、转换条件,快表存放在相联存贮器中,其中容量为8个存贮单元。问:(1) 当 按虚拟地址1去访问主存时,主存的实地址码是多少?(2) 当 按虚拟地址2去访问主存时,主存的实地址码是多少?(3) 当 按虚拟地址3去访问主存时,主存的实地址码是多少? 页号该页在主存中的起始地址虚拟地址 页号 页内地址332576415530 42000 38000 96000 60000 40000 80000 50000 70000 1 2 3 15 0324 7 0128 48 0516六 10分假设某计算机的运算器框图如图B2.2所示,其中为16位的加法器, 、为16位暂存器,4个通用存放器由D触发器组成,Q端

6、输出, 其读写限制如下表所示: 读限制 写限制 R0 01选择 W 01选择 1 1 1 1 0 0 0 1 1 x 0 1 0 1 x R0 R1 R2 R3 不读出 1 1 1 1 0 0 0 1 1 x 0 1 0 1 xR0R1R2R3不写入 要求:1设计微指令格式。 2画出,两条指令微程序流程图。七 9分画出单机系统中承受的三种总线构造。八 9分试推导磁盘存贮器读写一块信息所需总时间的公式。九 10分机动题十 10分机动题 本科生期末试卷二答案 一选择题1. D 2. C 3. A 4. D 5. A 6. C 7. A 8. C 9. D 10. C二 填空题1. A.高速性 B.

7、先行 C.阵列。2. A.内容 B.行地址表 C.页表和段表。3. A.指令周期 B.布尔代数 C.门电路、触发器或可编程逻辑。4. A.存储密度 B.存储容量 C.平均存取时间。5. A.组成构造 B.选择 C.多路。三 解:1x 0 , y 0 , 那么x + y 0 X补+ Y 补 = x + y = X + Y 补 2 (2) x 0 , y 0 或x + y 0时,2+()2,进位2必丢失,又因()0,所以X补+ Y 补 X + Y 补 2当0时,2+()2,又因()0,所以X补+ Y 补 X + Y 补 2 3x 0 , 那么x + y 0 或x + y 0 这种状况和第2种状况一

8、样,把x和y的位置对调即得证。 4x 0 , y 0 , 那么x + y 0 因为 X补= 2 + x , Y 补 = 2 + y 所以X补+ Y 补 = 2 + x + 2 + y = 2 + 2 + x + y上式第二部分确定是小于2大于1 的数,进位2必丢失,又因P字段下址字段各字段意义如下:R 通用存放器读嘱咐W通用存放器写嘱咐01读R0R3的选择限制。01写R0R3的选择限制。打入的限制信号。打入的限制信号。翻开非反向三态门的限制信号。翻开反向三态门的限制信号,并使加法器最低位加1。暂存器清零信号。 一段微程序完毕,转入取机器指令的限制信号。2、两条指令的微程序流程图见图B2.3所示

9、。七三种系统总线构造如图B2.4所示,从上到下为单总线,双总线,三总线: 八解:设读写一块信息所需总时间为T,平均找到时间为,平均等待时间为,读写一块信息的传输时间为,那么:。假设磁盘以每秒r转速率旋转,每条磁道容量为N个字,那么数据传输率个字/秒。又假设每块的字数为n,因此一旦读写头定位在该块始端,就能在n / 秒的时间中传输完毕。是磁回旋转半周的时间,1/2r秒,由此可得: 1/2r 秒本科生期末试卷 二 二 选择题每题1分,共10分1 六七十年头,在美国的州,出现了一个地名叫硅谷。该地主要工业是它也是的发源地。A 马萨诸塞 ,硅矿产地,通用计算机B 加利福尼亚,微电子工业,通用计算机C加

10、利福尼亚,硅消费基地,小型计算机和微处理机D加利福尼亚,微电子工业,微处理机2 假设浮点数用补码表示,那么推断运算结果是否为规格化数的方法是。A 阶符及数符一样为规格化数B 阶符及数符相异为规格化数C 数符及尾数小数点后第一位数字相异为规格化数D数符及尾数小数点后第一位数字一样为规格化数3 定点16位字长的字,承受2的补码形式表示时,一个字所能表示的整数范围是。A -215 +215 -1 B -215 1 +215 1 C -215 + 1 +215 D -215 +215 4 某芯片,存储容量为64K16位,该芯片的地址线和数据线数目为。A 64,16 B 16,64 C 64,8 D 1

11、6,16 。5 穿插存贮器本质上是一种存贮器,它能执行独立的读写操作。A 模块式,并行,多个 B 模块式串行,多个C 整体式,并行,一个 D 整体式,串行,多个6 用某个存放器中操作数的寻址方式称为寻址。A 干脆 B 间接 C 存放器干脆 D 存放器间接7 流水 是由一系列叫做“段的处理线路所组成,和具有m个并行部件的相比,一个 m段流水。A 具备同等程度的吞吐实力 B不具备同等程度的吞吐实力C 吞吐实力大于前者的吞吐实力 D吞吐实力小于前者的吞吐实力8 描绘总线中根本概念不正确的句子是。A 总线不仅连接主存,还可以连接多个B 总线体系中有三种桥,它们都是 设备C 以桥连接实现的总线构造不允许

12、很多条总线并行工作D 桥的作用可使全部的存取都按 的须要出如今总线上9 计算机的外围设备是指。A 输入/输出设备 B 外存储器C 远程通信设备 D 除了 和内存以外的其它设备10 中断向量地址是:。A 子程序入口地址 B 中断效劳例行程序入口地址C中断效劳例行程序入口地址的指示器 D 中断返回地址二. 填空题 每题3分,共15分1 为了运算器的A. ,承受了B. 进位,C. 乘除法和流水线等并行措施。2 相联存储器不按地址而是按A. 访问的存储器,在中用来存放B. ,在虚拟存储器中用来存放C. 。3 硬布线限制器的设计方法是:先画出A. 流程图,再利用B. 写出综合逻辑表达式,然后用C. 等器

13、件实现。4 磁外表存储器主要技术指标有,B. ,C. ,和数据传输率。5 限制器按其A. 构造,分为B. 型和C. 型两种。十一 9分求证:X补+ Y 补 = X + Y 补 2十二 9分某计算机字长32位,有16个通用存放器,主存容量为1M字,承受单字长二地址指令,共有64条指令,试承受四种寻址方式存放器、干脆、变址、相对设计指令格式。十三 9分如图B2.1表示运用快表页表的虚实地址转换条件,快表存放在相联存贮器中,其中容量为8个存贮单元。问:(4) 当 按虚拟地址1去访问主存时,主存的实地址码是多少?(5) 当 按虚拟地址2去访问主存时,主存的实地址码是多少?(6) 当 按虚拟地址3去访问

14、主存时,主存的实地址码是多少? 页号该页在主存中的起始地址虚拟地址 页号 页内地址332576415530 42000 38000 96000 60000 40000 80000 50000 70000 1 2 3 15 0324 7 0128 48 0516十四 10分假设某计算机的运算器框图如图B2.2所示,其中为16位的加法器, 、为16位暂存器,4个通用存放器由D触发器组成,Q端输出, 其读写限制如下表所示: 读限制 写限制 R0 01选择 W 01选择 1 1 1 1 0 0 0 1 1 x 0 1 0 1 x R0 R1 R2 R3 不读出 1 1 1 1 0 0 0 1 1 x

15、0 1 0 1 xR0R1R2R3不写入 要求:1设计微指令格式。 2画出,两条指令微程序流程图。十五 9分画出单机系统中承受的三种总线构造。十六 9分试推导磁盘存贮器读写一块信息所需总时间的公式。十七 10分机动题十八 10分机动题 本科生期末试卷二答案 一选择题1. D 2. C 3. A 4. D 5. A 6. C 7. A 8. C 9. D 10. C二 填空题6. A.高速性 B.先行 C.阵列。7. A.内容 B.行地址表 C.页表和段表。8. A.指令周期 B.布尔代数 C.门电路、触发器或可编程逻辑。9. A.存储密度 B.存储容量 C.平均存取时间。10. A.组成构造

16、B.选择 C.多路。三 解:1x 0 , y 0 , 那么x + y 0 X补+ Y 补 = x + y = X + Y 补 2 (2) x 0 , y 0 或x + y 0时,2+()2,进位2必丢失,又因()0,所以X补+ Y 补 X + Y 补 2当0时,2+()2,又因()0,所以X补+ Y 补 X + Y 补 2 3x 0 , 那么x + y 0 或x + y 0 这种状况和第2种状况一样,把x和y的位置对调即得证。 4x 0 , y 0 , 那么x + y 0 因为 X补= 2 + x , Y 补 = 2 + y 所以X补+ Y 补 = 2 + x + 2 + y = 2 + 2

17、+ x + y上式第二部分确定是小于2大于1 的数,进位2必丢失,又因P字段下址字段各字段意义如下:R 通用存放器读嘱咐W通用存放器写嘱咐01读R0R3的选择限制。01写R0R3的选择限制。打入的限制信号。打入的限制信号。翻开非反向三态门的限制信号。翻开反向三态门的限制信号,并使加法器最低位加1。暂存器清零信号。 一段微程序完毕,转入取机器指令的限制信号。2、两条指令的微程序流程图见图B2.3所示。七三种系统总线构造如图B2.4所示,从上到下为单总线,双总线,三总线: 八解:设读写一块信息所需总时间为T,平均找到时间为,平均等待时间为,读写一块信息的传输时间为,那么:。假设磁盘以每秒r转速率旋

18、转,每条磁道容量为N个字,那么数据传输率个字/秒。又假设每块的字数为n,因此一旦读写头定位在该块始端,就能在n / 秒的时间中传输完毕。是磁回旋转半周的时间,1/2r秒,由此可得: 1/2r 秒期末试卷二一. 选择题每空1分,共20分1 将有关数据加以分类、统计、分析,以获得有利用价值的信息,我们称其为。A. 数值计算 B. 扶植设计 C. 数据处理 D. 实时限制2 目前的计算机,从原理上讲。A. 指令以二进制形式存放,数据以十进制形式存放B. 指令以十进制形式存放,数据以二进制形式存放C. 指令和数据都以二进制形式存放D. 指令和数据都以十进制形式存放3. 根据国标规定,每个汉字在计算机内

19、占用存储。A.一个字节 B.二个字节 C.三个字节 D.四个字节4. 以下数中最小的数为。A.1010012 B.528 C.2B16 D.44105. 存储器是计算机系统的记忆设备,主要用于。A.存放程序 B.存放软件 C.存放微程序 D.存放程序和数据6. 设 0.1011,那么X补为。A.1.1011 B.1.0100 C.1.0101 D.7. 以下数中最大的数是。A.100101012 B.2278 C.9616 D.143108. 计算机问世至今,新型机器不断推陈出新,不管怎样更新,照旧保有“存储程序的概念,最早提出这种概念的是。A.巴贝奇 B.冯. 诺依曼 C.帕斯卡 D.贝尔9

20、. 在中,跟踪后继指令地指的存放器是。A.指令存放器 B.程序计数器 C.地址存放器 D.状态条件存放器10. 3是一种。 A.64位处理器 B.16位处理器 C.准16位处理器 D.32位处理器11. 三种集中式总线限制中,方式对电路故障最敏感。 A.链式查询 B.计数器定时查询 C.独立恳求 12. 外存储器及内存储器相比,外存储器。 A.速度快,容量大,本钱高 B.速度慢,容量大,本钱低 C.速度快,容量小,本钱高 D.速度慢,容量大,本钱高13. 一个256K8的存储器,其地址线和数据线总和为。 A.16 B.18 C.26 D.2014. 堆栈寻址方式中,设A为累加器,为堆栈指示器,

21、为指示的栈顶单元。假设进栈操作的动作依次是A,()-1。那么出栈操作的动作依次应为。 A.()A,()+1 B.()+1,()AC.(1),()A D.()A, -115. 当承受对设备进展编址状况下,不须要特地的指令组。 A.统一编址法 B.单独编址法 C.两者都是 D.两者都不是16. 下面有关“中断的表达,是不正确的。A. 一旦有中断恳求出现,立即停顿当前指令的执行,转而去受理中断恳求B. 响应中断时暂停运行当前程序,自动转移到中断效劳程序C. 中断方式一般适用于随机出现的效劳D. 为了保证中断效劳程序执行完毕以后,能正确返回到被中断的断点接着执行程序,必需进呈现场保存操作17.下面表达

22、中,是正确的。 A.总线确定要和接口相连 B.接口确定要和总线相连 C.通道可以替代接口 D.总线始终由限制和管理18.在下述指令中,I为间接寻址,指令包含的周期数最多。 30 I 31 2119.设存放器位数为8位,机器数承受补码形式含一位符号位。对应于十进制数-27,存放器内为。A.27H B.9 5H D.520.某存储器芯片的存储容量为8K12位,那么它的地址线为。 A.11 B.12 C.13 D.14二. 填空题每空1分,共20分1. 计算机软件一般分为两大类:一类叫,另一类叫。操作系统属于 类。2. 一位十进制数,用码表示需位二进制码 ,用码表示需位二进制码。3. 主存储器容量通

23、常以表示,其中;硬盘容量通常以表示,其中。4. 的中文含义是的中文含义是。5. 主存储器的性能指标主要是存储容量、和。6. 由于存储器芯片的容量有限,所以往往须要在和两方面进展扩大才能满意实际需求。7. 指令寻址的根本方式有两种,方式和方式。8. 存储器和连接时,要完成的连接;的连接和的连接,方能正常工作。9. 操作限制器的功能是根据指令操作码和,产生各种操作限制信号,从而完成和执行指令的限制。三. 简答题每题5分,共20分1. 指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据。2. 什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何?3. 简要描绘外设

24、进展操作的过程及方式的主要优点。4. 在存放器存放器型,存放器存储器型和存储器存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?四. 应用题每题5分,共40分1. 求十进制数-113的原码表示,反码表示,补码表示和移码表示用8位二进制表示,并设最高位为符号位,真值为7位。2. 某机指令格式如下图: X D 15 10 9 8 7 0 图中X为寻址特征位,且0时,不变址;1时,用变址存放器X1进展变址;2时,用变址存放器X2进展变址;3时,相对寻址。设=1234H,X1=0037H, (X2)=1122H,请确定以下指令的有效地址均用十六进制表示,H表示十六进制 (1)

25、4420H (2)2244H (3)1322H (4)3521H (5)6723H3. 将十进制数354 转换成二进制数、八进制数、十六进制数和数。4. 浮点数格式如下:1位阶符,6位阶码,1位数符,8位尾数,请写出浮点数所能表示的范围只考虑正数值。5. 现有一64K2位的存储器芯片,欲设计具有同样存储容量的存储器,应如何支配地址线和数据线引脚的数目,使两者之和最小。并说明有几种解答。6. 异步通信方式传送码,数据位8位,奇校验1位,停顿位1位。计算当波特率为4800时,字符传送的速率是多少?每个数据位的时间长度是多少?数据位的传送速率是多少?7. 某8位机的主存承受半导体存储器,地址码为18

26、位,承受4K4位的芯片组成该机所允许的最大主存空间,并选用模块条形式,问:(1) 假设每个模块条为32K8位,共需几个模块条?(2) 每个模块条内有多少片芯片(3) 主存共需多少芯片?需运用几根地址线来选择各模块?运用何种译码器?8. 画出中断处理过程流程图。期末试卷二答案一. 选择题:1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20C二. 填空题:1.3.10 30三. 简答题:1. 时间上讲,取指令事务发生在“取指周期,取数据事务发生在“执行周期。从空间上讲,从内存读出的指令流流向限制器指令存放器。从内存读出的数据流流向运算器通用存放器。

27、2. 指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间。机器周期也称为周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间或访存时间。时钟周期是时钟频率的倒数,也可称为节拍脉冲或T周期,是处理操作的最根本单位。一个指令周期由假设干个机器周期组成,每个机器周期又由假设干个时钟周期组成。3. (1)外设发出恳求; 2响应恳求,限制器从接收总线的限制; 3由限制器执行数据传送操作; 4向报告操作完毕。主要优点是数据数据速度快4. 存放器-存放器型执行速度最快,存储器-存储器型执行速度最慢。因为前者操作数在存放器中,后者操作数在存储器中,而访问一次存储器所需

28、的时间一般比访问一次存放器所需时间长。四. 应用题1. 原码 11110001 反码 10001110 补码 10001111 移码 000011112.10020H 21166H 31256H 40058H 51257H3.1354 10=16216 2354 10=101100010.10102 3354 10=542.58 4354 10=0.14. 最小值2-1111110. 最大值21111110.5. 设地址线x根,数据线y根,那么 2x64K2 假设 1 17 2 16 4 15 8 14 因此,当数据线为1或2时,引脚之和为18 共有2种解答6. 每个字符格式包含十个位,因此字

29、符传送速率 4800波特/10=480字符/秒 每个数据位时间长度1/4800=0.208 数据位传送速率8480=3840位/秒7. (2188/32k8=8,故需8个模块(32k8/4k4=16,故需16片芯片 共需816=128片芯片 为了选择各模块,需运用3:8译码器 即3根地址线选择模条。8中断处理过程流程图如图C2.1所示。 取指令 执行指令 否中断 是 响应中断关中断,即“中断屏蔽置位 中 断转移到中断效劳子程序 周 期 保存现场 中设备效劳 断 服复原现场 务 子 程开中断,即“中断屏蔽复位 序 试卷一:一.选择题每题1分,共20分1.目前我们所说的个人台式商用机属于。A.巨型

30、机B.中型机C.小型机D.微型机2.200010化成十六进制数是。A716B.7D016C.7E016D.7F0163.以下数中最大的数是。A100110012B.2278C.9816D.152104.表示法主要用于表示浮点数中的阶码。A.原码B.补码C.反码D.移码5.在小型或微型计算机里,普遍承受的字符编码是。A.码B.16进制C.格雷码D.码6.以下有关运算器的描绘中,是正确的。A.只做算术运算,不做逻辑运算B.只做加法C.能短暂存放运算结果D.既做算术运算,又做逻辑运算7.是指。A.读写存储器B.只读存储器C.可编程的只读存储器D.光擦除可编程的只读存储器8.80486是32位微处理器,是位微处理器。.设X补=11x2x3x4,当满意时,X-1/2成立。x1必需为1,x2x3x4至少有一个为1x1必需为1,x2x3x4随意

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 初中资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁