《2022年数字电子技术试题库及答案汇总 .pdf》由会员分享,可在线阅读,更多相关《2022年数字电子技术试题库及答案汇总 .pdf(21页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、1 数字电子技术期末试题库一、选择题:A组:1. 如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、11110 、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是 (B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器、下列触发器中没有约束条件的是(D)A、基本 RS 触发器B、主从 RS 触发器C、同步 RS 触发器D、边沿 D 触发器、 555 定 时 器 不 可 以 组 成D
2、。A. 多 谐 振 荡 器B. 单 稳 态 触 发 器C. 施 密 特 触 发 器D. J K 触 发 器、编码器( A)优先编码功能,因而(C)多个输入端同时为。A、有B、无C、允许D、不允许、 (D)触发器可以构成移位寄存器。A、基本 RS 触发器B、主从 RS 触发器C、同步 RS 触发器D、边沿 D 触发器、速度最快的A/D 转换器是(A)电路A、并行比较型B、串行比较型C、并串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K 触发器B. R-S 触发器C. D 触发器D. T 触发器10.(电子专业作)对于VHDL以下几种说法错误的是( A
3、 )A VHDL 程序中是区分大小写的。B 一个完整的VHDL 程序总是由库说明部分、实体和结构体等三部分构成C VHDL 程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是-(A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6 在 8421BCD 码中表示为 -(B )A.0101 B.0110 C. 0111 D. 1000 3、在图 1所示电路中,使_AY的电路是 -(A )精选学习资料 - - - - - - - - - 名师归纳总结 - - - -
4、- - -第 1 页,共 21 页2 A. 1B. 2C. 3D. 44、接通电源电压就能输出矩形脉冲的电路是-(D )A. 单稳态触发器B. 施密特触发器C. D 触发器D. 多谐振荡器5、多谐振荡器有-(C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B 和输出 Y 的波形如下图所示,则对应的逻辑门电路是- (D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是-(B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的- (A )A. 延迟B. 超前C. 突变
5、D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路 -(C )A. RS 触发器B. JK 触发器C. D 触发器D. T 触发器10、电路和波形如下图,正确输出的波形是-(A )A. 1B. 2C. 3D. 4C组:1十进制数25 用 8421BCD 码表示为A 。A .11001 B.0010 0101 C.100101 D.10001 2. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n2 D. 2n3 在 何 种 输 入 情 况 下 , “ 与 非 ” 运 算 的 结 果 是 逻 辑 0。D A全部输入是0 B
6、.任一输入是0 C.仅一输入是0 D.全部输入是1 4 存 储8 位 二 进 制 信 息 要D个 触 发 器 。A. 2B. 3C. 4D. 85 欲 使J K 触 发 器 按Qn + 1=Qn工 作 , 可 使JK 触 发 器 的 输 入 端A。A. J =K=1B. J=0, K= 1C. J =0, K=0D. J =1, K=06 多 谐 振 荡 器 可 产 生B。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 21 页3 A. 正 弦 波B. 矩 形 脉 冲C. 三 角 波D. 锯 齿 波7 在 下 列 逻 辑 电 路 中 ,
7、 不 是 组 合 逻 辑 电 路 的 是A。A. 译 码 器B. 编 码 器C. 全 加 器D. 寄 存 器8 八 路 数 据 分 配 器 , 其 地 址 输 入 端 有B个 。A. 2B. 3C. 4D. 89 8 位 移 位 寄 存 器 , 串 行 输 入 时 经D个 脉 冲 后 , 8 位 数 码 全 部 移 入寄 存 器 中 。A. 1B. 2C. 4D. 810一个无符号8 位数字量输入的DAC ,其分辨率为 D 位。A. 1B. 3C. 4D. 8D组:1、下列四个数中,最大的数是(B ) A 、 (AF)16B、 (001010000010)8421BCD C 、 (101000
8、00)2 D、 (198)102、下列关于异或运算的式子中,不正确的是(B ) A 、AA=0 B、1AA C 、A0=A D、A1=A3、下列门电路属于双极型的是(A ) A 、OC门B、PMOS C 、NMOS D、CMOS 4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A ) A 、RS=X0 B、RS=0X C 、RS=X1 D、RS=1X 5、如图所示的电路,输出F 的状态是( D )A、A B、A C、1 D、0 6、AB+A 在四变量卡诺图中有( B )个小格是“ 1”。A、13B、12C、6D、5 7、二输入与非门当输入变化为( A )时,输出可能
9、有竞争冒险。A. 0110 B. 0010 C. 1011 D. 11018、N 个 触 发 器 可 以 构 成 能 寄 存 ( B )位 二 进 制 数 码 的 寄 存 器 。A. N- 1B. NC. N+1D. 2N9、以 下 各 电 路 中 , ( B )可 以 产 生 脉 冲 定 时 。A.多 谐 振 荡 器B. 单 稳 态 触 发 器C. 施 密 特 触 发 器D. 石 英 晶 体 多 谐 振 荡 器10、输入至少 ( B )位数字量的D/A 转换器分辨率可达千分之一。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 21 页
10、4 A. 9 B. 10 C. 11 D. 12 E组:1、下列编码中,属可靠性编码的是_。A格雷码 B. 余 3 码 C. 8421BCD码 D. 2421BCD码2、下列电路中,不属于时序逻辑电路的是_。A计数器 B加法器 C寄存器 DM序列信号发生器3、下列函数Y=F(A,B,C,D )中,是最小项表达式形式的是_。 AY=A+BC BY=ABCD+AC CDCBADCBAY DBCDACDBAY4、要实现nnQQ1,JK 触发器的J、K取值应为 _。A J=0, K=0 B J=0,K=1 CJ=1,K=0 D J=1,K=1 5、用 555 定时器组成施密特触发器,外接电源VCC=1
11、2V 电压,输入控制端CO外接 10V 电压时,回差电压为_。A. 4V B. 5V C. 8V D. 10V 二、判断题:A组:1、MP音乐播放器含有D/A 转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号音乐。 ()2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。()3、有冒险必然存在竞争,有竞争就一定引起冒险。()4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系()5、 (电子专业作)FPGA 是现场可编程门阵列,属于低密度可编程器件。()B组:1、时序电路无记忆功能,组合逻辑电路有记忆功能。-()2、在普
12、通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。()3、基本的 RS 触发器是由二个与非门组成。-()4、A/D 转换器是将数字量转换为模拟量。-()5、逻辑电路如下图所示,只有当A=0,B=0 时 Y=0 才成立。 -()C组:1若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。()2三态门的三种状态分别为:高电平、低电平、不高不低的电压。()3.D 触发器的特性方程为Qn+ 1=D, 与 Qn无 关 , 所 以 它 没 有 记 忆 功 能 。 ()4. 编码与译码是互逆的过程。()5. 同步时序电路具有统一的时钟CP控制。 ()精选学习资料 - - - - - -
13、 - - - 名师归纳总结 - - - - - - -第 4 页,共 21 页5 D组:1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。( )2、D触发器的特性方程为Qn + 1=D, 与Qn无 关 , 所 以 它 没 有 记 忆 功 能 。 ()3、用数据选择器可实现时序逻辑电路。( )4、16 位输入的二进制编码器,其输出端有4 位。 ()5、时序电路不含有记忆功能的器件。( )三、填空题:A组:、数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两 类 :组 合 逻 辑 电 路 、时 序 逻 辑 电 路。、三态门的三种状态是指_0_、_1_、_高阻
14、_。、实现 A/D 转换的四个主要步骤是_采样 _、_保持 _、_量化 _、_编码 _。、将十进制转换为二进制数、八进制数、十六进制数:(25.6875D)(B)(O)5、寄存器分为_基本寄存器 _和_移位寄存器 _两种。6、半导体数码 显 示 器 的 内 部 接 法 有 两 种 形 式 : 共阳 极接 法 和共阴 极接 法 。7、与下图真值表相对应的逻辑门应是_与门 _ 输入A B 输出F 0 0 0 0 1 0 1 0 0 1 1 1 8、已知 L=A C+ B C,则 L 的反函数为F=_。9、基本 RS 触发器,若现态为1, SR,则触发状态应为_1_。10、 (电子专业选作)ROM的
15、存储容量为1K8,则地址码为_10_位,数据线为_8_位。B组:1、请将下列各数按从大到小的顺序依次排列:(246)8; (165)10; (10100111)2; (A4)16 (10100111)2 (246)8 (165)10 (A4)16 2、逻辑函数有三种表达式:逻辑表达式、真值表、卡诺图。3、TTL 逻辑门电路的典型高电平值是3.6 V,典型低电平值是0.3 V。4、数据选择器是一种多个输入单个输出的中等规模器件。5、OC 门能实现“线与”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用三态门。6、逻辑表达式为_BACABCF,它存在0 冒险。7、时序逻辑电路在某一时刻的状
16、态不仅取决于这一时刻的输入状态,还与电路过去的状态有关。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 21 页6 8、触发器按逻辑功能可以分为RS 、 D 、JK 、T 四种触发器。9、双稳态触发器电路具有两个稳态, 并能触发翻转的两大特性。10、模数转换电路包括采样、保持、量化和编码四个过程。C组:1、二进制( 1110.101 )2转换为十进制数为_14.625_ 。2、十六进制数(BE.6)16转换为二进制数为_(10111110.011)2_。3、F=ABCD+ABC+ABC+ABC =m(_7,10,11,12,13,14,
17、15_)。4、F=AC+BD 的最小项表达式为_m (1,3,9,10,11,14,15)_。5 一 个 基 本RS 触 发 器 在 正 常 工 作 时 , 它 的 约 束 条 件 是R+S=1, 则 它不 允 许 输 入S=0且R=0的 信 号 。6 55 5 定 时 器 的 最 后 数 码 为 5 55 的 是TTL产 品 , 为 7555 的 是 CMOS产品 。7、TTL 与非门的多余输入端悬空时,相当于输入_高_电平。8数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两 类 :组 合 逻 辑 电 路、时 序 逻 辑 电 路。9对 于 共 阳 接 法 的 发 光
18、 二 极 管 数 码 显 示 器 ,应 采 用低电 平 驱 动的 七 段 显 示 译 码 器 。10、 F=AB+C的对偶函数是_ F1=(A+B ) C_。D组:1、将( 234)8按权展开为282+381+480。2、 ( 10110010. 1011)2=( 262.54 )8=( B2.B )163、逻辑函数F=A+B+CD 的反函数F= AB(C+D) 。4、逻辑函数通常有真值表、代数表达式、 卡诺图等描述形式。5、施 密 特 触 发 器 具 有回 差现 象 , 又 称电 压 滞 后特 性 。6、在数字电路中,按逻辑功能的不同,可以分为逻辑电路和时序电路。7、消除冒险现象的方法有修改
19、逻辑设计、 吸收法、取样法和 选择可靠编码。8、触 发 器 有2个 稳 态 , 存 储 8 位 二 进 制 信 息 要8个 触 发 器 。9、逻辑代数运算的优先顺序为非、与、或。10、寄 存 器 按 照 功 能 不 同 可 分 为 两 类 :移 位寄 存 器 和数 码寄 存 器 。E组:1、数字信号的特点是在上和上都是不连续变化的,其高电平和低电平常用和来表示。2、请将下列各数按从大到小的顺序依次排列:( 123)8; ( 82)10; (1010100)2; (51)16: , 以 上 四 个 数 中 最 小 数 的8421BCD码 为()8421BCD。精选学习资料 - - - - - -
20、 - - - 名师归纳总结 - - - - - - -第 6 页,共 21 页7 3、除去高、低电平两种输出状态外,三态门的第三态输出称为状态。4、在 555 定时器组成的脉冲电路中,脉冲产生电路有,脉冲整形电路有、,其中属于双稳态电路。5、存储容量为4K8 的 SRAM ,有根地址线,有根数据线,用其扩展成容量为16K16 的 SRAM 需要片。6、实现 A/D 转换的四个主要步骤是_ _、_ _、_ _和编码。四、综合题A组:1、用代数法化简:CACBCAABY_解:_)(CBABAACBABCCACBABYBACBBA_2、 卡诺图化简:解:_CBY1ABC011110011000110
21、B_C 3 、电路如下图所示,已知输入波形,试写出Y的逻辑表达式并画出输出波形。解:_BAY4、跟据给定的iu波形,画出电路的输出0u。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7 页,共 21 页8 解:5、用 8 选 1 数据选择器74LS151实现函数。CBCABAFABA0A1A2D0D1D2D3D4D5D6D7QCFS解: (1)将输入变量C、B、A 作为 8 选 1 数据选择器的地址码A2、A1、A0。(2)使 8 选 1 数据选择器的各数据输入D0D7分别与函数F 的输出值一一相对应。即: A2A1A0CBA,D0D70 D1D
22、2D3D4D5D61 则 8 选 1 数据选择器的输出Q 便实现了函数CBCABAF。ABA0A1A2D0D1D2D3D4D5D6D7QCFS精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 8 页,共 21 页9 6、分析下图所示的时序逻辑电路,设触发器的初态为Q1=Q0=0,试:(1)写出输出方程,驱动方程,状态方程;(2)列出状态转换真值表; 、(3)画出时序图;(4)分析电路的逻辑功能。QX0CPQ1Z解:1. 写出各逻辑方程:驱动方程:J0=K0=1 J1=K1=nQX0将驱动方程代入JK 触发器的特性方程nnnQKQJQ1,得:次态方程:
23、nnQQ010nnnnnnnQQXQQXQQXQ10101011)()()(输出方程:nnQQZ012. 列出状态表如表所示。表解 6.2 S X0 1 Q1nQ0nQ1n+1Q0n+1Z Q1n+1Q0n+1Z 0 0 1 1 0 1 0 1 0 1 1 0 1 0 1 0 0 0 0 1 1 0 0 1 1 0 1 0 0 0 0 1 3. 画出状态图及波形图如图解所示。Q1/110010Q010/00110/00/00/11/01/01/0X/ZQX0CPQ1Z精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 9 页,共 21 页10 (a)(
24、b)4. 逻辑功能分析由状态图可以很清楚地看出电路状态转换规律及相应输入、输出关系:该电路一共有4个状态 00、01、10、11。当 X=0 时,按照加1 规律从 0001101100 循环变化,并每当转换为 11 状态(最大数) 时,输出 Z=1。 当 X=1 时,按照减 1 规律从 1110010011循环变化。所以该电路是一个可控的四进制计数器,其中Z 是进位信号输出端。B组:1、用公式法化简下列逻辑表达式(1) (A+B ) (A+B)(2)A+B+C+A B C=AB+AB=1 2、用卡诺图化简下列逻辑表达式(1)F(A,B,C,D)= m( 0,1,2,3,5,7)F=A B+ A
25、D 3、试画出Q 端波形,设初始J=1,Q=0,悬空表示接高电平4、用 74LS138和门电路实现函数F= AB C+A B+BC, 并画出逻辑电路图。F=64210YYYYYAB CD 00 01 11 10 00 1 0 0 0 01 1 1 0 0 11 1 1 0 0 10 1 0 0 0 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 10 页,共 21 页11 ABCL5、试设计一个满足下图功能的组合逻辑电路1. 真值表A B C L 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1
26、 0 0 1 1 1 1 L=AC+BC 6、分析下图时序电路( 设初始状态为0) 1、列出时钟方程和驱动方程2、列出状态方程3、列出状态表4、画出状态图5、描述电路功能精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 11 页,共 21 页12 解: 1、时钟方程:CP1=CP2=CP3=CP 驱动方程为:nQD13nQD32nQD212、D 触发器的特性方程为:Qn+1=D 状态方程为:nnQQ113nnQQ312nnQQ2113、状态表nQ3nQ2nQ113nQ12nQ11nQ0 0 0 1 0 0 1 0 0 1 1 0 1 1 0 1 1
27、1 1 1 1 0 1 1 0 1 1 0 0 1 0 0 1 0 0 0 0 1 0 1 0 1 1 0 1 0 1 0 4、状态图Qn3Qn2Qn1000100110010001011111101(a)(b)5、功能:同步六进制计数器,电路不能自启动。C组:1、用代数法化简:F(A,B,C, D) = m (1, 2,6,7,8, 10,13,14, 15)参考答案:F=B C D+CD+BC+ABD(或 ACD )+A B D( 或 A B C) 2、用卡若图化简:F(A,B,C, D) = m (2, 3,4,5,8,9,14,15)参考答案:F=A B C+A B C+ ABC+A
28、B C 3. 分析下图逻辑电路图的功能精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 12 页,共 21 页13 参考答案 : Y=AB+BC+AC 由真值表可以看出,只有当A,B,C三个变量全部相等的时候,输出是1,其余输出是 0,这实际上是一个同比较器,即输入变量不等时,输出是1,否则输出是 0 4. 试分析图示时序电路,列出它的状态转换真值表,画出状态转换图及相应的输出波形Q1及 Q2,并说明电路的功能1JC11K11JC11K1Q2Q1CPFF1FF2?5. 用 74LS138和门电路实现下面多输出函数,画出逻辑电路图。CBACBY1CBC
29、BACBAY2ACY36. 用下降沿触发的JK 触发器,设计一个按自然序进行计数的同步七进制加法计数器。参看教材119 页 13 题7.(电子专业选作)试用ROM 实现下列函数参考答案:ABCCBACBACBAY1CABCY2ABCDDCABDCBADBCACDBADCBAY3BCDACDABDABCY4精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 13 页,共 21 页14 D组:1、利用公式进行化简(10)F=AD+AD+AB+AC+BD+ACEF+BEF+DEFG 解:F=AD+AD+AB+AC+BD+ACEF+BEF+DEFG =A+ A
30、B+AC+BD+ACEF+BEF+DEFG =A+AC+BD+BEF+DEFG =A+C+ BD+BEF+DEFG = A+C+ BD+BEF 2、利用卡诺图进行化简(10)DCADC(ABC)(AF?解:)DCADC(ABC)(AF?=)DCADCA(BCA=AC+AC+ABCD+A BCDAB CD00 01 11 10 00 1 1 0 1 01 1 1 0 0 11 0 0 1 1 10 1 0 1 1 F=AC+ AC+B D3、用普通机械开关转接电平信号时,在触点接触瞬间常因接触不良而出现“颤抖”现象,如图(a)所示。为此,常采用图(b)所示防抖动开关电路。试画出波形Q 和Q,并从
31、中体会防抖动原理。 (10)精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 14 页,共 21 页15 12344321DCBATitleNumberRevisionSizeBDate:10-May-2001Sheet of File:D:t_sd_jdt_sdn-p74.schDrawn By:(b)(a)RSSRQQRS10K10KCCV=+5V解: 电路的输出波形Q 和Q如图所示。123321DCBATitleNumberSizeBDate:22-Oct-2000Sheet File:D:T_sdnt_sdn-p74-j.schDrawn R
32、SQQ4、试写出图示电路的表达式,并画出相应的输出波形。(10)解:(1)按照题意,写出电路的逻辑表达式:CABAY(2)将波形图按照要求写出真值表A B C 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 15 页,共 21 页16 A B C Y 0 0 1 1 0 1 1 1 1 0 1 1 0 0 1 1 0 1 1 0 0 0 0 0 0 1 0 1 1 0 0 1 0 0 0 0 0 0 0 1 0 0 1 0 1 1 1 1 (3)画出波形图如下:5、分析如图所示电路,说明电路实现的逻辑功能。(15)AB CY & & & & 解:
33、(1)根据逻辑电路图写出各个输出端Y1、Y2、Y3 的逻辑表达式:A B C F 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 16 页,共 21 页17 AB CY & & & & Y1 Y2 Y3ABY1,BCY2,CAY3,ACBCABYYYY321(2)将逻辑表达式进行化简,得:ACBCABYYYY321 CABCABY(3)根据表达式列出真值表:A B C Y 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 1 0 1 1 1 (4)由真值表判断电路的逻辑功能为:当输入 A、B
34、、C 中有 2 个或 3 个为 1 时,输出 Y 为 1,否则输出Y 为 0。所以这个电路实际上是一种3 人表决用的组合电路:只要有2 票或 3 票同意,表决就通过。E组:将函数化简为最简与或式1、代数法化简:2、卡诺图化简:F(A,B,C,D)= m(0,2, 5,7,8,10,11,13)+ d(3,14,15)ABCDF= DCBBCAACCBAF精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 17 页,共 21 页18 分析下图所示电路的逻辑功能(写出表达式,列真值表,描述功能)。由 边 沿 触 发 器 构 成 如 下 电 路 , 分 析
35、触 发 器 F1 和 F2 驱 动 方 程 和 时 钟 方 程, 说 明 两 个 触 发 器 工 作 原 理 , 试 画 出 图示输入信号作用下Q1Q2的输出波形,设初态Q1Q211。触 发 器 F1 触 发 器 F2触 发 器 F1:触 发 器 F2:Q1Q1QQA B D RD&1 &1 &1 1 A B C F1F2 F3 F4 F6 Y2 Y1 F5 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 18 页,共 21 页19 用 74LS138 译码器芯片实现函数,写出最小项表达式,画出74LS138 实现的电路图。ABCBACBCBAF)
36、,(计数器设计(1)以 74LS290为核心,添加适当的门,实现N=6计数器,要求列出有效计数状态。74LS290 功能表0 0 0 01 1 0 0 0 0 01 0 0 1计数计数计数计数1 1 0 1 1 0 0 0 0 0 0 0 0 Q3 Q2 Q1 Q0R01 R02 S01 S02 CP输出输入74LS138 0Y1Y2Y3Y5Y4Y7Y6YASTBSTCST2A1A0A二进制Q3Q2Q1 Q0CP2CP1RO1RO2 SO1SO2五进制N Q3 Q2 Q1 Q0 计数状态表精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 19 页,共
37、 21 页20 (2)以 74LS163 为核心,添加适当的门,实现12 归 1 计数器(要求用2 位 8421BCD码表示计数状态) ,并简要分析计数器从910 以及 121实现原理。计数器状态 910:计数器状态123:图( a)由 555 定时器组成的多谐振荡电路,图(b)是 555 的内部结构图,已知R1R25K, C 1000pF。要求:画出 Vo和 Vc 的波形。74LS163功能表CP CrLDET EPQ 0 1 0 置十位个位0 VOt 0 VC t 2/3Vcc1/3Vcc图 b 图 a 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 20 页,共 21 页21 32)2()2(2)2(211)(TsTsTssHa8 分31121111112111121121111)()(|)()(ZZZZZZsHzHZZTsa2321333121zzzz精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 21 页,共 21 页