《数电试题及答案.pdf》由会员分享,可在线阅读,更多相关《数电试题及答案.pdf(9页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、通信 0715班20 0820 09学年 第二学期数字电子技术基础课试卷试卷类型: A卷题号一二三四五六七八九总成绩得分一、单项选择题每题 2 分,共 24 分1、8421BCD 码 01101001.01110001转换为十进制数是: c cA:78.16B:24.25C:69.71D:54.562、最简与或式的标准是: c cA:表达式中乘积项最多,且每个乘积项的变量个数最多B:表达式中乘积项最少,且每个乘积项的变量个数最多C:表达式中乘积项最少, 且每个乘积项的变量个数最少D:表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能: B B
2、A:消去 1 个表现形式不同的变量,保留相同变量B:消去 2 个表现形式不同的变量,保留相同变量C:消去 3 个表现形式不同的变量,保留相同变量表 1D:消去 4 个表现形式不同的变量,保留相同变量A AB BC CF F4、已知真值表如表 1 所示,则其逻辑表达式为:0 00 00 00 0 A AA:ABC0 00 01 11 1B:AB + BC0 01 10 01 1C:AB + BC0 01 11 10 0D:ABCA+B+C1 10 00 01 11 10 01 10 01 11 10 00 05、函数F(A,B,C)=AB+BC+AC 的最小项表达式1 11 11 11 1为:B
3、 BA:F(A,B,C)=m0,2,4B:F(A,B,C)=m3,5,6,7C:F(A,B,C)=m0,2,3,4D:F(A,B,C)=m2,4,6,76、欲将一个移位寄存器中的二进制数乘以3210需要C C个移位脉冲。A:32B: 10C:5D: 67、已知74LS138 译码器的输入三个使能端E1=1,E2A=E2B=0时,地址码A2A1A0=011,则输出 Y7Y0是: C CA: 11111101B: 10111111C: 11110111D: 111111118、要实现Qn1 Qn,JK 触发器的 J、K 取值应是: D DA:J=0,K=0B:J=0,K=1C:J=1,K=0D:J
4、=1,K=19、能够实现线与功能的是: B BA: TTL 与非门B: 集电极开路门C: 三态逻辑门D: CMOS逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 1kHz,经过B B可转换为 4 位并行数据输出。A:8msB:4msC:8sD:4s11 、 表2所 列 真 值 表 的 逻 辑 功 能 所 表 示 的 逻 辑 器 件 是 :C C表 2输入输出I7I6I5I4I3I2I1I0Y2Y1Y01 111A:译码器01 110B:选择器C:优先编码器001 101D:比较器0001 10000001 011000001 01000000010010000000100012
5、、 图 1 所示为 2 个 4 位二进制数相加的串接全加器逻辑电路图,运算后的C4S4S3S2S1结果是: A AA:11000B:11001C:10111D:10101图 1二、判断题每题 1 分,共 6 分1、当选用共阳极LED 数码管时,应配置输出高电平有效的七段显示译码器。 F2、 假设两逻辑式相等, 则它们对应的对偶式也相等。T3、单稳触发器和施密特触发器是常用的脉冲信号整形电路。 T4、与逐次逼近型 ADC 比较,双积分型 ADC 的转换速度快。 F5、 钟控 RS 触发器是脉冲触发方式。F6、A/D 转换过程通过取样、保持、量化和编码四个步骤。 T三、填空题每题 1 分,共 20
6、 分1、逻辑代数的三种基本运算规则代入定理、反演定理、 对偶定理。2、 逻辑函数的描述方法有 逻辑真值表、 逻辑函数式、 逻辑图 、波形图 、 卡诺图等。3、将 8k4 位的 RAM 扩展为 64k8 位的 RAM,需用16片 8k4 位的 RAM,同时还需用一片38译码器。4、三态门电路的输出有 低电平、 高电平 和 高阻态 3 种状态。5、Y= ABC+AD+C 的对偶式为 YD= A+B+C(A+D)C。6、一个 10 位地址码、8 位输出的 ROM,其存储容量为 213。7、假设用触发器组成某十一进制加法计数器,需要 4 个触发器,有 5 个无效状态。8、欲将一个正弦波电压信号转变为同
7、频率的矩形波,应当采用施密特触发器电路。9、图 2 所示电路中,74161 为同步 4 位二进制加计数器,R RD D为异步清零端,则该电路为 6 进制计数器。10、图 3 所示电路中触发器的次态方程Qn+1为AQ。图 2图 3四、分析题共 20 分1、分析用图 4a 、 b集成十进制同步可逆计数器CT74LS192 组成的计数器分别是几进制计数器。CT74LS192 的 CR 为异步清零端高电平有效 ,LD为异步置数控制端低电平有效 ,CPU、CPD为加、减计数脉冲输入端不用端接高电平 ,CO和BO分别为进位 和借位输出端。 4 分6 6和和2323图 4 (a)图 4 (b)2、 用 RO
8、M 设计一个组合逻辑电路,用来产生以下一组逻辑函数Y1 ABC D ABCD ABCD ABCDY2 ABCD ABCD ABC D ABCDY3 ABD BCDY4 BD B D列出 ROM 应有的数据表,画出存储矩阵的点阵图。3、试画出图5 所示电路在 CP、RD信号作用下 Q1、Q2、Q3的输出电压波形,并说明Q1、Q2、Q3输出信号的频率与 CP 信号频率之间的关系。 6 分图 5五、设计题共 20 分1、用 74LS161 设计一个 10 进制计数器。 1同步预置法,已知 S00001。 2异步清零法。 10 分2、 集成定时器 555 如图 6 a 所示。1 用该集成定时器且在规格
9、为100K、 200K、500K 的电阻,0.01uf、0.1uf、1uf 的电容器中选择合适的电阻和电容,设计一个满足图5b所示波形的单稳态触发器。 (2用该集成定时器设计一个施密特触发器,画出施密特触发器的电路图。当输入为图5c所示的波形时,画出施密特触发器的输出U0波形。10 分图 6a图 6b图6c六、综合分析计算题共 10 分试分析图 7 所示电路的工作原理, 画出输出电压0的波形图, 列出输出电压值0的表。表 3 给出了 RMA 的 16 个地址单元中所存的数据。高6 位地址 A9A4始终为 0,在表中没有列出。RAM 的输出数据只用了低 4 位,作为 CB7520 的输入。因 R
10、AM 的高 4 位数据没有使用,故表中也未列出。 8 分表 3A3A2A1A0D3D2D1D000000000000100010010001100000011110000111110011001100111010101010101011000000001111110000011001111100010101111111011111111111111图 70的电压值2008学期课程标准A()专业_A300000000A20000111100A10011001100A00101010101D30000110000D20001111000D10011111100D00(V)0111111110 _2
11、009_学年第二数字电子技术基础试卷答案及评分标准卷通信_班级 _200715_一 、11单项选择题每题2 分,共 24 分1、C;2、C;3、B;4、A;5、B;6、C;7、C;8、 :D;9、B;10、B11、C12、A二、判断题每题 1 分,共 6 分1、 2、 3、 4、 5、 6、 三、填空题每题 1 分,共 20 分1、代入定理、反演定理、对偶定理2、逻辑真值表、逻辑函数式、 逻辑图、波形图、卡诺图3、16、3 线-8 线4、高电平、低电平、高阻5、 A+B+C(A+D) C 、6、8K 或 2137、4、58、施密特触发器9、六n n10、A AQ Q四、分析题共 20 分1、解
12、: a为 6 进制加计数器; 2 分b为 23 进制加计数器。 2 分2、解:将函数化为最小项之和形成后得到Y1 m0 m5 m10 m15Y2 m2 m7 m8 m13Y3 m2 m5 m7 m10Y4 m0 m2 m5 m7 m8 m10 m13 m152 分ROM 的数据表3 分ROM 的存储矩阵图3 分3、Q1n1 Q1n(CP1 CP)n1Q2 Q2n(CP2 Q1)1 分Q3n1 Q3n(CP3 Q2)3 分f fQ Q3 3 1分1 11 11 1f fQ Q2 2 f fQ Q1 1 f fCPCP2 24 48 81 分五、设计题共 20 分1、解: 1S10001,M10,
13、则 SM-110105 分 2S00000,M10,则 SM10105 分2、 1解:要实现的单稳态触发器设计如下 (5 分, 其中图 3 分, R、C 参数各 1 分)因为2施密特触发器及波形如下图(5 分,图3 分,波形2 分),所以选。六、综合分析计算题共 10 分解:十进制计数器 74LS160 工作在计数状态,在 CP 脉冲序列的作用下,Q3Q2Q1Q0的状态从 0000 到 1001 循环计数,将存储器A9A0=0000000000 0000001001这十个地址单元中存储的数据依次读出, 作为 CB7520 的数字量输入。 CB7520 高四位数字量输入d9d8d7d6每位为 1 时产生的输入模拟电压分别为+4V、+2V、+1V、+0.5V。输出电压值见表所示。输出电压 V0的波形如下图。A300000000A2000011110A1001100110A0010101010D3000011000D2000111100D1001111110D00(V)0111111110 01/21/23/23/27/27/215/215/215/215/27/27/23/23/21/21/21100100000 00的电压值V0的输出电压波形