2022年2022年计算机系统结构复习题 2.pdf

上传人:Che****ry 文档编号:34259837 上传时间:2022-08-15 格式:PDF 页数:17 大小:260.83KB
返回 下载 相关 举报
2022年2022年计算机系统结构复习题 2.pdf_第1页
第1页 / 共17页
2022年2022年计算机系统结构复习题 2.pdf_第2页
第2页 / 共17页
点击查看更多>>
资源描述

《2022年2022年计算机系统结构复习题 2.pdf》由会员分享,可在线阅读,更多相关《2022年2022年计算机系统结构复习题 2.pdf(17页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、精品文档. Question 4 A single-issue processor uses tomasulo s algorithm in its floating-point unit, which has one adder and one multiplier,each with its own set of reservation station,there is only one CDB ,and broadcast on this CDB takes an entire cycle.the processor is executing the following sequence

2、 of instruction and, for each instruction ,we show the cycle in which the instruction is fetched, decoded, issued, begins to execute,and writes result. 单发射处理器在其浮点单元中使用托马斯算法,其具有一个加法器和一个乘法器,每个具有其自己的一组保留站,只有一个CDB,并且在该 CDB 上广播需要整个周期。处理器正在执行以下指令序列,并且对于每个指令,我们示出指令被取出,解码,发出,开始执行和写入结果的周期。instruction fetch d

3、ecode issue execute Write result I1 MUL R1,R2,R2 1 2 3 4 8 I2 ADD R1,R1,R2 2 3 4 9 10 I3 MUL R2,R2,R3 3 4 5 8 13 I4 ADD R3,R1,R1 4 5 6 11 12 I5 MUL R1,R1,R1 5 6 7 12 16 I6 ADD R2,R3,R4 6 7 11 ? ? I7 ADD R1,R5,? 7 8 13 17 18 1、what is the latency of the multiplier? 42、Is the multiplier pipelined? N3、

4、How many reservation station are there for the adder? 24、In which cycle does I6 begin to execute? 13 5、Which register does ? Represent in I7 R1 6、If the priory for using CDB depends on the type of instruction,between ADD and MUL the priority for using the CDB goes to _? ADDQuestion 8(书本 92 页).Loop:

5、LD R1,0(R2) ;load R1 from address 0+R2 DADDI R1,R1,#1 ;R1=R1+1 SD R1,0,(R2) ;store R1 at address 0+R2 DADDI R2,R2,#4 ;R2=R2+4 DSUB R4,R3,R2 ;R4=R3-R2 BNEZ R4,Loop ;branch to Loop if R4!=0 Assume that the initial value of R3 is R2 + 396. 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理

6、 - - - - - - - 第 1 页,共 17 页 - - - - - - - - - 精品文档. 答案:( 1)依题意可得,指令序列执行的流水线时空图如下:1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 1 IF ID EX ME WB 2 IF ID EX ME WB 3 IF ID EX ME WB 4 IF ID EX ME WB 5 IF ID EX ME WB 6 IF ID EX ME WB 1 IF IF ID EX ME 时钟周期为:17*98+18 = 1684 (2)依题意可得,指令序列执行的流水线时空图如下

7、:1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 1 IF ID EX ME WB 2 IF ID S EX ME WB 3 IF S ID EX ME WB 4 IF ID EX ME WB 5 IF ID EX ME WB 6 IF ID EX ME WB 7 IF Miss Miss IF ID EX ME WB 时钟周期为:10*98+11 = 991 (3)依题意可得,指令序列执行的流水线时空图如下:1 2 3 4 5 6 7 8 9 10 11 1 IF ID EX ME WB 2 IF ID EX ME WB 3 IF ID EX ME WB 4 IF I

8、D EX ME WB 5 IF ID EX ME WB 6 IF ID EX ME WB 1 IF ID EX ME WB 时钟周期为: 6*98+10 = 598 Question 9 9a) What is the effective access time of a cache memory system in which there is a 2-way set associative cache, having the following parameters: Parameter: Value:number of sets 1024 setsline size 16 words名师

9、资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 17 页 - - - - - - - - - 精品文档. cache access time 15 ns/linemain memory access time 70 ns/wordmain memory address space size 256M wordscache hit rate 95%Label the fields of the memory address below used to access the ca

10、che and indicate the size of each field (in number of bits). Assume that memory is word-addressed. Tag : _14_ bits Index : _10_ bits Offset : _4_ bits9b) What is the effective access time of a cache memory system in which there is a direct mapped level 1 (L1) cache and a fully associative level 2 (L

11、2) cache, having the following parameters: Parameter:Value:L1 number of sets128 setsL1 line size4 wordsL1 cache access time10 ns/lineL2 line size8 wordsL2 cache access time20 ns/linemain memory access time70 ns/wordmain memory size256M wordsL1 cache hit rate95%L2 cache hit rate89%Label the fields of

12、 the memory address below used to access the L1 cache and indicate the size of each field (in number of bits). Assume that memory is word-addressed. Tag : _19_ bits Index :_7_ bits Offset :_2_ bitsLabel the fields of the memory address below used to access the L2 cache and indicate the size of each

13、field (in number of bits). Assume that memory is word-addressed.Tag : _25_bits Index : _0_bits Offset : _3_ bitsQuestion 11 一个简单的共享内存cache-coherent机有四个处理器,没有 虚拟到物理 的翻译和16位(物理 )地址。每个处理器有一个L1 数据缓存,没有L2 高速缓存。每个L1 缓存是有四个64 字节的块 (每个缓存的大小是256 字节 )的直接変换 ,他们使用MESI 一致性协议来保持一名师资料总结 - - -精品资料欢迎下载 - - - - - - -

14、 - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 17 页 - - - - - - - - - 精品文档. 致的。每个缓存的初始状态(十六进制符号标记所示):如果按顺序执行下面的内存访问,将会发生什么?特别是,指定每个其他的缓存发生在由于总线广播、数据从哪里来(如果在缓存中没有准备好 ),和新状态块的请求者的缓存。P0 写一个字到地址00 fc P1 读一个字到地址0 f8c P2 读一个字到地址0 f8c P3 写一个字到地址0444 答案:Question 13 P0 P1 P2 P3 state tag state tag state

15、 tag state tag I 0F S 0F S 01 S 01 M 01 E 02 M 03 E 04 I 0F I 0F E 0F I 0F M 00 E 02 S 04 I 06 P0 P1 P2 P3 state tag state tag state tag state tag IOFSOFSOFS OF M 01 E 02 M 03 M 04 I OF I OF E OF I OF M00E 02 S 04 I 06 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4

16、 页,共 17 页 - - - - - - - - - 精品文档. 答案:A: P0 B0( S,120,00,20) B: P0 B0 (M,120,00,80) P1 B0 (I,120,00,20) C: P2 B0 (M,120,00,80) P0 B0 (I,120,00,80) P1 B0 (I,120,00,80) D: P1 B2 (S,110,00,30) P2 B2 (S,110,00,30) E: P0 B1 (M,108,00,48) P1 B1 (I ,108,,0,08 ) P2 B1 (I ,108,00,08 )F:P0 B2 (M,130,00,78) 1.处

17、理器中某功能部件占总应用程序执行时间的比例为40%,先将该功能部件改进(加速10 倍),则整个应用程序的加速比为多少?( D) A. 1.4 B. 2.5 C. 2.18 D. 1.56 2.在计算机系统设计中,比较好的方法是:(D )A. 从上向下设计B. 从下向上设计C. 从两头向中间设计D. 从中间开始向上、向下设计3.对系统程序员不透明的是:(D)A. Cache存储器B. 系列机各档不同的数据通路宽度C. 指令缓冲寄存器D. 虚拟存储器4.系列机软件应做到:(B )A. 向前兼容,并向上兼容B. 向后兼容,力争向上兼容C. 向前兼容,并向下兼容D. 向后兼容,力争向下兼容5.属计算机

18、系统结构考虑的应是(C )。A主存采用CMOS还是 TTL B主存采用多体交叉还是单体C主存容量和编址方式D主存频宽的确定6.最能确保提高虚拟存储器访问主存的命中率的改进途径是(D )。A增大辅存容量B采用 FIFO替换算法并增大页面名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 17 页 - - - - - - - - - 精品文档. C改用 LRU替换算法并增大页面D改用 LRU替换算法并增大页面数7.静态流水线是指(C)。A只有一种功能的流水线B功能不能改变的流水线

19、C同时只能完成一种功能的多功能流水线D可同时执行多种功能的流水线8.假设用软件方法在A 计算机上实现B计算机的指令系统,则B称为(C )。A仿真机B.宿主机C虚拟机D.目标机9.计算机中优化使用的操作码编码方法是(D)。A.哈夫曼编码B.ASCII码C.BCD码D.扩展操作码10. 在采用基准测试程序来测试评价机器的性能时,下列方法按照评价准确性递增的顺序排列是(B )。(1)实际的应用程序方法(2)核心程序方法(3)玩具基准测试程序(小测试程序)(4)综合基准测试程序A:(1)( 2)( 3)( 4)B:(2)( 3)( 4)( 1)C:(3)( 4)( 1)( 2)D:(4)( 3)( 2

20、)( 1)11. 10. 在系统结构设计中,提高软件功能实现的比例会( C)。A、提高解题速度B、减少需要的存贮容量C、提高系统的灵活性D、提高系统的性能价格比12. CPI是量化计算机性能的一个重要指标,关于 CPI说法正确的是(C)A .CPI由计算机的结构决定B. CPI由运行在计算机系统上的应用程序决定C. CPI由计算机的结构和应用程序共同决定D.CPI由计算机的时钟周期决定13. 以下不属于计算机性能公式的变量是( D) A. IC B. 时钟周期C. CPI D. MIPS 14. 未曾实现的商业计算机结构类型是( C ) A. SISD B. SIMD C. MISD D. M

21、IMD 15. 关于近 10 年 CPU从单核转向多核处理器的解释正确的是( D) A. 指令级并行技术已经发展到极限B. CPU的工作电压很难再下降名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 17 页 - - - - - - - - - 精品文档. C. 提高时钟频率会带来CPU的散热极限问题D. 上述理由全部正确16. 图像处理器GPU 属于哪种结构 ( B ) A. SISD B. SIMD C. MISD D. MIMD 17. 以下不属于Flynn 体系结构

22、类型的是(C )A. SISD B . SIMD C. SIMTD. MISD 18. CPI 是量化计算机性能的一个重要指标,关于 CPI 说法正确的是(B)A .CPI 由计算机的结构决定B. CPI 由运行在计算机系统上的应用程序决定C. CPI 由计算机的结构和应用程序共同决定D.CPI 由计存储器系统决定分析: CPI=TC/IC 19. 与存储器 -存储器结构指令集结构相比, 寄存器 -寄存器结构 ( D). A. CPI 大B. 完成同一个算法需要的指令数更少C. 指令的功能更复杂D. 固定长度的指令编码方式20. 计算机系统的执行时间的通用公式为:CPUtime = y 时钟周

23、期 CPI, 此处 y 是 ( B) A. 程序执行的周期数B.被执行的指令总数C. 包括访问存缺失在内的指令平均执行时间D. 每个周期内执行的指令数21.RISC 与 CISC 不同处有( C) A. RISC 指令复杂B. CISC 指令效率高C .RISC 指令数量少D. 以上说法均错误22. 关于 MIPS 的指令集结构类型说法正确的是( A) A. 寄存器 -寄存器B. 寄存器 -存储器C. 存储器 -存储器D. 以上说法均错23. 流水线技术可以( A) A. 提高吞吐率B. 降低吞吐率C. 降低响应时间D. 增加响应时间24. 流水线通过哪种方式提高系统的性能( C) A. 减少

24、指令的响应时间B. 消除指令相关名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 17 页 - - - - - - - - - 精品文档. C. 开发指令级的并行D. 降低 CACHE 的缺失率25. 恶化流水线的处理器性能的原因是( D) A .流水线每级处理时间不同B.连续的指令间的相关C.流水线的结构相关D .以上全部正确26. 流水线技术可以( D) A. 提高吞吐率和不改变响应时间B. 提高吞吐率和降低响应时间C. 降低吞吐率和降低响应时间D. 提高吞吐率和增加响

25、应时间27. 在 k 级单流水线中执行n 个任务,所消耗的时钟周期数( A) A. k+n-1B. nk+1 C. k D. 以上说法全部错误28. 关于静态指令调度和指令动态调度说法错误的是(C )A. 编译器相比于硬件有更多的时间处理复杂的调度算法B. 编译器静态调度的前提是假设指令间存在比时间更复杂的冲突C. 编译器静态调度需要比动态调度更多的关于冲突的精确历史数据D. 以上说法都错误29. 保留站项在流水线的哪一级释放( A) A. 写结果B. 发射 C. 执行D. 确认30. 使用独立的指令CACHE 和数据 CACHE 的理由是 ( D) A . 数据和指令存在在不同的存储器。B.

26、 每个核的指令不同但数据共享C. 存储器的方法模式不同D. 减少指令和数据访存的冲突31. 关于全相联CACHE 说法正确的是( C) A.等价于一个1 组 1 路组相联CACHE B.等价于一个多组1 路组相联CACHE C.等价于一个1 组多路直接映像CACHED.等价于一个多组1 路组直接映像CACHE 32. 关于强制性不命中说法正确的是( A ) A .块第一次被访存所以不在CACHE 中.B. 程序执行过程中由于cache容量有限不能保存所有块C. 因为采用组相联和直接映像所以发生冲突被替换掉名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - -

27、- - - - - - 名师精心整理 - - - - - - - 第 8 页,共 17 页 - - - - - - - - - 精品文档. D.以上说法全错33. 在采用单流水线、顺序执行和顺序提交结果的处理器中,那种情况会导致数据冒险(C )A. 写后写B.读后写C.写后读D. 读后读34. 为什么乱序执行的处理器采用顺序方式提交指令执行结果?( D) A. 确保精确异常B. 确保多 CACHE 的一致性C. 纠正和恢复分支预测错误的现场D. A 和 C 都正确35. 在块替换策略中,采用替换最近很少使用方法的理由是( A) A. 充分利用了程序的时间和空间局部性原理B. 充分利用了程序的局

28、部性原理C. 充分利用了程序的空间局部性原理D. 没用充分利用了程序的时间和空间局部性原理36. 在 4 路组相联缓存中,一个新的块的位置被映像到(C)A. 任何位置B. 块地址与组数取余运算的结果选组号,然后固定在组中的固定位置C. 块地址与组数取余运算的结果选组号,然后存放在组中的任何位置D. 以上说法都不对37. 关于最近20 年内发生的事情说法正确的是(A)A. 处理器和存储器性能都提高了,但是处理器提高更多。B. 存储器性能提高但处理器没有。C. 处理器和存储器性能都提高了,但是存储器提高更多。D. 处理器性能提高但存储器没有。38. 相比于写直达发,写回法的优势在于?( A) A.

29、 减少存储器访存次数B. 减少不命中的开销C.减少命中时间D.降低缺失率39. 假设指令的处理必须使用五个功能部件, 这五个部件的执行时间分别为: 10 ns, 8 ns,10 ns,10 ns and 7 ns.如果使用流水线技术,流水线寄存器的时间开销为1 ns ,采用流水线与非流水线的加速比为( A) A. 4.1 B. 5 C. 4.5 D. 3 40. 下列说法错误是:( B ) A. 分支预测转移比预测分支不转移困难,因为需要提前指导分支转移目标指令的地址。B. 预测分支转移和不转移的准确率都为50%。C. 根据 BTB可以在取指令前判断该指令是否为分支指令。D. 流水线的深度会增

30、加分支预测错误的开销时间。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 9 页,共 17 页 - - - - - - - - - 精品文档. 41.寄存器换名技术可以消除( D) A. 写后写冒险B. 读后写冒险C.写后读冒险D.A 和 C全部正确42. 以下说法错误的是( D) A. 第一级缓存的容量小于第二级缓存的容量B. 第一级缓存的响应时间小于第二级缓存的响应时间C.第一级缓存的被访问次数小于第二级缓存的访问次数D. 第一级缓存和第二级缓存都采用相同的地址映像方法43. 假

31、设指令的处理必须使用五个功能部件, 这五个部件的执行时间分别为: 10 ns, 8 ns,10 ns,10 ns and 7 ns.如果使用流水线技术,流水线寄存器的时间开销为1 ns ,采用流水线与非流水线的加速比为( A) A. 4.1 B. 5 C. 4.5 D. 3 44. 为什么乱序执行的处理器采用顺序方式提交指令执行结果?( D) A. 确保精确异常B. 确保多 CACHE 的一致性C. 纠正和恢复分支预测错误的现场D. A 和 C 都正确45. 在前瞻执行中,ROB中的项释放处在那一级( C ) A. 译码B. 发射C. 执行D. 确认46. 以下说法正确的是? ( D) A.

32、直接映像cache 与只有 1 个组多路组相联CACHE 等价B. 直接映像cache 与只有 1 个组的全相联CACHE 等价C. 直接映像cache 与只有 1 个组 1 路组相联CACHE 等价D. 以上说法都错47. 下列哪种地址映像方式不适合使用位预测技术( D) A. 全相联B. 4 路组全相联C. 8 路组全相联D. 直接映像48. 在监听协议中,那种情况下主存的信息不是最新的(C)A. 对共享状态数据进行写操作后的写直达caches B. 写回 caches有数据被标记为独享状态名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - -

33、 - - - 名师精心整理 - - - - - - - 第 10 页,共 17 页 - - - - - - - - - 精品文档. C. 写回caches有数据被标记为修改状态D. 写回 caches有数据被标记为共享状态49. 下列哪种技术并没用通过采用开发并行度方法提高系统的性能(B )A. 增加流水线深度提高工作频率B. 采用小缓存减少访存响应时间C . 增加功能部件提高吞吐率D. 采用多核处理器50. 假设有一单级非流水线处理器其机器周期为5ns,如果采用4 级流水线实现该处理器,其机器周期为2ns,后者与前者的加速比是(D)A. 3 B. 2.5 C. 2 D. 0.5 51. 流水

34、线寄存器发射出一条加法指令,同时也没收到气泡和停顿信息停顿信号,此时在指令队列的尾部存在一条XOR运算指令,则等待发射的是( A ) A add B xor C 气泡D 停顿52. 对于以下代码:Int sum=0; for (int j = 0; j 1000; j+) sum= sum+arri 下列那个变量利用了程序的空间局部性原理( ) 和时间局部性原理(B)A. j B. sum C. elements of arr D.以上都不正确53. 在使用虚拟存储系统中,应用程序所使用的地址是( D) A. 主存空间B. 物理地址C.地址空间D. 虚拟地址54. 某计算机的Cache-主存层

35、次采用组相联映象方式,块大小为128 字节, Cache容量为 64块,按 4 块分组 ,主存容量为4096 块。那么主存地址共需( A ) 位。A.19 B.18C.20D.以上都不对55. 基本的 MIPS 整数流水线中,访存地址的计算发生在流水线的第(C )段。A1 B2 C3 D4 56. RISC执行程序的速度比CISC要快的原因是(C )。A.RISC的指令系统中指令条数较少B.程序在 RISC上编译生成的目标程序较短。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 11

36、 页,共 17 页 - - - - - - - - - 精品文档. C.RISC 的指令平均执行周期数较少。D.RISC只允许 load 和 store 指令访存。57. 通过编译器重新安排指令的执行顺序以减少流水的停顿方法,称之为( D )。A线性流水线B非线性流水线C动态调度D静态调度判断题1. A Distributed Memory Multiprocessor is also called a Symmetric Multiprocessor (SMP). 分布式内存的多处理器也称为对称多处理器(SMP) 。(T)2. Suppose we expect at least an 80

37、X parallel speed up from 100 processors. At most 0.25% of the execution of the original program may be sequential (i.e., non-parallelizable). 假设我们希望至少一个从80 年 80 x 并行加速处理器。最多0.25% 的原始程序的执行顺序(即。 non-parallelizable)。(T)3. Suppose a conditional branch alternates between taken and not taken every time it

38、 is executed. A one-bit BHT predictor is likely to have a misprediction rate of 100% on this branch. 假设一个条件分支之间的交替而不是采取每次执行时。一个一比特的二叔丁基对甲酚预测可能会对这个分支的错误预测率为100% 。(T)4. Suppose a conditional branch is taken the first 1000 times it is executed, and not taken the second 1000 times. A one-bit BHT predict

39、or is likely to have performance similar to a correlating branch predictor on this branch. 假设条件分支被执行第一的1000 倍,而不是采取第二个1000 次。一比特的二叔丁基对甲酚预测可能是性能类似于相关分支预测在这个分支。(F)5. In Tomasulos algorithm with speculation, when a branch is mispredicted, the data written to memory and the register file as a result of

40、that branch are rolled back to their previous values. 与投机Tomasulo的算法 ,当一个分支预测错误,数据写入内存和寄存器文件的分支被回滚到之前的值。(T)6. A Single-Instruction-Multiple-Data (SIMD) model of computation is characterized by independent threads computing on private memories. 单指令多数据 (SIMD) 计算模型计算的特点是独立的线程在私人记忆。(T)7. A return addres

41、s predictor is likely to mispredict when there is deep recursion.(F)深度递归的时候,返回地址预测相当于误预测。8. Computer architecture design needs to provide support to compiler. 计算机体系结构设计需要为编译器提供支持。(T)名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 12 页,共 17 页 - - - - - - - - - 精品文档. 9.

42、 In the MIPS Pipeling, Updating the PC is completed in EX stage. 在 MIPS Pipeling,“ 更新电脑 ” 是在前阶段完成。(F)10. For forwarding you need only look at the data available in the MEM stage. 转发你只需要看数据在MEM 阶段。(F)11. In the MIPS pipeline, both reading and writing the register file can be done during half a clock

43、cycle period. In particular reading is done in the first half while writing is done in the second half. 在 MIPS 管道 ,读写寄存器文件可以半个时钟周期期间完成。在上半年完成特定的阅读写作是在下半年完成。(F)12. In Tomasulos algorithm with speculation, instructions may complete out of order. 与投机 Tomasulo 的算法 ,说明可能完成的订单。(F)13. The reorder buffer en

44、ables precise exceptions and interrupts. 重新排序缓冲区支持精确的异常和中断。(T)14. Critical word first reduce the cache miss penalty. 关键字首先减少缓存错过点球。(T)15. The LRU (least-recently used) replacement policy works because programs exhibit temporal locality. LRU( 最近最少使用)替代政策工作,因为项目展览时间局部性。(T)16. A distributed shared memo

45、ry (DSM) multiprocessor usually has non-uniform memory access. 分布式共享内存(DSM) 多处理器通常有非一致内存访问。(T)17. Computer architecture is intend to cover three affects of hardware, organization and ISA. 计算机体系结构是打算覆盖硬件的三个影响,组织和 ISA。(T)18. Compared with memory-memory architecture, register-register architecture has

46、higher CPI. 与 memory-memory架构相比 ,注册登记体系结构具有较高的CPI 。(F)19. For forwarding you need only look at the data available in the WB Stage. 转发你只需要看数据在白平衡阶段。(F)20. Data hazard rise when an instruction depends on the results of a previous instruction in a way that is exposed by the overlapping of instructions

47、in the pipeline. 数据风险上升,当一个指令的结果依赖于前一个指令的方式公开的重叠在管道的指令。(T)21. Doubling the associativity of a cache without changing its overall capacity or block size will increase the tag size by one bit. 翻倍的结合性缓存不改变其整体能力或块大小将增加标签的大小。(T)22. The MIPS CPU has a RISC ISA. ( T ) 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - -

48、 - - - - - - - - - 名师精心整理 - - - - - - - 第 13 页,共 17 页 - - - - - - - - - 精品文档. 23. CPI is always a number greater than or equal to 1, because an instruction cant be executed in less than one cycle. CPI 总是大于或等于1,因为一个指令不能被执行在不到一个周期。(F)24. Splitting the shortest stage of a five-stage pipeline will resul

49、t in a higher clock rate. 分裂的最短阶段五级管道将导致更高的时钟频率。(F)25. There are 3 types of pipeline hazards: structure, data, and control hazards. 有 3 种管道危险 :结构、数据和控制危害。(T)26. In Tomasulos algorithm with speculation, when a branch is mispredicted , the data written to memory and the register file as a result of th

50、at branch are rolled back to their previous values. 与投机Tomasulo的算法 ,当一个分支预测错误,数据写入内存和寄存器文件的分支被回滚到之前的值。(T)27. A two-bit predictor performs better than a single bit predictor even if the conditional branch is executed exactly once. 低廉的预测性能优于单一位预测即使条件分支完全执行一次。(F)28.A direct-mapped cache of size N has t

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁