2022年数电复习题 .pdf

上传人:Che****ry 文档编号:34244293 上传时间:2022-08-15 格式:PDF 页数:24 大小:743.56KB
返回 下载 相关 举报
2022年数电复习题 .pdf_第1页
第1页 / 共24页
2022年数电复习题 .pdf_第2页
第2页 / 共24页
点击查看更多>>
资源描述

《2022年数电复习题 .pdf》由会员分享,可在线阅读,更多相关《2022年数电复习题 .pdf(24页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、数电复习题选择题:1下列四个数中,与十进制数(163)10不相等的是( D )A、(A3)16 B、 (10100011)2C、 (000101100011)8421BCD D、 (203)82N个变量可以构成多少个最小项( C )A、N B、2N C、2N D、2N-1 3下列功能不是二极管的常用功能的是( C )A、检波 B、开关C、放大 D、整流4. 将十进制数10)18(转换成八进制数是( B )A、20 B、22C、21 D、235译码器的输入地址线为4 根,那么输出线为多少根( C )A、8 B、12 C、16 D、20 6能把正弦信号转换成矩形脉冲信号的电路是(D )A、多谐振荡

2、器 B、D/A 转换器C、JK触发器 D、施密特触发器7三变量函数BCACBAF,的最小项表示中不含下列哪项( A ) A、m2 B、 m5 C、m3 D、 m78用 PROM 来实现组合逻辑电路,他的可编程阵列是( B )A、与阵列 B、或阵列C、与阵列和或阵列都可以 D、以上说法都不对9A/D 转换器中,转换速度最高的为( A ) 转换A、并联比较型 B、逐次逼近型C、双积分型 D、计数型10关于 PAL器件与或阵列说法正确的是( A )A、 只有与阵列可编程 B、 都是可编程的C、 只有或阵列可编程 D、 都是不可编程的11. 当三态门输出高阻状态时,输出电阻为( A )A、无穷大 B、

3、约 100欧姆C、无穷小 D、约 10 欧姆12 为 使 采 样 输 出 信 号 不 失 真 地 代 表 输 入 模 拟 信 号 , 采 样 频 率fs和 输 入 模精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 24 页拟 信 号 的 最 高 频 率faxIm的 关 系 是 ( C )A、fsfaxIm B、fsfaxImC、fs 2faxIm D、fs 2faxIm13. 下列说法不正确的是( C)A集电极开路的门称为OC门B三态门输出端有可能出现三种状态(高阻态、高电平、低电平)COC门输出端直接连接可以实现正逻辑的线或运算D.利

4、用三态门电路可实现双向传输14. 以下错误的是( B )A数字比较器可以比较数字大小B实现两个一位二进制数相加的电路叫全加器C实现两个一位二进制数和来自低位的进位相加的电路叫全加器D编码器可分为普通全加器和优先编码器15. 下列描述不正确的是( A )A触发器具有两种状态,当Q=1时触发器处于 1 态B时序电路必然存在状态循环C异步时序电路的响应速度要比同步时序电路的响应速度慢D边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16离散的,不连续的信号,称为( B ) 。A模拟信号 B.数字信号17组合逻辑电路通常由( A )组合而成。A门电路 B.触发器 C.计数器18

5、 8 线3 线优先编码器的输入为I0I7, 当优先级别最高的I7有效时,其输出012YYY的值是( C ) 。A111 B.010 C.000 D.101 19十六路数据选择器的地址输入(选择控制)端有( C )个。A16 B.2 C.4 D.8 20一位 8421BCD 码译码器的数据输入线与译码输出线的组合是( C ) 。A4:6 B.1:10 C.4:10 D.2:4 21函数BAAF的结果是( C )A. AB B. BAC.BA D. BA22ROM 属于( A ) 。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 24 页A

6、组合逻辑电路 B.时序逻辑电路23有一个左移移位寄存器,当预先置入1011 后,其串行输入固定接0,在 4 个移位脉冲CP作用下,四位数据的移位过程是( A ) 。A.1011-0110-1100-10000000 B.1011-0101-0010-00010000 24. 一个二进制序列检测电路,当输入序列中连续输入5 位数码均为 1 时,电路输出 1,则同步时序电路最简状态数为( B )A. 4 B. 5 C. 6 D. 7 25. 可以直接现与的器件是( A )A. OC 门 B. I2L 门C. ECL 门 D. TTL门26. 16 个触发器构成计数器,该计数器可能的最大计数模值是(

7、 D )A. 16 B. 32 C.162D. 21627. 用 1K1 位的 RAM 扩展成 4K2 位应增加地址线 ( B )根。A.1 B.2 C.3 D.4 28. 能把正弦信号转换成矩形脉冲信号的电路是( D )A.多谐振荡器 B.D/A转换器C.JK 触发器 D.施密特触发器29. 接通电源就能输出矩形脉冲波形的是( A )A.多谐振荡器 B.D/A转换器C.JK 触发器 D.施密特触发器30. 在函数 F=AB +CD的真值表中, F=1 的状态有多少个?( D ) 。A、2 B、4 C、6 D、7 E、16 31. 对于题图 1 所示波形,其反映的逻辑关系是:( B ) 图 1

8、 A、与非关系; B、异或关系; C、同或关系; D、或关系; E、无法判断。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 24 页32、矩形脉冲信号的参数有 D 。A. 周 期B. 占 空 比C. 脉 宽D. 以 上 都 是33、电路的输出态不仅与当前输入信号有关,还与前一时刻的电路状态有关,这种电路为( B ) 。A.组合电路 B.时序电路34、米利和莫尔型时序电路的本质区别是( B )A、没有输入变量。B、当时的输出只和当时电路的状态有关,和当时的输入无关。C、没有输出变量。D、当时的输出只和当时的输入有关,和当时电路状态无关。

9、35、十进制数 25用 8421BCD 码表示为 B 。A.10 101 B.0010 0101 C.100101 D.1010 36、下 列 各 函 数 等 式 中 无 冒 险 现 象 的 函 数 式 有D。A.BAACCBFB.BABCCAFC.BABABCCAFD.CABABCBAACCBFE.BABAACCBF37、在 下 列 逻 辑 电 路 中 , 不 是 组 合 逻 辑 电 路 的 有D。A. 译 码 器B. 编 码 器C. 全 加 器D. 寄 存 器38、把 一 个 五 进 制 计 数 器 与 一 个 四 进 制 计 数 器 串 联 可 得 到D进 制 计 数器 。A. 4B.

10、5C. 9D. 2039、N 个 触 发 器 可 以 构 成 最 大 计 数 长 度 ( 进 制 数 ) 为D的 计 数 器 。A. NB. 2NC. N2D. 2N40、同 步 时 序 电 路 和 异 步 时 序 电 路 比 较 , 其 差 异 在 于 后 者B。A. 没 有 触 发 器B. 没 有 统 一 的 时 钟 脉 冲 控 制C. 没 有 稳 定 状 态D. 输 出 只 与 内 部 状 态 有 关41、寻 址 容 量 为 16K8 的 RAM 需要 C 根地址线。A. 4B. 8C. 14D. 16E. 16K42、只 读 存 储 器 ROM中 的 内 容 , 当 电 源 断 掉 后

11、 又 接 通 , 存 储 器 中 的 内 容D。A. 全 部 改 变B. 全 部 为 0C. 不 可 预 料D. 保 持 不 变43、将 一 个 时 间 上 连 续 变 化 的 模 拟 量 转 换 为 时 间 上 断 续 ( 离 散 ) 的 模 拟量 的 过 程 称 为A。A. 采 样B. 量 化C. 保 持D. 编 码44、 若 某 ADC取 量 化 单 位 =81REFV, 并 规 定 对 于 输 入 电 压Iu, 在 0Iu81REFV精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 24 页时 , 认 为 输 入 的 模 拟 电

12、压 为 0V, 输 出 的 二 进 制 数 为 00 0, 则85REFVIu86REFV时 , 输 出 的 二 进 制 数 为B。A. 001B. 101C. 110D. 11145、指 出 下 列 电 路 中 能 把 串 行 数 据 转 换 为 并 行 数 据 的 是 (C)A、 JK 触 发 器B、 3 线 - 8 线 译 码 器C、 移 位 寄 存 器D、 十 进 制 计 数 器46、逻辑函数 F=)(BAA = A 。A. B B.A C.BA D.BA47、在 何 种 输 入 情 况 下 , “ 与 非 ” 运 算 的 结 果 是 逻 辑 0。DA全部输入是 0 B.任一输入是 0

13、 C.仅一输入是 0 D.全部输入是 1 48、若 在 编 码 器 中 有 50 个 编 码 对 象 , 则 要 求 输 出 二 进 制 代 码 位 数 为B位 。A. 5B. 6C. 10D. 5049、在 下 列 逻 辑 电 路 中 , 不 是 组 合 逻 辑 电 路 的 有D。A. 译 码 器B. 编 码 器C. 全 加 器D. 寄 存 器50、下 列 逻 辑 电 路 中 为 时 序 逻 辑 电 路 的 是C。A. 变 量 译 码 器B. 加 法 器C. 数 码 寄 存 器D. 数 据 选 择 器51、随 机 存 取 存 储 器 具 有A功 能 。A. 读 / 写B. 无 读 / 写C.

14、 只 读D. 只 写52、寻 址 容 量 为 16K8 的 RAM 需要 C 根地址线。A. 4B. 8C. 14D. 16E. 16K53、用 二 进 制 码 表 示 指 定 离 散 电 平 的 过 程 称 为D。A. 采 样B. 量 化C. 保 持D. 编 码54、 将 幅 值 上 、 时 间 上 离 散 的 阶 梯 电 平 统 一 归 并 到 最 邻 近 的 指 定 电 平 的过 程 称 为B。A. 采 样B. 量 化C. 保 持D. 编 码填空题:1. 数制转换:(8F)16 = (143 )10= (10001111 )2 = (217 )8。2. 有一数码 10010011 ,作为

15、自然二进制数时,它相当于十进制数(147),作为 8421BCD 码时,它相当于十进制数 (93)。3. 已知某函数DCABDCABF,该函数的反函数 F =(DCABDCAB) 4. 如果对键盘上 108 个符号进行二进制编码,则至少要(7)位二进制数码。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 24 页5. 在 TTL 门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入(高)电平;在 CMOS 门电路的输入端与电源之间接一个1K电阻,相当于在该输入端输入 (高)电平。6 晶体三极管在工作时, 发射结和集电结均处

16、正向偏置, 该晶体管工作在 (饱和导通 )状态。7. 74LS138 是 3 线8 线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出01234567YYYYYYYY应为(10111111 )。8. 一个 10 位地址码、 8 位输出的 ROM ,其存储容量为 (8K 或 213)。9 将一个包含有 32768个基本存储单元的存储电路设计16位为一个字节的 ROM 。 该 ROM有(11)根地址线,有 (16)根数据读出线。10 .能够实现“线与”的TTL 门电路叫 (OC 门)。11.按逻辑功能的不同特点,数字电路可分为(组合逻辑电路 ) 和( 时序逻辑电路 )两大类。12

17、.在逻辑电路中,三极管通常工作在(饱和)和(截止)状态13.(406)10=(0100 0000 0110 )8421BCD14.一位数值比较器的逻辑功能是对输入的( A 和 B 两个) 数据进行比较, 它有 (YAB) 、(YAB) 、 ( YA=B)三个输出端。15TTL 集成 JK 触发器正常工作时,其dR和dS端应接( 高)电平。16单稳态触发器有两个工作状态(稳态)和(暂稳态) ,其中( 暂稳态 )是暂时的。17一般 ADC 的转换过程由 (采样) 、 (保持) 、 (量化) 和(编码)4 个步骤来完成。18存储器的存储容量是指(存储单元的总和 ) 。某一存储器的地址线为A14A0,

18、数据线为 D3D0,其存储容量是(2154) 。19电路如下图(图中为上升沿Jk 触发器) ,触发器当前状态Q3 Q2 Q1为“100” ,请问在时钟作用下,触发器下一状态(Q3 Q2 Q1)为(011)20. 如果对 160个符号进行二进制编码,则至少需要(8) 位二进制数。21. 组合逻辑电路任何时刻的输出信号,与该时刻的输入信号( 有关) ;与电路原来所处的状态( 无关) ;时序逻辑电路任何时刻的输出信号,与该时刻的输入信号( 有关) ;与信号作精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 6 页,共 24 页用前电路原来所处的状态(有关

19、) 。( 答案填有关或无关 ) 22. OC 门 称 为 ( 集 电 极 开 路 ) 门 , 多 个OC 门 输 出 端 并 联 到 一 起 可 实 现 ( 线与 ) 功 能 。23. 发 光 二 极 管 半导体数 码 显 示 器 的 内 部 接 法 有 两 种 形 式 : 共 ( 阴 ) 接 法 和共 ( 阳 ) 接 法 。 对 于 以 上 两 种 接 法 的 发 光 二 极 管 数 码 显 示 器 , 应 分 别 采 用( 高 ) 电 平 驱 动 和 ( 低 ) 电 平 驱 动 的 七 段 显 示 译 码 器 。24. 时 序 逻 辑 电 路 按 照 其 触 发 器 是 否 有 统 一 的

20、 时 钟 控 制 分 为 ( 同 步 ) 时 序电 路 和 ( 异 步 ) 时 序 电 路 。25. ( 5E.C)16=( 1011110.11 )2=(136.6)8=(94.75)10= (1001 0100.0111 0101)8421BCD26. 逻辑函数 F=A+B+CD的反函数F=(DBACBA) 。27. 逻辑函数 F=A (B+C ) 1 的对偶函数是 (0BCA) 。28. 集 电 极 开 路 门 的 英 文 缩 写 ( OC)门 , 工 作 时 必 须 外 加 ( 电源) 和 ( 电阻) 。 多个 集 电 极 开 路 门 输 出 端 并 联 到 一 起 可 实 现 ( 线

21、与) 功 能 。29. 时 序 逻 辑 电 路 按 照 其 触 发 器 是 否 有 统 一 的 时 钟 控 制 分 为 ( 同步) 时 序 电路 和 ( 异步) 时 序 电 路 。30. 在数字电路中,常用的计数制除十进制外,还有( 二进制 )、(八进制 ) 、( 十六进制 ) 。判断题:1TTL 或非门多余输入端可以接高电平。 ()2寄存器属于组合逻辑电路。 ()3构成一个 5 进制计数器需要5 个触发器()4石英晶体振荡器的振荡频率取决于石英晶体的固有频率。 ()5当时序逻辑电路存在有效循环时该电路能自启动()6八路数据分配器的地址输入(选择控制)端有8 个。 ()7关门电平 UOFF是允

22、许的最大输入高电平。 ()8最常见的单片集成DAC 属于倒 T 型电阻网络 DAC。 ()9 TTL门电路在高电平输入时, 其输入电流很小, 74LS系列每个输入端的输入电流在40uA以下( )10三态门输出为高阻时,其输出线上电压为高电平( )11超前进位加法器比串行进位加法器速度慢( )12译码器哪个输出信号有效取决于译码器的地址输入信号( )13五进制计数器的有效状态为五个()14. 施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。( )15. 当时序逻辑电路存在无效循环时该电路不能自启动( )16.RS触发器、 JK触发器均具有状态翻转功能( )17. D/A 的

23、含义是模数转换( )精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7 页,共 24 页18构成一个 7 进制计数器需要 3 个触发器( )19. 两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()20. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现()21. 利用三态门可以实现数据的双向传输。 ( )22. 有些 OC门能直接驱动小型继电器。 ( )23. 555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。()24. RS 触发器、 JK触发器均具有状态翻转功能()25. PLA 的与阵列和或阵

24、列均可编程。 ()26. 施密特触发器电路具有两个稳态,而单稳态触发器电路只具有一个稳态( )27. 可用 ADC将麦克风信号转换后送入计算机中处理时( )28.TTL 输出端为低电平时带拉电流的能力为5mA ()29.TTL、CMOS 门中未使用的输入端均可悬空()30. 当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。 ()31. 将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。 ( )32. 设计一个 3 进制计数器可用 2 个触发器实现()33. 移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定

25、的范围内构成任意模值 n 的计数器。所以又称为移存型计数器()34. 在优先编码器电路中允许同时输入2 个以上的编码信号( )35. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态()36.DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛()证明题:1、利用基本定律和运算规则证明逻辑函数ABCABCABCABAC证明:左边()()ABCABCABCABCABCABCABCAB CCAC BBABAC=右边原式得证2、利用基本定律和运算规则证明逻辑函数DBADADCEBDBA证明:左边 =DCEDAADBDBA =DCEDBDBA精选学习资料 - - - - - - -

26、 - - 名师归纳总结 - - - - - - -第 8 页,共 24 页 =DBA =右边原式得证3、利用基本定律和运算规则证明逻辑函数CBACBAAB)(证明:左边 =CBA)( =CBA =CBA)( =右边原式得证4、利用基本定律和运算规则证明逻辑函数CBCABACBACBA)(证明:左边ABCABC右边()()()ABACBC()()()()()()AAACBCABBCACABBCBCACABBCABCACCABBABCABCABC=左边原式得证化简题:1、用卡诺图化简函数),(),(131210985210mmmmmmmmmDCBAY解:卡诺图化简得:DCDBCAY精选学习资料 -

27、 - - - - - - - - 名师归纳总结 - - - - - - -第 9 页,共 24 页2、用卡诺图化简函数)15,14,11,10,9,8()13, 7,5,4,2,0(),(dmmDCBAY解:卡诺图111111ABCD0001111000011110化简得:CBADBBDY3、用卡诺图化简下列函数DDBCACBDBADBAY)()(解:DBCADCBCBADAB卡诺图:11111111ABCD00011110000111101111化简得:DCAABY4、用卡诺图化简具有约束项的逻辑函数)15,14,13,12,11,10()8 ,6, 3,2, 1 ,0(),(1dmmDCB

28、AY解:卡诺图111111ABCD0001111000011110化简得:DCBADBY1精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 10 页,共 24 页5、用公式法化简CBBCAABCY解:CBBCAA)(CBBC)(CCBB6、用公式法化简CABAABCY解:)(CBAABCBCAABC)(BCBCAA简答题:1、试说明施密特触发器的工作特点和主要用途。答:施密特触发器的工作特点:电路有两个稳态,是一个双稳态电路,但这两个稳态是靠触发信号维持的;电路状态的翻转由外触发信号的电平决定,当外加触发信号高于上限触发电平 UT+值时电路处于一种稳

29、态, 低于下限触发电平 UT-值时电路处于另一种稳态。 电路存在回差特性或叫滞回特性。通常用于波形变换与整形、接口电路、幅度鉴别、和方波发生器。2、什么叫单稳态触发器?单稳态触发器和双稳态触发器的区别是什么?答:具有稳态和暂稳态两种工作状态,在外界触发脉冲的作用下,能从稳态翻转到暂稳态,暂稳态维持一段时间后,再自动返回稳态,暂稳态持续时间由电路参数决定。双稳态触发器具有两种稳定状态,外界触发脉冲消失后,保持状态不变。3、什么是量化单位和量化误差,减小量化误差可以从那几个方面考虑?答:量化过程中所取得最小的数量单位叫做量化单位。因为模拟电压是连续的,就不一定能被量化单位整除,在量化过程中就会引入

30、误差,称为量化误差。减小量化误差可以将量化电平取在量化范围的中间值。作图题:精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 11 页,共 24 页1、555 定时器的功能表如下, (1) 该 555定时器组成什么电路,(2)在题中输出电压ou的坐标上画出相应的输出波形。555 定时器功能表输入输出DRTH(uI1)TR(uI2)uOVTD状态0 低导通1 23VCC13VCC高截止1 13VCC 不变不变1 23VCC13VCC 低导通解(1)该电路组成施密特触发器。(2)波形图2、用 74LS161来构成一个十二进制计数器。74LS161的功能表

31、如图所示。1 3 VCC 2 3 VCC uo 0 0 uI t t D TH OUT VSS CO 0.01FuO uI VCC 12345678VCC 555TRDR1 3 VCC 2 3 VCC uo 0 0 uI t t 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 12 页,共 24 页D0D3D2D1CO LD RDQ0Q3Q2Q1EP CP ET 74161 解:用异步清零端CR归零 S121100 nnQQCR23或:用同步置数端LD归零 S111011 nnnQQQLD0133、8 选 1 数据选择器 CC4512的逻辑功能如表

32、所示, 电路符号如图所示。 用 CC4512和最少的门电路产生如下逻辑函数,要求变量ABC分别对应于 A2A1A0输入管脚,写出分析过程并在 CC4512的框图上画出电路连接图。DCABDCBCDACDABF)(COLDCRQ0 Q1 Q2Q3D0 D1D2 D3CTTCTPCP&11(a) 用异步清零端CR归零74LS161COLDCRQ0 Q1 Q2Q3D0 D1D2 D3CTTCTPCP&11(b) 用同步置数端LD 归零74LS161精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 13 页,共 24 页CC4512 功能表DIS INH A

33、2A1A0Y 0 0 0 0 0 D00 0 0 0 1 D10 0 0 1 0 D20 0 0 1 1 D30 0 1 0 0 D40 0 1 0 1 D50 0 1 1 0 D60 0 1 1 1 D70 1 0 1 高阻解:逻辑函数:CDADCABD)CA(BDCBCDACDABF电路连接图为:A0A1A2D0D1D2D3D4D5D6D7INH DIS Y CC4512 0 1 F A B C D 4、555 定时器构成单稳态触发器如图(a)所示,输入如图( b) 。画出电容电压 uc和输出波形 uo。VCCuoRCC123456785555iutuiO(a)(b) A0A1A2D0D1

34、D2D3D4D5D6D7INH DIS Y CC4512 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 14 页,共 24 页解:tuiOucuo5、用 5124 的 RAM 扩展组成一个 2K8 位的存储器需要几片RAM ,试画出它们的连接图,用图示 RAM 实现。答:需要 8 片 RAM ,同时做字扩展和位扩展。连接图如下:A0A1A8R/WA9A10I/O7I/O6I/O4I/O5I/O0I/O1I/O2I/O34RAM(7)A0A1A8R/WCSI/O0I/O1I/O2I/O35124RAM(1)A0A1 A8R/W CSI/O0I/O1

35、I/O2I/O34RAM(0)A0A1A8R/WCSY0Y12 线-4 线译码器51251223YYI/O3I/O2I/O0I/O1.I/O0I/O1I/O2I/O34RAM(6)A0A1A8R/WCS5126、试用 3 线8 线译码器 74LS138和门电路实现下列函数。Z(A、B、C)=AB+AC STA Y7 Y5 Y6 Y4 Y3 Y2 Y1 Y0 STC STB A0 A1 A2 74LS138精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 15 页,共 24 页解:Z(A、B、C)=AB+ AC=AB(C+C)+ AC(B+ B )=A

36、BC+ABC+ ABC+ A B C= m1+ m3+ m6+ m7=7631mmmm分析题:1、分析下列电路是几进制的计数器。1 1 解:驱动方程:nn0010101,1,JKJQKQ输出方程:10ZQ Q特性方程:nn+1n ()QJQKQCP(1 分)状态方程:n+1nnnnn00000000Q11 ()J QK QQQQCPn+1nnnnnn111110101Q ()J QK QQ QQ QCPSTA Y7 Y5 Y6 Y4 Y3 Y2 Y1 Y0 STC STB A0 A1 A2 74LS138C B A “ 1”& Z 精选学习资料 - - - - - - - - - 名师归纳总结

37、 - - - - - - -第 16 页,共 24 页状态表CP n1Qn0Qn+11Qn+10QZ 0 0 0 0 1 0 1 0 1 1 0 0 2 1 0 1 1 0 3 1 1 0 0 1 状态表或状态图任写一种即可归纳上述分析结果可知,该时序电路为同步4 进制加法计数器。2、分析图示电路的逻辑功能。要求有明确的分析步骤和过程并画出时序图。解:驱动方程:代入特性方程求状态方程:nnnnnnnnnnnnnnnnnnnnnnnnQQQQQQKQJQQQQQQQKQJQQQQQQQKQJQ202020000100101011111112121222212输出方程:nnQQY21求各触发器的次

38、态和电路输出,列状态转换图或状态转换表00 01 10 11 Q1Q0/Z /1 /0 /0 /0 YQ1 Q1Q2 Q21J C1 1K 1J C1 1K 1J C1 1K & Q0 Q0FF0FF1FF2CPnnnnnnQKQJQKQJQKQJ202001011212精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 17 页,共 24 页CPQ0Q1Q2Y时序图:电路功能:有效循环的 6 个状态分别是 05 这 6 个十进制数字的格雷码, 并且在时钟脉冲 CP 的作用下,这 6 个状态是按递增规律变化的,即:000001011111 110100

39、000所以这是一个用格雷码表示的六进制同步加法计数器。当对第 6 个脉冲计数时,计数器又重新从000 开始计数,并产生输出Y1。3、分析图示电路的逻辑功能。000001011 /1/0 100110111 /0 /0 /0 /0 (a) 有效循环010 101 (b) 无效循环/0 /1 排列顺序:/Y nnnQQQ012Q0 Q0FF0FF1CPYQ1 Q11T C1 1T C1 & =1 X“1”精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 18 页,共 24 页解:此电路为同步时序电路驱动方程:nQXT01;10T输出方程:nnQXQXY1

40、1T 触发器的特性方程:nnQTQ1将各触发器的驱动方程代入,即得电路的状态方程:nnnnQQXQTQ101111nnnnQQQTQ000001通过计算得状态表或状态转换图:时序图:电路功能:由状态图可以看出,当输入X 0 时,在时钟脉冲 CP 的作用下,电路的 4 个状态按递增规律循环变化,即:0001101100当 X1 时,在时钟脉冲 CP 的作用下,电路的 4 个状态按递减规律循环变化,即:0011100100可见,该电路既具有递增计数功能,又具有递减计数功能,是一个2 位二进制同步可逆计数器。输入现态次态输出XnnQQ011011nnQQY0 0 0 0 1 1 1 1 0 0 0

41、1 1 0 1 1 0 0 0 1 1 0 1 1 0 1 1 0 1 1 0 0 1 1 0 0 0 1 1 0 1 1 1 1 0 0 1 1 00 01 11 10 0/1 1/0 1/1 0/1 0/1 0/0 1/1 0/1 CPX Q0Q1Y(a) 状态图0/1 CP X Q0Q1Y精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 19 页,共 24 页4、8 位 A/D输入满量程为 10V, 当输入下列电压时, 数字量的输出分别为多少? (1) 3.5V;(2)7.08V; (3)5.97V解: (1)第一步,当521021REFNVV

42、V时,因为 VNVX,所以取 d7=0,存储。第二步,当5.2)4120(REFNVVV时,因为 VNVX,所以取 d5=0,存储。如此重复比较下去,经过8 个时钟脉冲周期,转换结束,最后得到A/D 转换器的转换结果 d7d0=01011001,则该数字所对应的模拟输出电压为V4765625.3)21161804120(REF7NVV同理(2)10110101=7.0703125V (3)10011000=5.9375V设计题:1、用与非门设计一个举重裁判表决电路。设举重比赛有3 个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判

43、判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。解:设主裁判为变量A,副裁判分别为 B 和 C;表示成功与否的灯为Y,根据逻辑要求列出真值表逻辑表达式ABCCABCBAmmmY765Y=AB+AC 逻辑电路图:ACABYA B C YA B C Y 0 0 0 0 0 1 0 1 0 0 1 1 0 0 0 0 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 AB C 00 01 11 10 0 1 1 1 1 A B A C Y & & & 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 20 页,共 24 页2、设计一个按

44、自然态序变化的7 进制同步加法计数器,计数规则为逢七进一,产生一个进位输出。解:建立原始状态图:因需用 3 位二进制代码,选用3 个 CP 下降沿触发的 JK 触发器,分别用FF0、FF1、FF2表示。由于要求采用同步方案,故时钟方程为:CPCPCPCP210卡诺图化简输出方程:nnQQY21卡诺图化简状态方程:012QQQ的卡诺图也可以画在一个图中。得状态方程:nnnnnnnnnnnnnnnnnnnnnQQQQQQQQQQQQQQQQQQQQQ2120112102101100120102101比较特性方程:nnnQKQJQ1得驱动方程:000001010011/0110101100/0 /0

45、/0 /0 /0排列顺序:/YnnnQQQ012/1Y 的卡诺图00011110000101000nnQQ12nQ0(a) 10nQ的卡诺图00011110011011000nnQQ12nQ0(c) 12nQ的卡诺图00011110000011011nnQQ12nQ0(b) 11nQ的卡诺图00011110001001101nnQQ12nQ0精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 21 页,共 24 页nnQQJ120、10KnQJ01、nnQQK021nnQQJ012、nQK12电路图并检查电路能否自启动:将 111代入状态方程得次态为0

46、00,此电路能自启动。3、已知某同步时序电路状态图如图所示,完成以下任务(1)做出状态转换真值表;( 2)若用D 触发器实现,请求出相应的激励方程;(3)求输出方程; (4)画出电路图;解: (1)状态转换真值表(2)求激励方程YFF0FF1FF2CPQ1Q1Q2Q21JC11K1JC11K1JC11K&Q0Q0&1&精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 22 页,共 24 页(3)求输出方程(4)作电路图(略)4、旅客列车分为特快、直快和慢车,它们的优先顺序为特快、直快、慢车。在同一时间里,只能有一趟列车从车站开出,即只能给出一个开车信

47、号,试设计一个满足上述要求的组合逻辑电路。解:根据命题要求该排队电路有三个输入端A、B、C 和三个输出端 X、Y、Z,用 A、B、C 分别代表特快、直快、慢车,三趟车的开出信号分另为X、Y、Z。输入变量的赋值是:1 表示该车要求开出, 0 表示该不要求开出,输出函数的赋值是:1 表示列车可以开出, 0表示不准列车开出。列出该题真值表如下:A B C X Y Z 0 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 0 1 0 1 0 0 1 0 0 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 23 页,共 24 页1 0 1 1 0 0 1 1 0 1 0 0 1 1 1 1 0 0 用卡诺图化简后写出逻辑函数表达式:AXBAYCBAZ根据表达式画出的逻辑图如图所示:精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 24 页,共 24 页

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁