最新EDA技术 第6章 VHDL设计应用实例(共199张PPT课件).pptx

上传人:豆**** 文档编号:34120702 上传时间:2022-08-13 格式:PPTX 页数:199 大小:1.71MB
返回 下载 相关 举报
最新EDA技术 第6章 VHDL设计应用实例(共199张PPT课件).pptx_第1页
第1页 / 共199页
最新EDA技术 第6章 VHDL设计应用实例(共199张PPT课件).pptx_第2页
第2页 / 共199页
点击查看更多>>
资源描述

《最新EDA技术 第6章 VHDL设计应用实例(共199张PPT课件).pptx》由会员分享,可在线阅读,更多相关《最新EDA技术 第6章 VHDL设计应用实例(共199张PPT课件).pptx(199页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、第6章 VHDL设计应用实例第6章 VHDL设计(shj)应用实例6.1 8位加法器的设计位加法器的设计6.2 8位乘法器的设计位乘法器的设计6.3 序列检测器的设计序列检测器的设计6.4 正负脉宽数控调制信号发生器的设计正负脉宽数控调制信号发生器的设计6.5 数字频率计的设计数字频率计的设计6.6 秒表的设计秒表的设计6.7 MCS51单片机与单片机与FPGA/CPLD总线接口逻辑设计总线接口逻辑设计6.8 交通灯信号控制器的设计交通灯信号控制器的设计6.9 语音信箱控制系统语音信箱控制系统(kn zh x tn)的设计的设计6.10 PID控制器的设计控制器的设计6.11 空调系统有限状态

2、自动机的设计空调系统有限状态自动机的设计6.12 闹钟系统的设计闹钟系统的设计 第一页,共一百九十九页。第6章 VHDL设计应用实例6.1 8位加法器的设计位加法器的设计(shj) 1设计思路设计思路 加法器是数字系统中的基本逻辑器件,减法器和硬件乘法器都可由加法器来构成。多位加法器的构成有两种方式:并行进位和串行进位方式。并行进位加法器设有进位产生逻辑,运算速度较快;串行进位方式是将全加器级联构成多位加法器。并行进位加法器通常比串行级联加法器占用更多的资源。随着位数的增加,相同位数的并行加法器与串行加法器的资源占用差距也越来越大。因此,在工程(gngchng)中使用加法器时,要在速度和容量之

3、间寻找平衡点。第二页,共一百九十九页。第6章 VHDL设计应用实例 实践证明,4位二进制并行加法器和串行级联加法器占用几乎相同的资源。这样(zhyng),多位加法器由4位二进制并行加法器级联构成是较好的折中选择。本设计中的8位二进制并行加法器即是由两个4位二进制并行加法器级联而成的,其电路原理图如图6.1所示。第三页,共一百九十九页。第6章 VHDL设计应用实例图6.1 8位加法器电路(dinl)原理图第四页,共一百九十九页。第6章 VHDL设计应用实例2VHDL源程序源程序1) 4位二进制并行加法器的源程序ADDER4B.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_

4、1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY ADDER4B IS -4位二进制并行加法器 PORT(CIN:IN STD_LOGIC; -低位进位(jnwi) A: IN STD_LOGIC_VECTOR(3 DOWNTO 0); -4位加数 B: IN STD_LOGIC_VECTOR(3 DOWNTO 0); -4位被加数 S: OUT STD_LOGIC_VECTOR(3 DOWNTO 0); -4位和 CONT: OUT STD_LOGIC); -进位输出第五页,共一百九十九页。第6章 VHDL设计应用实例END ADDER4B;AR

5、CHITECTURE ART OF ADDER4B IS SIGNAL SINT:STD_LOGIC_VECTOR(4 DOWNTO 0); SIGNAL AA,BB: STD_LOGIC_VECTOR(4 DOWNTO 0); BEGIN AA=0& A; -将4位加数矢量扩为5位,为进位(jnwi)提供空间 BB=0& B; -将4位被加数矢量扩为5位,为进位提供空间 SINT=AA+BB+CIN ; S=SINT(3 DOWNTO 0); CONTCIN,A=A(3 DOWNTO 0),B=B(3 DOWNTO0), S=S(3 DOWNTO 0),COUT=CARRY_OUT);U2:

6、ADDER4B -例化(安装(nzhung)一个4位二进制加法器U2 PORT MAP(CIN=CARRY_OUT,A=A(7 DOWNTO 4),B=B(7 DOWNTO 4), S=S (7 DOWNTO 4);CONT=CONT);END ART;第九页,共一百九十九页。第6章 VHDL设计应用实例 3硬件逻辑验证硬件逻辑验证 选择实验电路结构图NO.1,由5.2的实验电路结构图NO.1和图6.1确定引脚的锁定。如可取实验电路结构图的PIO3PIO0接A3.0,PIO7PIO4接A7.4, PIO11PIO8接B3.0,PIO15PIO12接B7.4,PIO49接CIN。此加法器的被加数

7、A和加数B分别由键2与键1、键4与键3输入,加法器的最低位进位CIN由键8输入,计算结果将分别通过(tnggu)PIO23PIO20,PIO19PIO16输出并显示于数码管6(高4位)和数码管5(低4位),溢出进位由PIO39输出,当有进位时,结果显示于发光管D8。第十页,共一百九十九页。第6章 VHDL设计应用实例6.2 8位乘法器的设计位乘法器的设计(shj) 1设计思路设计思路 纯组合逻辑构成的乘法器虽然工作速度比较快,但占用硬件资源多,难以实现(shxin)宽位乘法器,而基于PLD器件外接ROM九九表的乘法器则无法构成单片系统,也不实用。这里介绍由8位加法器构成的以时序逻辑方式设计的8

8、位乘法器,此乘法器具有一定的实用价值。其乘法原理是:乘法通过逐项位移相加原理来实现(shxin),从被乘数的最低位开始,若为1,则乘数左移后与上一次和相加;若为0,左移后以全零相加,直至被乘数的最高位。从图6.2的逻辑图上可以清楚地看出此乘法器的工作原理。第十一页,共一百九十九页。第6章 VHDL设计应用实例图6.2 88位乘法器电路(dinl)原理图S77.0S67.0S6(8)ARIENDREG16BADDER8BARICTLSREG8BANDARITHOUT15.0B7.0A7.0STARTCLKQ15.0D8.0CLRCLKGNDS57.0S68.0RSTALLCLKOUTS57.0S

9、715.8B7.0A7.0COUTS7.0CINDOUT7.0DIN7.0ABINQBDIN7.0LOADCLKARIENDCLKSTARTU1U2U3U4U5S2S3S4S715.0S715.8S1第十二页,共一百九十九页。第6章 VHDL设计应用实例 图6.2中,ARICTL是乘法运算控制电路,它的START(可锁定于引脚I/O 49)信号的上跳沿与高电平有两个功能,即16位寄存器清零和被乘数A7.0向移位寄存器SREG8B加载;它的低电平则作为乘法使能信号。乘法时钟信号从ARICTL的CLK输入。当被乘数加载于8位右移寄存器SREG8B后,随着(su zhe)每一时钟节拍,最低位在前,由

10、低位至高位逐位移出。当为1时,与门ANDARITH打开,8位乘数B7.0在同一节拍进入8位加法器,与上一次锁存在16位锁存器REG16B中的高8位进行相加,其和在下一时钟节拍的上升沿被锁进此锁存器。而当被乘数移出位为0时,与门全零输出。如此往复,直至8个时钟脉冲后,由ARICTL的控制,乘法运算过程自动中止。ARIEND输出高电平,以此可点亮一发光管,以示乘法结束。此时REG16B的输出值即为最后乘积。第十三页,共一百九十九页。第6章 VHDL设计应用实例 此乘法器的优点是节省芯片资源,它的核心元件(yunjin)只是一个8位加法器,其运算速度取决于输入的时钟频率。若时钟频率为100 MHz,

11、则每一运算周期仅需80 ns。而若利用备用最高时钟,即12 MHz晶振的MCS-51单片机的乘法指令,进行8位乘法运算,仅单指令的运算周期就长达4 s。因此,可以利用此乘法器或相同原理构成的更高位乘法器完成一些数字信号处理方面的运算。第十四页,共一百九十九页。第6章 VHDL设计应用实例2. VHDL源程序源程序1) 选通与门模块的源程序ANDARITH.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY ANDARITH IS -选通与门模块 PORT (ABIN:IN STD_LOGIC; -与门开关 DIN:IN STD_LOGIC_VE

12、CTOR (7 DOWNTO 0) -8位输入(shr) DOUT:OUT STD_LOGIC_VECTOR (7 DOWNTO 0); -8位输出END ANDARITH;ARCHITECTURE ART OF ANDARITH IS 第十五页,共一百九十九页。第6章 VHDL设计应用实例 BEGIN PROCESS (ABIN,DIN) BEGIN FOR I IN 0 TO 7 LOOP -循环,分别完成8位数据与一位 DOUT (I)=DIN (I)AND ABIN; -控制(kngzh)位的与操作 END LOOP; END PROCESS;END ART;第十六页,共一百九十九页。

13、第6章 VHDL设计应用实例2) 16位锁存器的源程序REG16B.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY REG16B IS -16位锁存器 PORT (CLK:IN STD_LOGIC; -锁存信号 CLR:IN STD_LOGIC; -清零信号 D:IN STD_LOGIC_VECTOR (8 DOWNTO 0) -8位数据输入(shr) Q:OUT STD_LOGIC_VECTOR(15 DOWNTO 0);-16位数据输出END REG16B;ARCHITECTURE ART OF REG16B IS SIGNAL R16

14、S:STD_LOGIC_VECTOR(15 DOWNTO 0); -16位寄存器设置第十七页,共一百九十九页。第6章 VHDL设计应用实例BEGINPROCESS (CLK,CLR) BEGIN IF CLR = 1 THEN R16S= 0000000000000000;-异步复位信号 ELSIF CLKEVENT AND CLK = 1 THEN-时钟到来时,锁存输入(shr)值 R16S(6 DOWNTO 0)=R16S(7 DOWNTO 1);-右移低8位 R16S(15 DOWNTO 7)=D; -将输入锁到高能位 END IF; END PROCESS; Q=R16S;END AR

15、T;第十八页,共一百九十九页。第6章 VHDL设计应用实例3) 8位右移(yu y)寄存器的源程序SREG8B.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; -8位右移寄存器ENTITY SREG8B IS PORT (CLK:IN STD_LOGIC; LOAD :IN STD _LOGIC; BIN:IN STD_LOGIC_VECTOR(7DOWNTO 0); QB:OUT STD_LOGIC );END SREG8B;ARCHITECTURE ART OF SREG8B IS SIGNAL REG8B:STD_LOGIC_VECTOR(7 D

16、OWNTO 0); BEGIN PROCESS (CLK,LOAD)第十九页,共一百九十九页。第6章 VHDL设计应用实例 BEGIN IF CLKEVENT AND CLK= 1 THEN IF LOAD = 1 THEN REG8=DIN; -装载新数据 ELSE REG8(6 DOWNTO0)=REG8(7 DOWNTO 1);-数据右移(yu y) END IF; END IF; END PROCESS; QB= REG8 (0); -输出最低位END ART;第二十页,共一百九十九页。第6章 VHDL设计应用实例4) 乘法(chngf)运算控制器的源程序ARICTL.VHD LIBR

17、ARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY ARICTL IS -乘法运算控制器 PORT ( CLK:IN STD_LOGIC; START:IN STD_LOGIC; CLKOUT:OUT STD_LOGIC; RSTALL:OUT STD_LOGIC; ARIEND:OUT STD_LOGIC );END ARICTL;ARCHITECTURE ART OF ARICTL IS SIGNAL CNT4B:STD_LOGIC_VECTOR(3 DOWNTO 0);BEGIN第二十一页

18、,共一百九十九页。第6章 VHDL设计应用实例 RSTALL=START; PROCESS (CLK,START) BEGIN IF START = 1 THEN CNT4B= 0000; -高电平清零计数器 ELSIF CLKEVENT AND CLK = 1 THEN IF CNT4B8 THEN-小于则计数(j sh),等于8表明乘法运算已经结束 CNT4B=CNT4B+1; END IF; END IF;END PROCESS;PROCESS (CLK,CNT4B,START)BEGIN第二十二页,共一百九十九页。第6章 VHDL设计应用实例 IF START = 0 THEN IF

19、CNT4B8 THEN -乘法运算正在(zhngzi)进行 CLKOUT =CLK; ARIEND= 0; ELSE CLKOUT = 0; ARIEND= 1;-运算已经结束 END IF; ELSE CLKOUT =CLK; ARIEND= 0; END IF; END PROCESS;END ART;第二十三页,共一百九十九页。第6章 VHDL设计应用实例5) 8位乘法器的源程序MULTI8X8.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; -8位乘法器顶层(dn cn)设计ENTITY MULTI8X8 IS PORT(CLK:IN STD_

20、LOGIC; START:IN STD_LOGIC;-乘法启动信号,高电平复位与加载,低电平运算 A:IN STD_LOGIC_VECTOR(7 DOWNTO 0); -8位被乘数 B:IN STD_LOGIC_VECTOR(7 DOWNTO 0); -8位乘数 ARIEND:OUT STD_LOGIC; -乘法运算结束标志位 DOUT:OUT STD_LOGIC_VECTOR(15 DOWNTO 0);-16位乘积输出END MULTI8X8;第二十四页,共一百九十九页。第6章 VHDL设计应用实例ARCHITECTURE ART OF MULTI8X8 IS COMPONENT ARICT

21、L -待调用的乘法(chngf)控制器端口定义 PORT(CLK:IN STD_LOGIC;START:IN STD_LOGIC; CLKOUT:OUT STD_LOGIC;RSTALL:OUT STD_LOGIC; ARIEND:OUT STD_LOGIC);END COMPONENT;COMPONENT ANDARITH -待调用的控制与门端口定义 PORT(ABIN:IN STD_LOGIC; DIN:IN STD_LOGIC_VECTOR(7 DOWNTO 0); DOUT:OUT_STD_LOGIC_VECTOR( 7 DOWNTO 0) );END COMPONENT;COMPON

22、ENT ADDER8B -待调用的8位加法器端口定义 第二十五页,共一百九十九页。第6章 VHDL设计应用实例COMPONENT SREG8B -待调用(dioyng)的8位右移寄存器端口定义 COMPONENT REG16B -待调用的16右移寄存器端口定义 SIGNAL GNDINT:STD_LOGIC;SIGNAL INTCLK:STD_LOGIC;SIGNAL RSTALL:STD_LOGIC;SIGNAL QB:STD_LOGIC;SIGNAL ANDSD:STD_LOGIC_VECTOR(7 DOWNTO 0);SIGNAL DTBIN:STD_LOGIC_VECTOR(8 DOW

23、NTO 0);SIGNAL DTBOUT:STD_LOGIC_VECTOR(15 DOWNTO 0);BEGIN第二十六页,共一百九十九页。第6章 VHDL设计应用实例DOUT=DTBOUT;GNDINTCLK, START=START, CLKOUT=INTCLK, RSTALL=RSTALL, ARIEND=ARIEND); U2:SREG8B PORT MAP(CLK=INTCLK, LOAD=RSTALL. DIN=B, QB=QB);U3:ANDARITH PORT MAP(ABIN=QB,DIN=A,DOUT=ANDSD);U4:ADDER8B PORT MAP(CIN=GNDIN

24、T,A=DTBOUT(15 DOWNTO 8), B=ANDSD, S=DTBIN(7 DOWNTO 0),COUT =DTBIN(8);U5:REG16B PORT MAP(CLK =INTCLK,CLR=RSTALL, D=DTBIN, Q=DTBOUT);END ART;第二十七页,共一百九十九页。第6章 VHDL设计应用实例 3. 硬件逻辑验证硬件逻辑验证(ynzhng) 选择实验电路结构图NO.1,由5.2节的实验电路结构图NO.1和图6.2确定引脚的锁定。如乘法运算时钟CLK接CLOCK0,清零及启动运算信号START由键8 (PIO49)控制,乘数B7.0接PIO7PIO0(由键

25、2,键1输入8位二进制数),被乘数A7.0接PIO15PIO8(由键4,键3输入8位二进制数),乘积输出DOUT15.0接PIO31PIO16,乘法运算结束信号ARIEND接PIO39(D8)。第二十八页,共一百九十九页。第6章 VHDL设计应用实例 进行硬件验证时方法如下: 键2和键1分别输入乘数的高4位和低4位(输入值显示于数码2和数码1); 键4和键3分别输入被乘数的高4位和低4位(输入值显示于数码4和数码3); 乘法操作时钟信号输入接CLOCK0; 键8输入高电平时,乘积锁存器清零,乘数和被乘数数值加载,低电平时开始作乘法,8个脉冲(michng)后乘法结束,乘积显示于数码管85,高位

26、在左。 第二十九页,共一百九十九页。第6章 VHDL设计应用实例6.3 序列序列(xli)检测器的设计检测器的设计 1设计思路设计思路 序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,这在数字通信领域有广泛的应用。当序列检测器连续收到一组串行二进制码后,如果(rgu)这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将回到初始状态重新开始检测。如图6.3所示,当一串待检测的串行数据进入检测器后,

27、若此数在每一位的连续检测中都与预置的密码数相同,则输出“A”,否则仍然输出“B”。 第三十页,共一百九十九页。第6章 VHDL设计应用实例图6.3 8位序列(xli)检测器逻辑图CHKAB3.0D7.0CLRCLKDINCLKDINCLRD7.0AB3.0第三十一页,共一百九十九页。第6章 VHDL设计应用实例2VHDL源程序源程序LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY CHK IS PORT(DIN:IN STD_LOGIC; -串行输入数据位 CLK,CLR:IN STD_LOGIC; -工作(gngzu)时钟/复位信号 D:IN S

28、TD_LOGIC_VECTOR(7 DOWNTO 0);-8位待检测预置数 AB:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);-检测结果输出END CHK;ARCHITECTURE ART OF CHK IS 第三十二页,共一百九十九页。第6章 VHDL设计应用实例SIGNAL Q :INTEGER RANGE 0 TO 8;BEGINPROCESS ( CLK,CLR )BEGIN IF CLR= 1 THEN Q IF DIN =D(7) THEN Q= 1 ;ELSE Q IF DIN =D(6) THEN Q= 2 ;ELSE Q IF DIN =D(5) THE

29、N Q= 3 ;ELSE Q IF DIN =D(4) THEN Q= 4 ;ELSE Q IF DIN =D(3) THEN Q= 5 ;ELSE Q IF DIN =D(2) THEN Q= 6 ;ELSE Q IF DIN =D(1) THEN Q= 7 ;ELSE Q IF DIN =D(0) THEN Q= 8 ;ELSE Q Q=0;END IF ;第三十四页,共一百九十九页。第6章 VHDL设计应用实例END PROCESS;PROCESS(Q) -检测结果判断(pndun)输出BEGIN IF Q= 8 THEN AB= 1010; -序列数检测正确,输出“A” ELSE AB

30、= 1011; -序列数检测错误,输出 “B” END IF ; END PROCESS;END ART;第三十五页,共一百九十九页。第6章 VHDL设计应用实例 3硬件逻辑验证硬件逻辑验证 选择实验电路结构图NO.8,由5.2节的实验电路结构图NO.8和图6.3确定引脚的锁定(su dn)。待检测串行序列数输入DIN接PIO10(左移,最高位在前),清零信号CLR接PIO8,工作时钟CLK接PIO9,预置位密码D7.0接PIO7PIO0,指示输出AB3.0接PIO39PIO36(显示于数码管6)。第三十六页,共一百九十九页。第6章 VHDL设计应用实例 进行硬件验证时方法如下: 选择实验电路

31、结构图NO.8,按实验板“系统复位”键; 用键2和键1输入两位十六进制待测序列数; 利用键4和键3输入两位十六进制预置码; 按键(n jin)8,高电平初始化清零,低电平清零结束(平时数码6应显“B”); 按键(n jin)6(CLK)8次,这时若串行输入的8位二进制序列码与预置码相同,则数码7应从原来的“B”变成“A”,表示序列检测正确,否则仍为“B”。第三十七页,共一百九十九页。第6章 VHDL设计应用实例6.4 正负正负(zhn f)脉宽数控调制信号发生器的设计脉宽数控调制信号发生器的设计 1设计思路设计思路 图6.4 是脉宽数控调制信号(xnho)发生器逻辑图,此信号(xnho)发生器

32、是由两个完全相同的可自加载加法计数LCNT8组成的,它的输出信号(xnho)的高低电平脉宽可分别由两组8位预置数进行控制。第三十八页,共一百九十九页。第6章 VHDL设计应用实例图6.4 脉宽数控调制(tiozh)信号发生器逻辑图I2DQCLRNPRNVCCPSOUTLCNT8CAOD7.0LDCLKBACLKLCNT8CAOD7.0LDCLKU1U2LD1CAO1LD2CAO2PSINT第三十九页,共一百九十九页。第6章 VHDL设计应用实例 如果将初始值可预置的加法计数器的溢出信号作为本计数器的初始预置加载信号LD,则可构成计数初始值自加载方式的加法计数器,从而构成数控分频器。图6.4中D

33、触发器的一个重要功能(gngnng)就是均匀输出信号的占空比,提高驱动能力,这对驱动,诸如扬声器或电动机十分重要。第四十页,共一百九十九页。第6章 VHDL设计应用实例2VHDL源程序源程序1) 8位可自加载加法计数器的源程序LCNT8.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164,.ALL;ENTITY LCNT8 IS -8位可自加载加法计数器 PORT(CLK,LD:IN STD_LOGIC; -工作时钟(shzhng)/预置值加载信号 D:IN INTEGER RANGE 0 TO 255;-8位分频预置数 CAO:OUT STD_LOGIC); -计

34、数溢出输出END LCNT8;ARCHITECTURE ART OF LCNT8 IS SIGNAL COUNT:INTEGER RANGE 0 TO 255; -8位计数器设置 BEGIN PROCESS ( CLK )第四十一页,共一百九十九页。第6章 VHDL设计应用实例BEGIN IF CLKEVENT AND CLK= 1 THEN IF LD= 1 THEN COUNT=D; -LD为高电平时加载预置(y zh)数 ELSE COUNT=COUNT+1; -否则继续计数 END IF; END IF;END PROCESS;PROCESS (COUNT)BEGIN IF COUNT

35、=255 THEN CAO= 1; -计数满后,置于溢出位 ELSE CAOCLK,LD=LD1, D=A,CAO=CAO1); U2:LCNT8 PORT MAP(CLK=CLK,LD=LD2, D=B,CAO=CAO2);第四十四页,共一百九十九页。第6章 VHDL设计应用实例PROCESS(CAO1,CAO2)BEGIN IF CAO1= 1 THEN PSINT= 0; ELSIF CAO2 EVENT AND CAO2= 1 THEN PSINT=1; END IF; END PROCESS; LD1=NOT PSINT;LD2=PSINT;PSOUT=PSINT;END ART;第

36、四十五页,共一百九十九页。第6章 VHDL设计应用实例 3. 硬件逻辑验证硬件逻辑验证 选择实验电路结构图NO.1,由5.2节的实验电路结构图NO.1和图6.4确定引脚的锁定。输入时钟CLK接CLOCK0(用于发声时,接频率(pnl)65536 Hz);8位数控预置输入B7.0接PIO15PIO8,由键4和键3控制输入,输入值分别显示于数码管4和数码管3;另8位数控预置输入A7.0接PIO7PIO0,由键1和键2控制输入,输入值分别显示于数码管2和数码管1;输出PSOUT 接SPEAKER(对应1032E是第5引脚PIN5;对应EPF10K是第3引脚PIN3)。第四十六页,共一百九十九页。第6

37、章 VHDL设计应用实例 进行硬件验证时方法如下:通过键2和键1输入控制高电平信号脉宽的预置数(显示于数码管2和1);由键4和键3输入控制低电平信号脉宽的预置数(显示于数码管4和3);取待分频率F=12 MHz、6 MHz或3 MHz,通过短路(dunl)帽输入CLK9;频率输出可利用示波器观察波形随预置数的变化而变化的情况。在没有示波器时,“CLK”可接低频率信号,然后接通扬声器,通过声音音调的变化来了解输出频率的变化。第四十七页,共一百九十九页。第6章 VHDL设计应用实例6.5 数字数字(shz)频率计的设计频率计的设计 1. 设计思路设计思路 图6.5是8位十进制数字频率计的电路逻辑图

38、,它由一个测频控制(kngzh)信号发生器TESTCTL、8个有时钟使能的十进制计数器CNT10、一个32位锁存器REG32B组成。以下分别叙述频率计各逻辑模块的功能与设计方法。 第四十八页,共一百九十九页。第6章 VHDL设计应用实例图6.5 8位十进制数字(shz)频率计逻辑图SD31.0REG32BTESTCTLGNDFSINCLKDOUT31.0SD31.28SD27.24SD23.20SD19.16SD15.12SD11.8SD7.4SD3.0DOUT31.0DIN31.0LOADCLKCQ3.0CARRY_OUTENACLRCNT10CNT10CLKCQ3.0CARRY_OUTEN

39、ACLRCNT10CNT10CLKCQ3.0CARRY_OUTENACLRCNT10CNT10CLKCQ3.0CARRY_OUTENACLRCNT10CNT10CLKCQ3.0CARRY_OUTENACLRCNT10CNT10CLKCQ3.0CARRY_OUTENACLRCLKCQ3.0CARRY_OUTENACLRCNT10CLKCQ3.0CARRY_OUTENACLRLOADCLR_CNTTSTENRSTCLKU0U9U2U1U3U4U8U7U6U5SESCSLS1S2S3S4S5S6S7S8第四十九页,共一百九十九页。第6章 VHDL设计应用实例 1) 测频控制信号发生器设计 频率测量的

40、基本原理是计算每秒钟内待测信号的脉冲个数。这就要求TESTCTL的计数使能信号TSTEN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当TSTEN高电平时,允许计数;低电平时,停止计数,并保持其所计的数。在停止计数期间,首先需要一个锁存信号LOAD的上跳沿将计数器在前1秒钟的计数值(shz)锁存进32位锁存器REG32B中,并由外部的7段译码器译出并稳定显示。锁存信号之后,必须有一清零信号CLR_CNT对计数器进行清零,为下1秒钟的计数操作作准备。测频控制信号发生器的工作时序如图6.6所示。为了产生这个时序图,需首先建立一个由D触发器构成的二分频器,

41、在每次时钟CLK上沿到来时其值翻转。第五十页,共一百九十九页。第6章 VHDL设计应用实例 其中控制信号时钟CLK的频率取1 Hz,而信号TSTEN的脉宽恰好为1 s,可以用作闸门信号。此时,根据测频的时序要求,可得出信号LOAD和CLR_CNT的逻辑描述。由图6.6可见,在计数完成后,即计数使能信号TSTEN在1 s的高电平后,利用其反相值的上跳沿产生一个锁存信号LOAD,0.5 s后,CLR_CNT产生一个清零(qn ln)信号上跳沿。 高质量的测频控制信号发生器的设计十分重要,设计中要对其进行仔细的实时仿真(TIMING SIMULATION),防止可能产生的毛刺。第五十一页,共一百九十

42、九页。第6章 VHDL设计应用实例图6.6 测频控制信号(xnho)发生器工作时序I RSTI CLKO TSTENO LOADO CLR_CNT第五十二页,共一百九十九页。第6章 VHDL设计应用实例 2) 寄存器REG32B设计 设置锁存器的好处是,显示的数据稳定,不会由于周期性的清零信号而不断闪烁。若已有32位BCD码存在于此模块的输入口,在信号LOAD的上升沿后即被锁存到寄存器REG32B的内部,并由REG32B的输出端输出,然后由实验板上的7段译码器译成能在数码管上显示输出的相对(xingdu)应的数值。第五十三页,共一百九十九页。第6章 VHDL设计应用实例 3) 十进制计数器CN

43、T10的设计 如图6.5所示,此十进制计数器的特殊之处是,有一时钟使能输入端ENA,用于锁定(su dn)计数值。当高电平时计数允许,低电平时禁止计数。第五十四页,共一百九十九页。第6章 VHDL设计应用实例2. VHDL源程序源程序1) 有时钟使能的十进制计数器的源程序CNT10.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; -有时钟使能的十进制计数器ENTITY CNT10 ISPORT (CLK:IN STD_LOGIC; -计数时钟信号 CLR:IN STD_LOGIC; -清零信号 END:IN STD_LOGIC; -计数使能信号 CQ:

44、OUT INTEGER RANGE 0 TO 15;-4位计数结果(ji gu)输出 CARRY_OUT:OUT STD_LOGIC); -计数进位 END CNT10;ARCHITECTURE ART OF CNT10 IS 第五十五页,共一百九十九页。第6章 VHDL设计应用实例SIGNAL CQI :INTEGER RANGE 0 TO 15;BEGIN PROCESS(CLK,CLR,ENA) BEGIN IF CLR= 1 THEN CQI= 0; -计数器异步清零 ELSIF CLKEVENT AND CLK= 1 THEN IF ENA= 1 THEN IF CQI9 THEN

45、CQI=CQI+1; ELSE CQI=0;END IF; -等于(dngy)9,则计数器清零 END IF; END IF; END PROCESS; PROCESS (CQI) BEGIN IF CQI=9 THEN CARRY_OUT= 1; -进位输出 ELSE CARRY_OUT= 0;END IF; END PROCESS; CQ=CQI;END ART;第五十六页,共一百九十九页。第6章 VHDL设计应用实例2) 32位锁存器的源程序REG32B.VHDLIBRARY IEEE; -32位锁存器USE IEEE.STD_LOGIC_1164.ALL;ENTITY REG32B I

46、S PORT(LOAD:IN STD_LOGIC; DIN:IN STD_LOGIC_VECTOR(31 DOWNTO 0); DOUT:OUT STD_LOGEC_VECTOR(31 DOWNTO 0);END REG32B;ARCHITECTURE ART OF REG32B IS BEGINPROCESS ( LOAD, DIN )BEGINIF LOAD EVENT AND LOAD= 1 THEN DOUT=DIN; -锁存输入(shr)数据 END IF ; END PROCESS;END ART;第五十七页,共一百九十九页。第6章 VHDL设计应用实例3) 测频控制(kngzh)

47、信号发生器的源程序TESTCTL.VHD LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL; -测频控制信号发生器USE IEEE.STD_LOGIC_UNSIGNED.ALLENTITY TESTCTL IS PORT (CLK:IN STD_LOGIC; -1 Hz测频控制时钟 TSTEN:OUT STD_LOGIC; -计数器时钟使能 CLR_CNT:OUT STD_LOGIC; -计数器清零 LOAD:OUT STD_LOGIC); -输出锁存信号END TESTCTL;ARCHITECTURE ART OF TESTCTL IS SIGNAL Dvi2

48、CLK :STD_LOGIC; BEGIN第五十八页,共一百九十九页。第6章 VHDL设计应用实例PROCESS ( CLK )BEGINIF CLKEVENT AND CLK= 1 THEN -1 Hz时钟二分频Div2CLK=NOT Div2CLK;END IF ;END PROCESS;PROCESS ( CLK,Div2CLK )BEGIN IF CLK= 0 AND Div2CLK = 0 THEN -产生(chnshng)计数器清零信号 CLR_CNT= 1; ELSE CLR_CNT= 0 ; END IF; END PROCESS; LOAD=NOT Div2CLK; TSTE

49、NCLK,TSTEN=TSTEN, CLR_CNT=CLR_CNT,LOAD=LOAD);U1:CNT10 PORT MAP(CLK=FSIN,CLR=CLR_CNT,ENA=TSTEN, CQ=DIN (3 DOWNTO 0),CARRY_OUT=CARRY1);U2:CNT10 PORT MAP(CLK=CARRY1,CLR=CLR_CNT,ENA=TSTEN, CQ=DIN (7 DOWNTO 4),CARRY_OUT=CARRY2);U3:CNT10 PORT MAP(CLK=CARRY2,CLR=CLR_CNT,ENA=TSTEN, CQ=DIN (11 DOWNTO 8),CARR

50、Y_OUT=CARRY3);U4:CNT10 PORT MAP(CLK=CARRY3,CLR=CLR_CNT,ENA=TSTEN, CQ=DIN (15 DOWNTO 12),CARRY_OUT=CARRY4);U5:CNT10 PORT MAP(CLK=CARRY4,CLR=CLR_CNT,ENA=TSTEN,第六十二页,共一百九十九页。第6章 VHDL设计应用实例 CQ=DIN (19 DOWNTO 16),CARRY_OUT=CARRY5);U6:CNT10 PORT MAP(CLK=CARRY5,CLR=CLR_CNT,ENA=TSTEN, CQ=DIN (23 DOWNTO 20),

展开阅读全文
相关资源
相关搜索

当前位置:首页 > pptx模板 > 企业培训

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁