《数电第五版(阎石)第五章课后习题及答案ppt课件.pptx》由会员分享,可在线阅读,更多相关《数电第五版(阎石)第五章课后习题及答案ppt课件.pptx(27页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、第五章学习要点:1、不同电路结构触发器的动作特点;2、不同逻辑功能触发器的特性;【题题5.1】 画出图画出图P5.1由与非门组成的由与非门组成的SR锁存器输出端锁存器输出端Q,Q的的电压波形,输入端电压波形,输入端 , 的电压波形如图中所示。的电压波形如图中所示。解:见图A5.1.【题题5.4】图图P5.4所示为一个防抖动输出的开关电路。当拨动所示为一个防抖动输出的开关电路。当拨动开关开关S时,由于开关触点接通瞬间发生振颤时,由于开关触点接通瞬间发生振颤 , 和和 的电压波的电压波形如图中所示,试画出形如图中所示,试画出Q,Q端对应的电压波形。端对应的电压波形。解:见图A5.4.【题题5.5】
2、 在图在图P5.5电路中,若电路中,若CLK,S,R的电压波形如图中所的电压波形如图中所示,试画出示,试画出Q和和Q端与之对应的电压波形。假定触发器的初端与之对应的电压波形。假定触发器的初始状态为始状态为Q=0.解:见图A5.5.【题题5.7】若主从结构若主从结构SR触发器各输入端的电压波形如图触发器各输入端的电压波形如图P5.7中所给出,试画出中所给出,试画出Q,Q端对应的电压波形。设触发器的初始端对应的电压波形。设触发器的初始状态为状态为Q=0.解:根据SR触发器逻辑功能的定义和脉冲触发方式的动作特点(主从结构触发器属于脉冲触发方式),即可画出如图A5.7所示的输出电压波形图。【题题5.8
3、】 在脉冲触发在脉冲触发SR触发器电路中,若触发器电路中,若S,R,CLK 端的电压端的电压波形如图波形如图P5.8所示,试画出所示,试画出Q,Q端对应的电压波形。假定触端对应的电压波形。假定触发器的初始状态为发器的初始状态为Q=0.解:根据SR触发器逻辑功能的定义及脉冲触发方式的动作特点,即可画出图A5.8中Q和Q的电压波形。【题题5.9】 若主从结构若主从结构SR触发器的触发器的CLK,S,R, 各输入端电压波各输入端电压波形如图形如图P5.9所示,所示, =1,试画出,试画出Q,Q 端对应的电压波形。端对应的电压波形。解:根据SR触发器逻辑功能的定义及脉冲触发方式的动作特点,即可画出Q,
4、Q的电压波形,如图A5.9所示。【题题5.11】已知脉冲触发已知脉冲触发JK触发器输入端触发器输入端J,K和和CLK的电压波形的电压波形如图如图P5.11所示,试画出所示,试画出Q,Q端对应的电压波形。设触发器的端对应的电压波形。设触发器的初始状态为初始状态为Q=0.解:根据JK触发器逻辑功能的定义及脉冲触发的动作特点,画出的Q,Q端电压波形如图A5.11。题题5.12 若主从结构若主从结构JK触发器触发器CLK, , ,J,K端的电压波形如图端的电压波形如图P5.12所示,试画出所示,试画出Q,Q端对应的电压波形。端对应的电压波形。解:根据JK触发器逻辑功能的定义及脉冲触发方式的动作特点,画
5、出的Q,Q 端电压波形如图A5.12。【题题5.14】已知维持阻塞结构已知维持阻塞结构D触发器各输入端的电触发器各输入端的电压波形如图压波形如图P5.14所示,试画出所示,试画出Q,Q端对应的电压波形。端对应的电压波形。解:根据D触发器逻辑功能的定义及维持阻塞结构所具有的边沿触发方式,即可画出Q和Q的电压波形如图A5.14。【题题5.15】已知已知CMOS边沿触发方式边沿触发方式JK触发器各输入端触发器各输入端的电压波形如图的电压波形如图P5.15所示所示,试画出试画出Q,Q端对应的电压端对应的电压波形。波形。解:根据JK触发器逻辑功能的定义和边沿触发方式的动作特点,画出的Q,Q 端电压波形如
6、图A5.15。【题题5.18】设图设图P5.18中各触发器的初始状态皆为中各触发器的初始状态皆为Q=0,试画,试画出在出在CLK信号连续作用下各触发器输出端的电压波形信号连续作用下各触发器输出端的电压波形解:根据每个触发器的逻辑功能和触发方式,画出输出端Q的电压波形,如图A5.18。题题5.20 在图在图P5.20电路中已知输入信号电路中已知输入信号 的电压波形如图所的电压波形如图所示,试画出与之对应的输出电压示,试画出与之对应的输出电压 的波形。触发器为维持的波形。触发器为维持阻塞结构,初始状态为阻塞结构,初始状态为Q=0 。(提示:应考虑触发器和异或。(提示:应考虑触发器和异或门的传输延迟
7、时间。)门的传输延迟时间。)解:当 =0 ,Q=0时,异或门的输出 等于0. 变为高电平以后, 也变成高电平。因为 也是触发器的时钟输入端,所以经过触发器的延迟时间后,Q端被置为1状态;再经过异或门的传输延迟时间, 回到低电平。因此, 高电平持续时间等于触发器的传输延迟时间与异或门的传输延迟时间之和。 从高电平跳变成低电平以后电路的工作过程与上述过程类似。这样就得到了图A5.20的 电压波形。【题题5.21】 在图在图P5.21所示的主从所示的主从JK触发器电路中,触发器电路中,CLK 和和 A 的电压波形如图中所示,试画出的电压波形如图中所示,试画出 Q 端对应的电压波形。设触端对应的电压波形。设触发器的初始状态为发器的初始状态为 Q = 0.解:在CLK =1期间主从JK触发器的主触发器接收输入信号。若此期间出现 A = 1 的信号,则主从触发器被置1,在CLK变为低电平后,从触发器随之被置1,使输出为Q=1.而当CLK回到高电平以后与非门的输出变为低电平,于是又通过异步置0 端R将触发器置0.这样我们就得到了图A5.21的波形图。 利用这个电路可以监视在CLK=1期间A端是否有高电平信号输入。如果A端有高电平输入信号,则Q端给出一个正脉冲;如果A端没有输入信号,则Q端始终为0.