《2022年2022年计算机组成原理及汇编语言程序设计课后答案 .pdf》由会员分享,可在线阅读,更多相关《2022年2022年计算机组成原理及汇编语言程序设计课后答案 .pdf(6页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、如有帮助欢迎下载支持1 计算机组成原理与汇编语言程序设计作业答案第一章1、先编写程序,再由计算机将这些程序存储起来,然后就可以连续地、快速地执行程序,从而实现各种运算处理。2、(1) 、能在程序控制下自动连续地工作。(2) 、运算速度快。(3) 、运算精度高(4) 、具有很强的信息存储能力(5) 、通用性强,应用领域极其广泛3、(1) 、基本字长(2) 、数据通路宽度(3) 、运算速度(4) 、主存储器容量(5) 、外存容量(6) 、配置的外围设备及其性能(7) 、系统软件配置第二章1、十进制 42.25 BCD 码 01000010.00100101 4、二进制01001010.010101
2、11 八进制 113.256 十六进制 4B.57 6、原码补码(1) 00000000 00000000 (2) 10000000 10000000 (3) 0.1010000 0.1010000 (4) 1.1010000 1.0110000 (5) 00001010 00001010 (6) 10001010 11110110 8、原码1.0110 真值-0.0110 9、(1) 0.000000000000001 215(2) 0.111111111111111 1-215(3) 1.000000000000001 -215(4) 1.111111111111111 -(1-215)
3、12、01000010100101010000000000000000 15、 (1)1200H (2) A307H 1001H (3) 1200H 1002H (4) F03CH 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 6 页 - - - - - - - - - 如有帮助欢迎下载支持2 16、外设编址方法有两种(1)外围设备单独编址:为各I/O 接口中的有关寄存器分配I/O 端口地址,各设备有自己的接口,一个接口可占有若干个I/O 端口地址,其数目可以不同。(2
4、)外围设备与主存统一编址:将I/O 接口中的有关寄存器与主存单元统一编址,为它们分配统一的总线地址。第三章3、 (1)00110011 +)00101101 01100000 正溢(3) 11110011 +)11101101 11100000 无溢出4、 (1)00110011 -)00101101 00000110 无溢出6、 (2)结果为11000011 (步骤参看教材)7、 (1)商 1101 余数 0010 (步骤参看教材)11 、组合逻辑控制器是指产生控制信号即微命令的部件,是用组合逻辑线路来实现的。将机器指令分解为基本的微命令序列,用二进制代码表示这些微命令, 并编成微指令,多条
5、微指令再形成微程序, 采用微程序控制方式来产生微命令,相应的控制器称为微程序控制器组合逻辑控制器速度快,核心部分比较繁琐,零乱,设计效率较低,检查调试也比较困难, 很难修改与扩展。 微程序控制器速度慢设计效率较高,易于修改与扩展。第四章1、段寄存器 CS:存放当前代码段首址的高16位,即段基值。DS:用于存放当前数据段的段基值SS:存放当前堆栈段的段基值ES:存放当前附加段的段基值。指针寄存器 SP特定用于存放堆栈段中栈顶字单元相对堆栈段基址的偏移量。基址指针 BP 用于指向堆栈段内某一主存单元。变址指针 SI 和 DI 作为段内偏移量的组成部分。数据寄存器 AX ,BX,CX,DX 用以存放
6、 16 位数据指令指针 IP 提供下一条指令地址标志寄存器 FR 用来记录程序执行时的状态。3、 (1)10101011 +01010101=00000000 OF=0 ZF=1 SF=0 CF=1 4、地址数据002b0h 53h 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 6 页 - - - - - - - - - 如有帮助欢迎下载支持3 002b1h 2ch 002b2h 002b3h 0eh 002b4h 1fh 7、 (1) 0007 (2)3400 12、
7、原操作数目的操作数有效地址EA (1)立即数寻址寄存器寻址(2)直接寻址寄存器寻址DATA1 (3)寄存器寻址寄存器寻址(4)直接寻址寄存器寻址VAR1+2 (5)寄存器寻址寄存器间接寻址SI (6)立即数寻址基址寻址BX+ARRY (7)寄存器寻址直接寻址01FEH (8)寄存器寻址基址变址寻址BP+DI (9)基址变址寻址寄存器寻址BX+SI-19 (10)寄存器寻址(11)寄存器寻址14、CF=1 SF=0 AF=1 OF=0 ZF=0 17、(DS)=1200H (SI)=464H (AX)=6156H 18、 (AX)=0A1C6H CF=1 28、(1)LAHF OR AH,80H
8、 SAHF (2) MOV CL,4 ROR AL,CL 30、CISC 即复杂指令系统计算机RISC 即精简指令系统计算机31、 (1)大多数指令在一个机器周期内完成(2)采用 LOAD/STORE 结构(3)较少的指令数和寻址方式(4)固定的指令格式(5)面向寄存器的结构(6)硬不线控制逻辑(7)注重编译的优化第五章1, (1)-(6)正确(7) , (8)错误 原操作数与目的操作数类型不相符4、AX=1234H BL=34H 5、SI=7812H DS=0CD56H 8、AX=0 DX=5550H 11、AX=56D4H BX=0ADA8H CF=0 DATA2 内容 A887H 、34
9、ADH 23、AX=0308H 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 6 页 - - - - - - - - - 如有帮助欢迎下载支持4 AX=0008H CX=0CH 24、XOR AH,AL JZ ZERO 27、DATA SEGMENT DA_BY1 DB 6BH DA_BY2 DB 3 DUP(0) DATA ENDS STACK SEGMENT PARA STACK DW 20 DUP (?) STACK ENDS CODE SEGMENT ASSUM
10、E CS:CODE,DS:DATA,SS:STACK START:MOV AX,DATA MOV DS,AX MOV AL,DA_BY1 MOV BL,AL MOV CL,6 SHR BL,CL MOV DA_BY2,BL MOV BL,AL AND BL,00111000B MOV CL,3 SHR BL,CL MOV DA_BY2+1,BL AND AL,00000111B MOV DA_BY2+2,AL MOV AH,4CH INT 21H CODE ENDS END START 29、DATA SEGMENT 将教材内容抄下DATA ENDS STACK SEGMENT PARA ST
11、ACK DW 30 DUP(?) STACK ENDS CODE SEGMENT ASSUME CS:CODE,DS:DATA,SS:STACK START:MOV AX,DATA MOV DS,AX MOV CL,COUNT1 MOV CH,0 LEA SI,DA_WORD NEXT: MOV AX,SI 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4 页,共 6 页 - - - - - - - - - 如有帮助欢迎下载支持5 CMP AX,0 JG HIGH JL LOW I
12、NC COUT2+1 N1: INC SI INC SI LOOP NEXT MOV AH,4CH INT 21H HIGH: INC COUT2 JMP N1 LOW: INC COUT2+2 JMP N1 CODE ENDS END START 31、 (1)该程序的功能:将AL 中压缩的 BCD 码转换为十进制数(2) AL=36 第六章1、主存储器存放 CPU 当前需要执行的程序和需要处理的数据,以及驻留操作系统的核心部分。它能够由CPU 直接编程访问,由半导体存储芯片构成,采取随机存取方式,工作速度快,有一定存储容量。外存储器用来存放需联机保存, 但暂不使用的程序和数据, 不能由 C
13、PU 直接编程访问, 通常由磁盘、 磁带等磁表面存储器和光盘存储器构成,存取方式采用顺序存取或直接存取,工作速度较主存慢,存储容量大,价格低。高速缓冲存储器用来存放CPU 在最近一小段时间内要使用的程序和数据,用高速半导体存储器构成,采用随机存取方式,便于CPU 直接访问,速度要求很快,容量较小。2、 (1)存储容量(2)存取周期(3)读写时间(4)可靠性9,10 课堂已做第七章1、并行接口指,接口与系统总线之间,接口与外部设备之间均按并行方式传送数据。串行接口指接口与外部设备之间采取串行方式传送数据,接口与系统总线之间仍按并行方式进行传送。4、程序中断方式是指: CPU 在执行程序的过程中,
14、如果因出现某种事件而收到中断请求,则暂时停止现行程序的执行,转去执行一段中断服务程序,以处理该事件,并在处理完毕后自动恢复原程序的的执行。中断的特点:程序切换和随机性应用场合名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 6 页 - - - - - - - - - 如有帮助欢迎下载支持6 (1)处理中,低速 I/O 操作,实现主机与外设的并行工作(2)处理故障(3)进行实时处理(4)使用软中断(5)实现人机对话(6)实现多机通信6、中断向量指中断服务程序入口地址和服务程序
15、的状态字将各个中断服务程序的入口地址及其程序状态字集中存放在一张一维表格中,这张表称为中断向量表。访问中断向量表的存储器地址称为向量地址8、 (1)中断请求(2)中断判优与屏蔽(3)中断相应(4)中断处理11、 (1)初始化阶段:即CPU 在程序中对 DMA 控制器和接口进行初始化操作(2) DMA 传送阶段: DMA 请求, DMA 响应, DMA 传送(3) 善后处理阶段:采用中断方式作善后处理,由接口提出中断请求,CPU 响应后,执行中断处理程序。第八章1、输入设备:用来将外部的信息输入主机输出设备:用来将计算机的处理结果输出到外部外存储器:存储数据其它广义外部设备:专用设备11、以扫描
16、式键盘为例,在这种方式中,将各键连接成一个矩阵,即成N 行*M列,各键分别连接于某个行线与某个列线之间,通过软件扫描程序, 可判明按键位置(位置码、扫描码) ,再转换为按键编码。扫描的方法可通过行驱动电路,使各行线 I0-In 依次为 0(每次仅一根行线为0) ,每当某行为 0 时就读回各列线状态 C0-Cm,判断出各键的通断状态。若当Li=0 时 Cj=0,则说明位于第 I 生、第 J 列的键被按下,获得该键的位置码为(i,j) 。如果同时有两个以上的键被按下(称为重键),也能通过一启遍扫描全部识别出来。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 6 页 - - - - - - - - -