《2022年2022年计算机组成原理十套试题选择填空答案 .pdf》由会员分享,可在线阅读,更多相关《2022年2022年计算机组成原理十套试题选择填空答案 .pdf(16页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、本科生期末试卷(一)一、选择题(每小题1 分,共 15 分)1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(B )计算机。 A 并行 B 冯诺依曼 C 智能 D 串行2某机字长 32 位,其中 1位表示符号位。 若用定点整数表示, 则最小负整数为(A )。 A -(231-1) B -(230-1) C -(231+1) D -(230+1) 3以下有关运算器的描述,(C )是正确的。A 只做加法运算 B 只做算术运算C 算术运算与逻辑运算 D 只做逻辑运算4 EEPROM 是指( D)。 A 读写存储器 B 只读存储器 C 闪速存储器 D 电擦除可编程只读存储
2、器5常用的虚拟存储系统由(B )两级存储器组成,其中辅存是大容量的磁表面存储器。 A cache- 主存 B 主存- 辅存 C cache- 辅存 D 通用寄存器 -cache 6 RISC 访内指令中,操作数的物理位置一般安排在(D )。A 栈顶和次栈顶 B 两个主存单元C 一个主存单元和一个通用寄存器名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 16 页 - - - - - - - - - D 两个通用寄存器7当前的 CPU 由(B )组成。A 控制器 B 控制器、
3、运算器、 cache C 运算器、主存 D 控制器、 ALU 、主存8流水 CPU 是由一系列叫做“段”的处理部件组成。和具备m个并行部件的 CPU 相比,一个 m段流水 CPU的吞吐能力是(A )。A 具备同等水平 B 不具备同等水平C 小于前者 D 大于前者9在集中式总线仲裁中,(A )方式响应时间最快。 A 独立请求 B 计数器定时查询 C 菊花链10 CPU中跟踪指令后继地址的寄存器是(C )。 A 地址寄存器 B 指令计数器 C 程序计数器 D 指令寄存器11从信息流的传输速度来看,(A )系统工作效率最低。 A 单总线 B 双总线 C 三总线 D 多总线12单级中断系统中, CPU
4、 一旦响应中断,立即关闭(C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A 中断允许 B 中断请求 C 中断屏蔽 D DMA请求名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 16 页 - - - - - - - - - 13安腾处理机的典型指令格式为(C )位。 A 32 位 B 64 位 C 41 位 D 48 位14下面操作中应该由特权指令完成的是(B )。A 设置定时器的初值 B 从用户模式切换到管理员模式C 开定时器中断 D 关中
5、断15下列各项中,不属于安腾体系结构基本特征的是(D )。A 超长指令字 B 显式并行指令计算C 推断执行 D 超线程二、填空题(每小题2 分,共 20 分)1字符信息是符号数据,属于处理(非数值 )领域的问题,国际上采用的字符系统是七单位的(ASCII)码。2按 IEEE754标准,一个 32 位浮点数由符号位S (1 位)、阶码 E (8 位)、尾数 M (23 位)三个域组成。其中阶码E的值等于指数的真值(e )加上一个固定的偏移值(127 )。3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间 )并行技术,后者采用(时间)并行技术。4虚拟存储器分为页式、(段 )式、
6、(段页 )式三种。5安腾指令格式采用5 个字段:除了操作码( OP )字段和推断字段外,还有 3 个 7 位的(地址码 )字段,它们用于指定( 寄存器)2 个源操作数和1 个目标操作数的地址。6 CPU从内存取出一条指令并执行该指令的时间称为(指令周期),它常用若干个(CPU 机器周期)来表示。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 16 页 - - - - - - - - - 7安腾 CPU 中的主要寄存器除了128 个通用寄存器、 128个浮点寄存器、128
7、个应用寄存器、 1 个指令指针寄存器( 即程序计数器 )外,还有 64 个(1 位推断寄存器)和 8 个(64位分支寄存器)。8衡量总线性能的重要指标是 (总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(m/s)。9 DMA控制器按其结构, 分为(选择型 )DMA 控制器和(多路型)DMA控制器。前者适用于高速设备,后者适用于慢速设备。10 64 位处理机的两种典型体系结构是(英特尔 64 体系结构 )和( 安腾体系结构)。前者保持了与IA-32 的完全兼容,后者则是一种全新的体系结构本科生期末试卷(二)一、选择题(每小题1 分,共 15 分)1冯诺依曼机工作的基本方式的特点是(B
8、 )。A 多指令流单数据流B 按地址访问并顺序执行指令C 堆栈操作 D 存贮器按内容选择地址2在机器数(B )中,零的表示形式是唯一的。 A 原码 B 补码 C 移码 D 反码3在定点二进制运算器中,减法运算一般通过(D )来实现。A 原码运算的二进制减法器B 补码运算的二进制减法器C 原码运算的十进制加法器 D 补码运算的二进制加法器4某计算机字长 32 位,其存储容量为 256MB ,若按单字编址,它的寻址范围是(D )。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4 页,共
9、 16 页 - - - - - - - - - A 0 64MB B 0 32MB C 0 32M D 0 64M 5主存贮器和 CPU 之间增加 cache 的目的是(A )。A 解决 CPU和主存之间的速度匹配问题B 扩大主存贮器容量C 扩大 CPU中通用寄存器的数量 D 既扩大主存贮器容量,又扩大CPU 中通用寄存器的数量6单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C )。A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式7同步控制是(C )。A 只适用于 CPU 控制的方式B 只适用于外围设备控制的方式C 由统一时序信号控制的
10、方式 D 所有指令执行时间都相同的方式8描述 PCI 总线中基本概念不正确的句子是(C D )。A PCI 总线是一个与处理器无关的高速外围设备B PCI 总线的基本传输机制是猝发式传送C PCI 设备一定是主设备 D 系统中只允许有一条PCI 总线9 CRT的分辨率为 10241024像素,像素的颜色数为256,则刷新存储器的容量为(B )。 A 512KB B 1MB C 256KB D 2MB 10为了便于实现多级中断,保存现场信息最有效的办法是采用(B )。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 -
11、 - - - - - - 第 5 页,共 16 页 - - - - - - - - - A 通用寄存器 B 堆栈 C 存储器 D 外存11特权指令是由(C )执行的机器指令。 A 中断程序 B 用户程序 C 操作系统核心程序 D I/O 程序12虚拟存储技术主要解决存储器的(B )问题。 A 速度 B 扩大存储容量 C 成本 D 前三者兼顾13引入多道程序的目的在于(A )。A 充分利用 CPU ,减少等待 CPU 时间B 提高实时响应速度C 有利于代码共享,减少主辅存信息交换量 D 充分利用存储器14 64 位双核安腾处理机采用了(B )技术。 A 流水 B 时间并行 C 资源重复 D 流水
12、+资源重复15在安腾处理机中,控制推测技术主要用于解决(B )问题。A 中断服务B 与取数指令有关的控制相关C 与转移指令有关的控制相关 D 与存数指令有关的控制相关二、填空题(每小题2 分,共 20 分)1在计算机术语中,将ALU控制器和(运算器 )存储器合在一起称为(CPU )。2数的真值变成机器码可采用原码表示法,反码表示法,(补码 )表示法,(移码 )表示法。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 16 页 - - - - - - - - - 3广泛使用的
13、( 静态随机存储器 )和(动态随机存储器)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。4反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。5形成指令地址的方法称为指令寻址,通常是(顺序 )寻址,遇到转移指令时(跳跃 )寻址。6 CPU从(内存 )取出一条指令并执行这条指令的时间和称为(指令周期 )。7 RISC 指令系统的最大特点是:只有(取数 )指令和(存数 )指令访问存储器,其余指令的操作均在寄存器之间进行。8微型机的标准总线,从带宽132MB/S的 32 位(vesa )总线发展到 64位的(PCI )总线。9 IA-32 表示(英特尔 )公司的(
14、32 )位处理机体系结构。10安腾体系机构采用显示并行指令计算技术,在指令中设计了 (属性 )字段,用以指明哪些指令可以(并行 )执行。本科生期末试卷(三)一、选择题(每小题1 分,共 15 分)1下列数中最小的数是(A )。 A (101001)2 B (52)8 C (101001)BCD D (233)162某 DRAM 芯片,其存储容量为 512K8 位,该芯片的地址线和数据线的数目是(D )。 A 8 ,512 B 512 ,8 C 18 ,8 D 19 ,8 3在下面描述的汇编语言基本概念中,不正确的表述是(C )。A 对程序员的训练要求来说,需要硬件知识 B 汇编语言对机器的依赖
15、性高C 用汇编语言编写程序的难度比高级语言小名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 16 页 - - - - - - - - - D 汇编语言编写的程序执行速度比高级语言慢4交叉存储器实质上是一种多模块存储器,它用(C )方式执行多个独立的读写操作。 A 流水 B 资源重复 C 顺序 D 资源共享5寄存器间接寻址方式中,操作数在(B )。 A 通用寄存器 B 主存单元 C 程序计数器 D 堆栈6机器指令与微指令之间的关系是(A )。A 用若干条微指令实现一条机器指
16、令 B 用若干条机器指令实现一条微指令C 用一条微指令实现一条机器指令 D 用一条机器指令实现一条微指令7描述多媒体 CPU 基本概念中,不正确的是(D )。A 多媒体 CPU 是带有 MMX 技术的处理器 B MMX 是一种多媒体扩展结构C MMX 指令集是一种多指令流多数据流的并行处理指令 D 多媒体 CPU 是以超标量结构为基础的CISC机器8在集中式总线仲裁中,(A )方式对电路故障最敏感。 A 菊花链 B 独立请求 C 计数器定时查询9流水线中造成控制相关的原因是执行(A )指令而引起。 A 条件转移 B 访内 C 算逻 D 无条件转移10 PCI 总线是一个高带宽且与处理器无关的标
17、准总线。下面描述中不正确的是(B )。A 采用同步定时协议 B 采用分布式仲裁策略名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 8 页,共 16 页 - - - - - - - - - C 具有自动配置能力 D 适合于低成本的小系统11下面陈述中,不属于外围设备三个基本组成部分的是(D )。 A 存储介质 B 驱动装置 C 控制电路 D 计数器12中断处理过程中,(A )项是由硬件完成。 A 关中断 B 开中断 C 保存 CPU 现场 D 恢复 CPU 现场13 IEEE1394
18、是一种高速串行I/O 标准接口。以下选项中,(D )项不属于 IEEE1394的协议集。 A 业务层 B 链路层 C 物理层 D 串行总线管理14下面陈述中,(C )项属于存储管理部件MMU 的职能。 A 分区式存储管理 B 交换技术 C 分页技术15 64 位的安腾处理机设置了四类执行单元。下面陈述中,(D )项不属于安腾的执行单元。A 浮点执行单元 B 存储器执行单元 C 转移执行单元 D 定点执行单元二、填空题(每小题2 分,共 20 分)1定点 32 位字长的字,采用 2 的补码形式表示时, 一个字所能表示的整数范围是(-2 的 31 次方到 2 的 31 次方减 1)。2 IEEE7
19、54 标准规定的 64位浮点数格式中,符号位为1 位,阶码为 11 位,尾数为 52 位,则它能表示的最大规格化正数为(1023 )。3浮点加、减法运算的步骤是 ()、 ()、 ()、 ()、 ()。4某计算机字长 32 位,其存储容量为64MB ,若按字编址,它的存储系统的地址线至少需要(24 )条。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 9 页,共 16 页 - - - - - - - - - 5一个组相联映射的Cache ,有 128块,每组 4 块,主存共有 1638
20、4块,每块 64 个字,则主存地址共(20 )位,其中主存字块标记应为(9 )位,组地址应为(5 )位, Cache地址共(11 )位。6 CPU从主存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU 周期数 ),而后者又包含若干个(时钟周期)。7某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据, 并将其保存到主存缓冲区内。 该中断处理需要 X秒。 另一方面,缓冲区内每存储 N个数据,主程序就将其取出进行处理,这种处理需要 Y秒,因此该系统可以跟踪到每秒(N/(N*X+Y))次中断请求。8在计算机系统中,多个系统部件之间信息传送的公共通路称为
21、(总线 )。就其所传送信息的性质而言, 在公共通路上传送的信息包括 (地址)、(数据 )、( 控制信息)。9在虚存系统中,通常采用页表保护、段表保护和键保护方法实现(存储区域)保护。10安腾体系结构采用推测技术,利用(控制 )推测方法和(数据 )推测方法提高指令执行的并行度。本科生期末试卷(四)一、选择题(每小题1 分,共 15 分)1运算器的核心功能部件是(B )。 A 数据总线 B ALU C 状态条件寄存器 D 通用寄存器2某单片机字长 32 位,其存储容量为 4MB 。若按字编址,它的寻址范围是(A )。 A 1M B 4MB C 4M D 1MB 3某 SRAM 芯片,其容量为 1M
22、 8 位,除电源和接地端外,控制端有E和R/W# ,该芯片的管脚引出线数目是(B )。 A 20 B 28 C 30 D 32 4双端口存储器所以能进行高速读/ 写操作,是因为采用(D )。A 高速芯片 B 新型器件名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 10 页,共 16 页 - - - - - - - - - C 流水技术 D 两套相互独立的读写电路5单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用(C )。A 堆栈寻址方式 B 立即寻
23、址方式 C 隐含寻址方式 D 间接寻址方式6为确定下一条微指令的地址, 通常采用断定方式, 其基本思想是(C ) 。 A 用程序计数器 PC来产生后继微指令地址 B 用微程序计数器 PC来产生后继微指令地址 C 通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址 D 通过指令中指定一个专门字段来控制产生后继微指令地址7微程序控制器中,机器指令与微指令的关系是(B )。 A 每一条机器指令由一条微指令来执行 B 每一条机器指令由一段用微指令编成的微程序来解释执行 C 一段机器指令组成的程序可由一条微指令来执行 D 一条微指令由若干条机器指令组成8 CPU中跟踪指令后
24、继地址的寄存器是(B )。 A 地址寄存器 B 程序计数器 C 指令寄存器 D 通用寄存器9某寄存器中的数值为指令码,只有CPU 的(A )才能识别它。 A 指令译码器 B 判断程序 C 微指令 D 时序信号10为实现多级中断,保存现场信息最有效的方法是采用(B )。 A 通用寄存器 B 堆栈 C 主存 D 外存11采用 DMA 方式传送数据时,每传送一个数据,就要占用一个(C )的时间。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 11 页,共 16 页 - - - - - -
25、- - - A 指令周期 B 机器周期 C 存储周期 D 总线周期12将 IEEE1394串行标准接口与 SCSI并行标准接口进行比较, 指出下面陈述中不正确的项是(D )。A 前者数据传输率高B 前者数据传送的实时性好C 前者使用 6 芯电缆,体积小 D 前者不具有热插拔能力13下面陈述中,不属于虚存机制要解决的问题项是(D )。A 调度问题 B 地址映射问题C 替换与更新问题 D 扩大物理主存的存储容量和字长14进程从运行状态转入就绪状态的可能原因是(D )。A 被选中占有处理机时间B 等待某一事件发生C 等待的事件已发生 D 时间片已用完二、填空题(每小题2 分,共 20 分)1计算机系
26、统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级 )、一般机器级、操作系统级、 (汇编语言 )级、(高级语言 )级。2十进制数在计算机内有两种表示形式:(字符串 )形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。3一个定点数由符号位和数值域两部分组成。按小数点位置不同,定点数有(定点小数)和( 定点整数)两种表示方法。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 12 页,共 16 页 - - - - - - - -
27、 - 4对存储器的要求是容量大、 速度快、 成本低,为了解决这三方面的矛盾,计算机采用多级存储体系结构,即(高速缓冲存储器)、(主存储器)、(外存储器)。6一个较完善的指令系统,应当有(数据处理)、(数据存储)、(数据传送)、(程序控制)四大类指令。7机器指令对四种类型的数据进行操作。这四种数据类型包括(字符 )型数据、(数值 )型数据、(地址 )型数据、(逻辑 )型数据。8 CPU中保存当前正在执行的指令的寄存器是(指令寄存器),指示下一条指令地址的寄存器是(程序计数器),保存算术逻辑运算结果的寄存器是(数据缓冲寄存器)和(通用寄存器)。9虚存系统中,通常采用页表保护、段表保护和键保护以实现
28、(存储区域 )保护。本科生期末试卷(五)一、选择题(每小题1 分,共 15 分)1某机字长 64 位,1 位符号位, 63 位表示尾数,若用定点整数表示,则最大正整数位( A )。 A +(263-1) B +(264-1) C -(263-1) D -(264-1) 2请从下面浮点运算器中的描述中选出两个描述正确的句子(AC )。 A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。 B 阶码部件可实现加,减,乘,除四种运算。 C 阶码部件只进行阶码相加,相减和比较操作。 D 尾数部件只进行乘法和除法运算。3存储单元是指(B )。 A 存放 1 个二进制信息位的存储元 B 存
29、放 1 个机器字的所有存储元集合 C 存放 1 个字节的所有存储元集合名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 13 页,共 16 页 - - - - - - - - - D 存放 2 个字节的所有存储元集合4某机字长 32 位,存储容量 1MB ,若按字编址, 它的寻址范围是 (D )。 A 0 1M B 0 512KB C 0 56K D 0 256KB 5用于对某个寄存器中操作数的寻址方式为(C )。 A 直接 B 间接 C 寄存器直接 D 寄存器间接6程序控制类的指令功
30、能是(D )。A 进行算术运算和逻辑运算B 进行主存与 CPU之间的数据传送C 进行 CPU和 I/O 设备之间的数据传送 D 改变程序执行的顺序7指令周期是指(C )。A CPU从主存取出一条指令的时间B CPU执行一条指令的时间C CPU从主存取出一条指令加上执行一条指令的时间 D 时钟周期时间8描述当代流行总线结构中基本概念不正确的句子是( AC)。A 当代流行的总线不是标准总线B 当代总线结构中, CPU 和它私有的 cache 一起作为一个模块与总线相连 C 系统中允许有一个这样的CPU模块9 CRT的颜色为 256色,则刷新存储器每个单元的字长是(C )。 A 256 位 B 16
31、 位 C 8 位 D 7 位10发生中断请求的条件是(A )。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 14 页,共 16 页 - - - - - - - - - A 一条指令执行结束B 一次 I/O 操作结束C 机器内部发生故障 D 一次 DMA 操作结束11中断向量地址是(B )。A 子程序入口地址B 中断服务程序入口地址C 中断服务程序入口地址指示器 D 例行程序入口地址12 IEEE1394 所以能实现数据传送的实时性,是因为(A C )。A 除异步传送外,还提供同步传
32、送方式 B 提高了时钟频率C 除优先权仲裁外,还提供均等仲裁, 紧急仲裁两种总线仲裁方式 D 能够进行热插拔13直接映射 cache 的主要优点是实现简单。这种方式的主要缺点是(B )。A 它比其他 cache 映射方式价格更贵 B 如果使用中的 2 个或多个块映射到 cache 同一行,命中率则下降C 它的存取时间大于其它cache 映射方式 D cache 中的块数随着主存容量增大而线性增加14虚拟存储器中段页式存储管理方案的特性为(D )。A 空间浪费大,存储共享不易,存储保护容易,不能动态连接 B 空间浪费小,存储共享容易,存储保护不易,不能动态连接C 空间浪费大,存储共享不易,存储保
33、护容易,能动态连接名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 15 页,共 16 页 - - - - - - - - - D 空间浪费小,存储共享容易,存储保护容易,能动态连接15安腾处理机的指令格式中,操作数寻址采用(C )。 A R-R-S 型 B R-R-R 型 C R-S-S型 D S-S-S 型二、填空题(每小题2 分,共 20 分)2直接使用西文键盘输入汉字,进行处理,并显示打印汉字,要解决汉字的(汉字的输入编码)、(汉子内码)和(汉字字模码)三种不同用途的编码。3数
34、的真值变成机器码时有四种表示方法,即(原码 )表示法,(反码 )表示法,(补码 )表示法,(移码 )表示法。4主存储器的技术指标有(存储容量),(存取时间),( 存储周期),(存储器带宽)。5 cache 和主存构成了( 内存储器),全由(硬件 )来实现。6根据通道的工作方式,通道分为(选择 )通道和(多路 )通道两种类型。7SCSI是(并行 )I/O 标准接口, IEEE1394是(串行 )I/O 标准接口。9操作系统是计算机硬件资源管理器,其主要管理功能有 (处理机 )管理、(存储 )管理和(设备 )管理。10 安腾处理机采用 VLIW技术,编译器经过优化,将多条能并行执行的指令合并成一个具有(多个操作码)的超长指令字,控制多个独立的(功能部件 )同时工作。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 16 页,共 16 页 - - - - - - - - -