《2022年2022年计算机组成原理题附答案 .pdf》由会员分享,可在线阅读,更多相关《2022年2022年计算机组成原理题附答案 .pdf(20页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、计算机组成原理题解指南第一部分:简答题第一章计算机系统概论1说明计算机系统的层次结构。计算机系统可分为:微程序机器级,一般机器级 (或称机器语言级) ,操作系统级, 汇编语言级,高级语言级。第四章主存储器1主存储器的性能指标有哪些?含义是什么?存储器的性能指标主要是存储容量. 存储时间、存储周期和存储器带宽。在一个存储器中可以容纳的存储单元总数通常称为该存储器的存储容量。存取时间又称存储访问时间,是指从启动一次存储器操作到完成该操作所经历的时间。存储周期是指连续两次独立的存储器操作(如连续两次读操作)所需间隔的最小时间。存储器带宽是指存储器在单位时间中的数据传输速率。2DRAM 存储器为什么要
2、刷新?DRAM 存储器采用何种方式刷新?有哪几种常用的刷新方式?DRAM 存储元是通过栅极电容存储电荷来暂存信息。由于存储的信息电荷终究是有泄漏的,电荷数又不能像SRAM 存储元那样由电源经负载管来补充,时间一长,信息就会丢失。为此必须设法由外界按一定规律给栅极充电,按需要补给栅极电容的信息电荷,此过程叫“刷新”。DRAM 采用读出方式进行刷新。因为读出过程中恢复了存储单元的MOS 栅极电容电荷,并保持原单元的内容,所以读出过程就是再生过程。常用的刷新方式由三种:集中式、分散式、异步式。3什么是闪速存储器?它有哪些特点?闪速存储器是高密度、非易失性的读/ 写半导体存储器。从原理上看,它属于 R
3、OM 型存储器,但是它又可随机改写信息;从功能上看,它又相当于RAM ,所以传统ROM 与 RAM的定义和划分已失去意义。因而它是一种全新的存储器技术。闪速存储器的特点: (1)固有的非易失性, (2)廉价的高密度, (3)可直接执行,(4)固态性能。4请说明SRAM 的组成结构,与SRAM 相比, DRAM 在电路组成上有什么不同之处?SRAM 存储器由存储体、 读写电路、 地址译码电路、 控制电路组成, DRAM 还需要有动态刷新电路。第五章指令系统1在寄存器寄存器型,寄存器存储器型和存储器存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?寄存器 - 寄存器型执行
4、速度最快, 存储器 - 存储器型执行速度最慢。因为前者操作数在寄存器中,后者操作数在存储器中,而访问一次存储器所需的时间一般比访问一次寄存器所需时间长。2一个较完整的指令系统应包括哪几类指令?包括:数据传送指令、 算术运算指令、 逻辑运算指令、 程序控制指令、 输入输出指令、 堆栈指令、字符串指令、特权指令等。3什么叫指令?什么叫指令系统?指令就是要计算机执行某种操作的命令一台计算机中所有机器指令的集合,称为这台计算机的指令系统。第六章中央处理部件CPU 1指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据。时间上讲,取指令事件发生在“取指周期”,取数据事件发生在“执行周
5、期”。从空间上讲,从内存读出的指令流流向控制器(指令寄存器)。从内存读出的数据流流向运算器(通用寄存器)。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 20 页 - - - - - - - - - 2简述 CPU的主要功能。CPU主要有以下四方面的功能:(1) 指令控制程序的顺序控制,称为指令控制。(2) 操作控制 CPU 管理并产生由内存取出的每条指令的操作信号,把各种操作信号送往相应部件,从而控制这些部件按指令的要求进行动作。(3) 时间控制对各种操作实施时间上的控
6、制,称为时间控制。(4) 数据加工对数据进行算术运算和逻辑运算处理,完成数据的加工处理。1 3举出 CPU中 6 个主要寄存器的名称及功能。CPU有以下寄存器:(1) 指令寄存器(IR ) :用来保存当前正在执行的一条指令。(2) 程序计数器(PC) :用来确定下一条指令的地址。(3) 地址寄存器(AR) :用来保存当前CPU所访问的内存单元的地址。(4) 缓冲寄存器(DR ) :作为 CPU和内存、外部设备之间信息传送的中转站。 补偿 CPU和内存、外围设备之间在操作速度上的差别。 在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。(5) 通用寄存器(AC) :当运算器的算术逻辑单
7、元(ALU)执行全部算术和逻辑运算时,为ALU提供一个工作区。(6) 状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。除此之外, 还保存中断和系统工作状态等信息,以便使 CPU和系统能及时了解机器运行状态和程序运行状态。4比较水平微指令与垂直微指令的优缺点。(1) 水平型微指令并行操作能力强、效率高、灵活性强,垂直型微指令则较差。(2) 水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。(3) 由水平型微指令解释指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令正好相反。(4) 水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来
8、说比较容易掌握5什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何?指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间。机器周期也称为CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间)时钟周期是时钟频率的倒数,也可称为节拍脉冲或T周期,是处理操作的最基本单位。一个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成。6什么是RISC?RISC指令系统的特点是什么?RISC 是精简指令系统计算机,它有以下特点:(1) 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。(2) 指令长度固定,指令格式
9、种类少,寻址方式种类少。(3) 只有取数 / 存数指令访问存储器,其余指令的操作都在寄存器之间进行。(4) 大部分指令在一个机器周期内完成。(5)CPU 中通用寄存器数量相当多。(6) 以硬布线控制为主,不用或少用微指令码控制。(7) 一般用高级语言编程,特别重视编译优化工作,以减少程序执行时间。7什么是CISC?CISC指令系统的特点是什么?名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 20 页 - - - - - - - - - CISC 是复杂指令系统计算机的英文
10、缩写。其特点是:(1) 指令系统复杂庞大,指令数目一般多达2、3 百条。 (2)寻址方式多 (3)指令格式多 (4)指令字长不固定(5) 可访存指令不加限制 (6)各种指令使用频率相差很大(7) 各种指令执行时间相差很大 (8)大多数采用微程序控制器8什么叫指令?什么叫微指令?二者有什么关系?指令,即指机器指令。每一条指令可以完成一个独立的算术运算或逻辑运算操作。控制部件通过控制线向执行部件发出各种控制命令,通常把这种控制命令叫做微命令,而一组实现一定操作功能的微命令的组合,构成一条微指令。许多条微指令组成的序列构成了微程序,微程序则完成对指令的解释执行。第七章存储系统1什么是存储保护?通常采
11、用什么方法?当多个用户共享主存时,为使系统能正常工作,应防止由于一个用户程序出错而破坏其它用户的程序和系统软件,还要防止一个用户程序不合法的访问不是分给它的主存区域。为此, 系统提供存储保护。通常采2 用的方法是:存储区域保护和访问方式保护。第九章输入输出( I/O )设备1何谓 CRT的显示分辨率、灰度级?分辨率是指显示器所能表示的像素个数。像素越密,分辨率越高,图像越清晰。 分辨率取决于显像管荧光粉的粒度、荧光屏的尺寸和CRT电子束的聚焦能力。同时刷新存储器要有与显示像素数相对应的存储空间,用来存储每个像素的信息。灰度级是指黑白显示器中所显示的像素点的亮暗差别,在彩色显示器中则表现为颜色的
12、不同。灰度级越多,图像层次越清楚逼真。2什么是刷新存储器?其存储容量与什么因素有关?为了不断提供刷新图像的信号,必须把一帧图像信息存储在刷新存储器,也叫视频存储器。其存储容量由图像灰度级决定。分辨率越高,灰度级越多,刷新存储器容量越大。第十章输入输出( I/O )系统1外围设备的I/O 控制方式分哪几类?各具什么特点?外围设备的I/O 控制方式分类及特点:(1) 程序查询方式:CPU的操作和外围设备的操作能够同步,而且硬件结构比较简单(2) 程序中断方式:一般适用于随机出现的服务,且一旦提出要求应立即进行,节省了CPU的时间,但硬件结构相对复杂一些。(3) 直接内存访问(DMA )方式:数据传
13、输速度很高,传输速率仅受内存访问时间的限制。需更多硬件,适用于内存和高速外设之间大批交换数据的场合。(4) 通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了CPU的工作效率。(5) 外围处理机方式: 通道方式的进一步发展,基本上独立于主机工作,结果更接近一般处理机。2总线的一次信息传送过程大致分哪几个阶段?分五个阶段:请求总线、总线仲裁、寻址(目的地址)、信息传送、状态返回(或错误报告)。3一个计算机系统中的总线,大致分为哪几类?一个计算机系统中的总线分为三类:(1) 同一部件如CPU内部连接各寄存器及运算部件之间的总线,称为内部总线。(2) 同一台计算机系统的各部件,
14、如CPU 、内存、通道和各类I/O 接口间互相连接的总线,称为名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 20 页 - - - - - - - - - 系统总线。(3) 多台处理机之间互相连接的总线,称为多机系统总线。4说明总线结构对计算机系统性能的影响。(1)最大存储容量单总线系统中,最大内存容量必须小于由计算机字长所决定的可能的地址总线。双总线系统中,存储容量不会受到外围设备数量的影响(2)指令系统双总线系统,必须有专门的I/O 指令系统单总线系统,访问内存和I/
15、O 使用相同指令(3)吞吐量总线数量越多,吞吐能力越大5中断处理过程包括哪些操作步骤?中断处理过程如下:(1) 设备提出中断请求(2) 当一条指令执行结束时CPU响应中断(3)CPU 设置“中断屏蔽”标志,不再响应其它中断请求(4) 保存程序断点(PC )(5) 硬件识别中断源(转移到中断服务子程序入口地址)(6) 用软件方法保存CPU现场(7) 为设备服务3 (8) 恢复 CPU现场(9) “中断屏蔽”标志复位,以便接收其它设备中断请求(10) 返回主程序6画出中断处理过程的流程图。解:图如下:7中断接口中有哪些标志触发器?功能是什么?中断接口中有四个标志触发器:(1) 准备就绪的标志 (R
16、D ) : 一旦设备做好一次数据的接受或发送,便发出一个设备动作完毕信号,使 RD标志置“ 1” 。在中断方式中,该标志用作为中断源触发器,简称中断触发器。(2) 允许中断触发器(EI ) :可以用程序指令来置位。EI 为“ 1”时,某设备可以向CPU发出中断请求; EI 为“ 0”时,不能向CPU发出中断请求,这意味着某中断源的中断请求被禁止。设置EI标志的目的,就是通过软件来控制是否允许某设备发出中断请求。(3) 中断请求触发器(IR) :它暂存中断请求线上由设备发出的中断请求信号。当IR 标志为“ 1”时,表示设备发出了中断请求。(4) 中断屏蔽触发器(IM) :是 CPU是否受理中断或
17、批准中断的标志。IM 标志为“ 0”时, CPU可以受理外4 界的中断请求,反之,IM 标志为“ 1”时, CPU不受理外界的中断。还有一个称为工作触发器:(BS) :设备“忙”的标志,表示设备正在工作。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4 页,共 20 页 - - - - - - - - - 8CPU响应中断应具备哪些条件?(1) 在 CPU内部设置的中断允许触发器必须是开放的。(2) 外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(3) 外设
18、(接口)中断允许触发器必须为“1” ,这样才能把外设中断请求送至CPU 。(4) 当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断。9请说明程序查询方式与中断方式各自的特点。程序查询方式, 数据在 CPU和外围设备之间的传送完全靠计算机程序控制,优点是硬件结构比较简单,缺点是CPU效率低,中断方式是外围设备用来“主动”通知CPU ,准备输入输出的一种方法,它节省了CPU时间,但硬件结构相对复杂一些。10简要描述外设进行DMA操作的过程及DMA方式的主要优点。 (1)外设发出DMA 请求 (2)CPU响应请求, DMA控制器从CPU接管总线的控制 (3)由 DMA 控制器执行
19、数据传送操作 (4)向 CPU报告 DMA 操作结束 (5)主要优点是数据传送速度快第二部分:其他题型一、选择题:1、完整的计算机系统应包括。 A、运算器、存储器、控制器 B 、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统2、计算机系统中的存储器系统是指。 A、 RAM 存储器 B、ROM 存储器 C、主存储器 D、主存储器和外存储器3、至今为止,计算机中的所有信息仍以二进制方式表示的理由是。 A、节约元件 B、运算速度快 C、物理器件性能所致 D 、信息处理方便4、冯诺依曼机工作方式的基本特点是。 A、多指令流单数据流 B、按地址访问并顺序执行指令 C、堆栈操作 D、存储
20、器按内部选择地址5、某寄存器中的值有时是地址,因此只有计算机的才能识别它。 A、译码器 B 、判断程序 C 、指令 D 、时序信号6、50 年代,为了发挥的效率,提出了技术,从而发展了操作系统,通过它对进行管理和调度。 A、计算机,操作系统,计算机 B、计算,并行,算法 C、硬设备,多道程序,硬软资源 D 、硬设备,晶体管,计算机7、计算机硬件能直接执行的只有。 A、符号语言 B、机器语言 C 、机器语言和汇编语言 D 、汇编语言8、在机器数中,的零的表示形式是唯一的。 A、原码 B 、补码 C 、反码 D 、原码和反码9、针对 8 位二进制数,下列说法中正确的是。 A、 127 的补码为10
21、000000 B127 的反码等于0 的移码 C、 1 的移码等于127 的反码 D 、0 的补码等于1 的反码10、计算机系统中采用补码运算的目的是为了。 A、与手工运算方式保持一致 B、提高运算速度 C、简化计算机的设计 D、提高运算的精度名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 20 页 - - - - - - - - - 5 11、某机字长32 位,采用定点小数表示,符号位为1 位,尾数为31 位,则可表示的最大正小数为,最 小负小数为。31 32 31 3
22、1 A、 (2 1) B 、 (1 2) C 、 (1-2) +1 D、 (1 2) 1 12、某机字长32 位,采用定点整数表示,符号位为1 位,尾数为31 位,则可表示的最大正整数为, 最小负整数为。31-323031 A、+(2-1) B、-(1-2) C、+(2-1) D、-(2-1) 13、用 n1 位字长(其中1 位符号位)表示定点整数时,所能表示的数值范围是。n+1nn-1 A、0|N| 2-1 B、0|N| 2-1 C、0|N| 2-1 14、用 n1 位字长(其中1 位符号位)表示定点小数时,所能表示的数值范围是。 (n+1)-n-n+1 A、0|N| 1-2 B、0|N|
23、1-2 C、0|N| 1-2 15、定点 8 位字长的字,采用2 的的补码形式表示8 位二进制整数,可表示的数范围为。-127-127-128+127 A、-127 +127 B 、-2 2 C 、22 D 、-128 +127 16、IEEE754 标准规定的32 位浮点数格式中,符号位为1 位,阶码为8 位,尾数为23 位。则它所能表示的最大规格化正数为。23+12723+127 A、( 22) 2 B、( 12) 2 23+255 12723 C 、( 22) 2 D、22 17、 IEEE754 标准规定的64 位浮点数格式中,符号位为1 位,阶码为11 位,尾数为52 位。则它所能表
24、示的最小规格负数为。52-1023 52+1023 A、( 22) 2 B、( 22) 2 102452 2047 C、 12 D、( 12) 2 18、假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的码是。 A、 11001011 B 、 11010110 C 、11000001 D 、11001001 19、 若某数 x 的真值为 0.1010 , 在计算机中该数表示为1.0110 , 则该数所用的编码方法是码。 A、原 B 、补 C 、反 D、移20、长度相同但格式不同的2 种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为。
25、A、两者可表示的数的范围和精度相同 B、前者可表示的数的范围大但精度低 C、后者可表示的数的范围大且精度高 D、前者可表示的数的范围大且精度高21、在浮点数原码运算时,判定结果为规格化数的条件是。 A、阶的符号位与尾数的符号位不同 B 、尾数的符号位与最高数值位相同 C、尾数的符号位与最高数值位不同 D 、尾数的最高数值位为1 22、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是。 A、阶符与数符相同 B、阶符与数符相异 C、数符与尾数小数点后第1 位数字相异 D、数符与尾数小数点后第1 位数字相同23、运算器虽有许多部件组成,但核心部分是。 A、数据总线 B、算术逻辑运算单元 C、
26、多路开关 D、通用寄存器24、在定点二进制运算器中,减法运算一般通过来实现。 A、原码运算的二进制减法器 B 、补码运算的二进制减法器名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 20 页 - - - - - - - - - C、补码运算的十进制加法器 D 、补码运算的二进制加法器25、在定点运算器中,无论采用双符号位还是单符号位,必须有,它一般用来实现。 A、译码电路,与非门 B、编码电路,或非门 C、溢出判断电路,异或门 D、移位电路,与或非门26、下列说法中正确的
27、是。 A、采用变形补码进行加减法运算可以避免溢出6 B、只有定点数运算才有可能溢出,浮点数运算不会产生溢出 C、只有带符号数的运算才有可能产生溢出 D、只有将两个正数相加时才有可能产生溢出27、在定点数运算中产生溢出的原因是。 A、运算过程中最高位产生了进位或借位 B、参加运算的操作数超出了机器的表示范围 C、运算的结果超出了机器的表示范围 D、寄存器的位数太少,不得不舍弃最低有效位28、存储器是计算机系统中的记忆设备,它主要用来。 A、存放数据 B 、存放程序 C 、存放数据和程序 D 、存放微程序29、存储单元是指。 A、存放一个二进制信息位的存储元 B、存放一个机器字的所有存储元集合 C
28、、存放一个字节的所有存储元集合 D、存放两个字节的所有存储元集合30、计算机的存储器采用分级存储体系的主要目的是。 A、便于读写数据 B、减小机箱的体积 C、便于系统升级 D、解决存储容量、价格和存取速度之间的矛盾31、存储周期是指。 A、存储器的读出时间 B、存储器的写入时间 C、存储器进行连续读和写操作所允许的最短时间间隔 D、存储器进行连续写操作所允许的最短时间间隔32、和外存储器相比,内存储器的特点是。 A、容量大,速度快,成本低 B 、容量大,速度慢,成本高 C、容量小,速度快,成本高 D 、容量小,速度快,成本低33、某计算机字长16 位,它的存储容量64KB,若按字编址, 那么它
29、的寻址范围是。 A、 064K B、 032K C 、064KB D 、032KB 34、某 SRAM 芯片,其存储容量为64K16 位,该芯片的地址线和数据线数目为。 A、 64,16 B、16,64 C、 64,8 D、16,16 35、某 DRAM 芯片,其存储容量为512K8 位,该芯片的地址线和数据线数目为。 A、 8,512 B、512,8 C、 18,8 D、19,8 36、某机字长32 位,存储容量1MB ,若按字编址,它的寻址范围是。 A、 01M B 、0 512KB C 、0256K D 、 0256KB 37、某计算机字长32 位,其存储容量为4MB ,若按字编址,它的
30、寻址范围是。 A、 01M B 、0 4MB C 、 04M D 、01MB 38、某计算机字长32 位,其存储容量为4MB ,若按半字编址,它的寻址范围是。 A、 04MB B、02MB C 、02M D 、01MB 39、 某计算机字长为为32 位,其存储容量为16MB , 若按双字编址, 它的寻址范围是。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 20 页 - - - - - - - - - A、 016MB B 、 08M C 、08MB D 、016MB 4
31、0、 某 SRAM 芯片, 其容量为5128 位, 加上电源端和接地端,该芯片引出线的最小数目应为。 A、 23 B、25 C、50 D、19 41、相联存储器是按进行寻址的存储器。 A、地址指定方式 B、堆栈存取方式 C、内容指定方式 D、地址指定与堆栈存取方式结合42、主存储器和CPU之间增加cache 的目的是。 A、解决 CPU和主存之间的速度匹配问题 B 、扩大主存储器的容量 C、扩大 CPU中通用寄存器的数量 D、既扩大主存容量又扩大CPU通用寄存器数量43、采用虚拟存储器的主要目的是。7 A、提高主存储器的存取速度 B、扩大主存储器的存储空间,并能进行自动管理和调度 C、提高外存
32、储器的存取速度 D 、扩大外存储器的存储空间44、在虚拟存储器中,当程序在执行时,完成地址映射。 A、程序员 B、编译器 C、装入程序 D、操作系统45、下列说法中不正确的是。 A、每个程序的虚地址空间可以大于实地址空间,也可以小于实地址空间 B、多级存储体系由cache 、主存和虚拟存储器构成 C、 cache 和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理 D、当 cache 未命中时, CPU可以直接访问主存,而外存与CPU之间则没有直接通路46、虚拟段页式存储管理方案的特点为。 A、空间浪费大、存储共享不易、存储保护容易、不能动态连接 B、空间浪费小、存储共享容易、存储保护不
33、易、不能动态连接 C、空间浪费大、存储共享不易、存储保护容易、能动态连接 D、空间浪费小、存储共享容易、存储保护容易、能动态连接47、在 cache 的地址映射中,若主存中的任意一块均可映射到cache 内的任意一块的位置上,则这种方法称为。 A、全相联映射 B 、直接映射 C 、组相联映射 D 、混合映射48、指令系统中采用不同寻址方式的目的主要是。 A、实现存储程序和程序控制 B、缩短指令长度,扩大寻址空间,提高编程灵活性 C、可以直接访问外存 D、提供扩展操作码的可能并降低指令译码难度49、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一数常需采用。 A、堆栈寻址方
34、式 B、立即寻址方式 C、隐含寻址方式 D、间接寻址方式50、对某个寄存器中操作数的寻址方式称为寻址。 A、直接 B、间接 C 、寄存器 D、寄存器间接51、寄存器间接寻址方式中,操作数处在。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 8 页,共 20 页 - - - - - - - - - A、通用寄存器 B 、主存单元 C 、程序计数器 D 、堆栈52、变址寻址方式中,操作数的有效地址等于。 A、基值寄存器内容加上形式地址(位移量) B、堆栈指示器内容加上形式地址 C、变址寄
35、存器内容加上形式地址 D、程序计数器内容加上形式地址53、堆栈寻址方式中,设A为累加器, SP为堆栈指示器,Msp为 SP指示的栈顶单元,如果进栈操作的动作是:(A) Msp,(SP) 1SP,那么出栈操作的动作应为。 A、 (Msp) A,(SP)+1 SP B、(SP)+1 SP,(Msp) A C 、(SP) 1SP,(Msp) A D、(Msp) A,(SP) 1SP 54、程序控制类指令的功能是。 A、进行算术运算和逻辑运算 B、进行主存与CPU之间的数据传送 C、进行 CPU和 I/O 设备之间的数据传送 D 、改变程序执行的顺序55、运算型指令的寻址与转移性指令的寻址不同点在于。
36、 A、前者取操作数,后者决定程序转移地址 B、后者取操作数,前者决定程序转移地址 C、前者是短指令,后者是长指令 D、前者是长指令,后者是短指令8 56、指令的寻址方式有顺序和跳跃两种方式。采用跳跃寻址方式,可以实现。 A、堆栈寻址 B、程序的条件转移 C、程序的无条件转移 D 、程序的条件转移或无条件转移57、下列几项中,不符合RISC指令系统的特点是。 A、指令长度固定,指令种类少 B、寻址方式种类尽量减少,指令功能尽可能强 C、增加寄存器的数目,以尽量减少访存次数 D、选取使用频率最高的一些简单指令,以及很有用但不复杂的指令58、中央处理器是指。 A、运算器 B、控制器 C、运算器和控制
37、器 D、运算器,控制器和主存储器59、在 CPU中跟踪指令后继地址的寄存器是。 A、主存地址寄存器 B、程序计数器 C、指令寄存器 D、状态条件寄存器60、操作控制器的功能是。 A、产生时序信号 B、从主存取出一条指令 C、完成指令操作码译码 D、从主存取出指令,完成指令操作码,产生有关的操作控制信号61、指令周期是指。 A、 CPU从主存取出一条指令的时间 B 、CPU执行一条指令的时间 C、 CPU从主存取出一条指令加上执行这条指令的时间 D、时钟周期时间62、同步控制是。 A、只适用于CPU控制的方式 B 、只适用于外围设备控制的方式名师资料总结 - - -精品资料欢迎下载 - - -
38、- - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 9 页,共 20 页 - - - - - - - - - C、由统一时序信号控制的方式 D 、所有指令执行时间都相同的方式63、请在以下叙述中选出两个正确描述的句子。 A、同一个CPU周期中,可以并行执行的微操作叫相容性操作 B、同一个CPU周期中,不可以并行执行的微操作叫相容性微操作 C、同一个CPU周期中,可以并行执行的微操作叫相斥性微操作 D、同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作64、微程序控制器中,机器指令与微指令的关系是。 A、每一条机器指令由一个微指令来执行
39、 B、每一条机器指令由一段用微指令编成的微程序来解释执行 C、一段机器指令组成的程序可由一条微指令来执行 D、一条微指令由若干条机器指令组成65、为了确定下一条微指令的地址,通常采用断定方式,其基本思想是。 A、用程序计数器PC来产生后继续微指令地址PC来产生后继微指令地址B、用微程序计数器 C、通过微指令控制字段由设计者指定或者由设计者指定的差别字段控制产生后继微指令地址 D、通过指令中指定一个专门字段来控制产生后继微指令地址66、下面描述的RISC 机器基本概念中正确的句子是。 A、 RISC机器不一定是流水CPU B、RISC 机器一定是流水CPU C、 RISC机器有复杂的指令系统 D
40、 、CPU配备很少的通用寄存器67、描述流水CPU基本概念中正确的句子是。 A、流水 CPU是以空间并行性为原理构造的处理器 B、流水 CPU一定是 RISC 机器 C、流水 CPU一定是多媒体CPU 9 D、流水 CPU是一种非常经济而实用的时间重叠技术68、下列部件中不属于控制器的部件是。 A、指令寄存器 B、操作控制器 C 、程序计数器 D 、状态条件寄存器69、下列部件中不属于执行部件的是。 A、控制器 B、存储器 C、运算器 D、外围设备70、计算机操作的最小时间单位是。 A、时钟周期 B 、指令周期 C 、CPU周期 D 、微指令周期71、就微命令的编码方式而言,若微操作命令的个数
41、已确定,则。 A、直接表示法比编码表示法的微指令字长短 B、编码表示法比直接表示法的微指令字长短 C、编码表示法与直接表示法的的微指令字长相等 D、编码表示法与直接表示法的的微指令字长大小关系不确定72、正确说明中正确的是。 A、微程序控制方式和硬孙线控制方式相比较,前者可以使指令的执行速度更快PC取代 B、若采用微程序控制方式,则可以PC C、控制存储器可以用掩模ROM 、EPROM 或闪速存储器实现 D、指令周期也称为CPU周期73、下列各条中,不属于微指令结构设计所追求的目标的是。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - -
42、 - 名师精心整理 - - - - - - - 第 10 页,共 20 页 - - - - - - - - - A、提高微程序的执行速度 B、提高微程序设计的灵活性 C、缩短微指令的长度 D、增大控制存储器的容量74、计算机使用总线结构的主要优点是便于实于实现积木化,同时。 A、减少了信息传输量 B、提高了信息传输的速度 C、减少了信息传输线的条数75、系统总线中地址线的功用是。 A、用于选择主存单元 B、用于选择进行信息传输的设备 C、用于指定主存单元和I/O 设备接口电路的地址 D、用于传送主存物理地址和逻辑地址76、在的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O
43、指令。 A、单总线 B 、双总线 C 、三总线 D 、多种总线77、以 RS 232 为接口,进行7 位 ASCII 码字符传送,带有一位奇校验位和两位停止位,当波特率为 9600 波特时,字符传送率为。 A、 960 B 、873 C、1371 D、480 78、下列各项中,是同步传输的特点。 A、需要应答信号 B、各部件的存取时间比较接近 C、总线长度较长 D、总线周期长度可变79、计算机系统的输入输出接口是之间的交接界面。 A、 CPU与存储器 B、主机与外围设备 C、存储器与外围设备 D、CPU与系统总线80、计算机的外围设备是指。 A、输入 / 输出设备 B、外存设备 C、远程通信设
44、备 D、除了 CPU和内存以外的其它设备81、 CRT的分辨为10241024 像素,像素的颜色数为256,则刷新存储器的容量是。 A、 512KB B 、1MB C 、256KB D 、2MB 82、 CRT的颜色数为256 色,则刷新存储器每个单元的字长是。 A、 256 位 B、16 位 C 、 8 位 D、7 位83、具有自同步能力的磁记录方式是。 A、 NRZ B 、NRZ C 、PM D 、MFM 10 10 84、 MD光盘和 PC光盘是型光盘。 A、只读 B、一次 C、重写85、以下描述中基本概念正确的句子是。 A、硬盘转速高,存取速度快 B 、软盘转速快,存取速度快 C、硬盘
45、是接触式读写 D、软盘是浮动磁头读写86、下面关于计算机图形和图像的叙述中,正确的是。 A、图形比图像更适合表现类似于照片和绘画之类的有真实感的画面 B、一般说来图像比图形的数据量要少一些 C、图形比图像更容易编辑、修改 D、图像比图形更有用87、显示器的主要参数之一是分辨率,其含义为。 A、显示屏幕的水平和垂直扫描频率 B、显示屏幕上光栅的列数和行数名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 11 页,共 20 页 - - - - - - - - - C、可显示不同颜色的总数
46、D、同一幅画面允许显示不同颜色的最大数目88、下列各种操作的时间中,不属于活动头硬盘的存取访问时间的是。 A、寻道时间 B 、旋转延迟时间 C 、定位时间 D 、传送时间89、 中断发生时, 由硬件保护片更新程序计数器PC, 而不是由软件完成, 主要是为了。 A、能进入中断处理程序并能正确返回原程序 B 、节省内存 C、提高处理机的速度 D、使中断处理程序易于编制,不易出错90、中断向量地址是。 A、子程序入口地址 B、中断源服务程序入口地址 C、中断服务程序入口地址 D、中断返回地址91、在 I/O 设备、数据通道、时钟和软件这四项中,可能成为中断源的是。 A、 I/O 设备 B、I/O 设
47、备和数据通道 C、 I/O 设备、数据通道和时钟 D、 I/O 设备、数据通道、时钟和软件92、中断允许触发器用来。 A、表示外设是否提出了中断请求 B 、CPU是否响应了中断请求 C、 CPU是否正在进行中断处理 D、开放或关闭可屏蔽硬中断93、 硬中断服务程序结束返回断点时,程序末尾要安排一条指令IRET, 它的作用是。 A、构成中断结束命令 B、恢复断点信息并返回 C、转移到IRET 的下一条指令 D 、返回到断点处94、在采用DMA方式高速传输数据时,数据传送是。 A、在总线控制器发出的控制信号控制下完成的 B、在 DMA控制器本身发出的控制信号控制下完成的 C、由 CPU执行的程序完
48、成的 D、由 CPU响应硬中断处理完成的95、周期挪用方式常用于方式的 / 输入输出中。 A、 DMA B 、中断 C 、程序传送 D 、通道96、下列陈述中正确的是。 A、中断响应过程是由硬件和中断服务程序共同完成的 B、每条指令的执行过程中,每个总线周期要检查一次有无中断请求 C、检测有无DMA请求,一般安排在一条指令执行过程的末尾 D、中断服务程序的最后一条指令是无条件转移指令97、如果有多个中断同时发生,系统将根据中断优先级最高的中断请求。若要调整中断事件的响应次序,可以利用。 A、中断嵌套 B 、中断向量 C 、中断响应 D 、中断屏蔽98、通道程序是由组成。11 A、 I/O 指令
49、 B 、通道指令(通道控制) C 、通道状态字99、通道对CPU的请求形式是。 A、自陷 B、中断 C 、通道命令 D 、跳转指令100、CPU对通道的请求形式是。 A、自陷 B、中断 C 、通道命令 D 、 I/O 指令答案: 1.D 2.D 3.C 4.B 5.C 6.C 7.B 8.B 9.B 10.C 11.C D 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 12 页,共 20 页 - - - - - - - - - 12. AD 13.B 14.B 15.D 16.A
50、17.C 18.D 19.B 20.B 21.D 22.C 23.B 24.D 25.C 26.D 27.C 28.C 29.B 30.D 31.C 32.C 33.B 34.D 35.D 36.C 37.A 38.C 39.B 40.D 41.C 42.A 43.B 44.D 45.B 46.D 47.A 48.B 49.C 50.C 51.B 52.C 53.B 54.D 55.A 56.D 57.B 58.C 59.B 60.D 61.C 62.C 63.A,D 64.B 65.C 66.B 67.D 68.D 69.A 70.A 71.B 72.C 73.D 74.C 75.C 76.