《2022年威盛ASIC笔试题及心得.docx》由会员分享,可在线阅读,更多相关《2022年威盛ASIC笔试题及心得.docx(6页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、2022年威盛ASIC笔试题及心得 威盛ASIC笔试题及心得 1、用给出的一些门电路,搭出表达式output=en_try? ennomask : en这一表达式 entry,en,nomask是输入 2、给出电路,将时钟域1的脉冲传到时钟域2,两个时钟域的关系 3、给出三分频的电路 4、用pmos和nmos表示FABCD(表达式与原题有点出入,记不清了,也许就这个意思) 5、两段verilog程序,推断哪一段会产生latch,并修改 6、给出了电路图,问在做DFT测试时可能产生什么问题,并修改 7、给了张电路图,是功放与D触发器相连,问如何削减功耗(这个我一点都不懂) 8、触发器S1、组合电
2、路C1、触发器S2、组合电路C2依次相连,问的是时延、时钟等之间的 关系(是不是要考虑hold,setup时间呢?) 9、这个实在想不出了:( 10、用方块表示cpu,硬盘,显卡,南桥(iobridge),北桥(memory bridge),usb限制 器,键盘,内存,画出计算机的结构。 11、关于计算机内存页面管理的东西,画图示意虚拟地址与物理地址的关系,简洁介绍块 表 可怜我都不会做 贴贴题目积攒一下rp,祝xdjm们好运 先说说题目吧 第一题:给你一堆逻辑门再给你一个逻辑表达式,让你用这些门实现这个表达式 其次题:关于时钟域的,要求把一个时钟域中的信号传递到另外一个时钟域中 第三题:画出
3、三分频1:1的电路图 第四题:用pmos和nmos搭出一个表达式,表达式中只有与和或 第五题:两个verilog代码,问哪个编译的时候会产生latch,如何修改才能去掉 第六题:给你个逻辑电路图,问会有什么问题,该如何修改 第七题:给一个电路图,问如何修改才能使功耗最低,但功能不变 第八题:给一个电路图,两个flipflop,两个逻辑门窜联,输出信号反馈回来 已知门的延时和flip-flop所加时钟的skew 问正常工作的时钟须要满意什么条件 第九题:遗忘了,谁补充一下吧 第十题:画出计算机体系结构简图 第十一题:问的使关于虚拟内存和物理内存 再说说感受: 1、我硕士做一些数字电路的设计和仿真
4、,用VHDL多一些,这个职位和我硕士的工作不是 很 对口,但是上海没有逻辑的职位,因此就申了这个 2、via严峻鄙视VHDL,写代码的读代码的全部是verilog 3、该职位要求有比较扎实的数字电路学问 4、要求对个人计算机的结构和原理有肯定的相识 5、题目比较有针对性,应当是针对他们工作的须要,因此只要有一部分会做就可以了, 好累啊 要面两次, 第一次是技术面试,有些技术问题, 不过我看去面我的都是win ce的行家,被我一句话把他们关于wince的问题都噎回去 了 _ 只好问windows的,关于进程通讯,进程访问空间,.很明显他们对windows知道 的也不多, 其次次是一个以前做过re
5、search的,不知道现在干吗, 最终谈了一下我什么时候可以上班,我说是明年4月确定可以。(哪个sb说3月可以)我 抓紧说明。 待遇,about 7k 通知日期:12月 等通知吧 说心里话,那儿的办公环境好郁闷, 我还以为via在漕河痉 今年威盛笔试题目或许不是很难,但是最终我竟没做完(logic部分),感觉题目考察问题 很全面,考察的是基础和阅历。没有阅历和基础,想答好这套题不简单,也让我懂得,想 进名企不是那么简单的! 我把我能记起来的题目跟大家共享,不全面的希望补充: 1. 仲裁器的两种模式算法。设计一个有三个设备的仲裁机制,画图说明,可以用自然语言 。(有点基础,依据阅历能写就多写 呵
6、呵) 2. 序列检测。输出脉冲。(这个题目是最简洁的,被我考虑困难了,竟用了35分钟,555 555。题目没看细致啊!而且卷面勾勾改改,郁闷中) 3.可限制信号检测机制,一个组合逻辑,就是与非门、或非门的一个组合逻辑。依据图示 ,写出一组输入信号,和预期输出信号。(这个题目比较简洁。) 4. 两头分别是一个触发器,中间是个组合逻辑,依据延迟,确定系统最大频率。并考虑当 延迟分别是mindelay和maxdelay时我们要考虑的关键时序问题。(前者我考虑的是建立时 间和保持时间是否满意时序要求,后者我考虑组合逻辑延时问题,并说明可以用流水线解 决。不肯定对或者全面,大家探讨)。 6.有关fifo
7、的问题。给出波形,考查fifo的概念。以及fifo数据宽度分别为64bits和128b its时的层数。(此题假如设计过fifo估计就比较简洁了,我凭感觉做的答案,就不写了, 免得大家见笑啊 呵呵) 做完以上的题目时,我就剩下非常钟了,第七题和第十题都是英文的,估计我看懂也要用 5分钟,爽性不做了,呵呵!哪位大侠做了,就想想,发个贴子。 回忆这次笔试经验,我安排时间缺乏阅历,时间弄得很惊慌。打算也不够充分,看 到以往的笔试题,感觉比较简洁,等我亲自上考场。才发觉不是那么回事。进入威盛,对 于我来说或许成为泡影,但我信任自己仍旧有机会! 相关时间:xx-10-29 威盛笔试整得象高考一样,全国1
8、3个城市同时起先考,上下午分别针对北京,上海, 杭州三个研发中心考了3场。我报了北京和上海的.三个职位,考了两场,做了3套题目 。 上午9点的是北京Logic Design 职位的一场,一共11道题,这个放在后面介绍北京via 的时候再述,这篇集中讲via s3。下午1点考上海研发中心,考了前端ASIC Design 和 Verification两套题目: 前端ASICdesign: 1。new_wr_en = entry ? no_mashwr_en : wr_en,要求用给出的6个门实现这一逻 辑。 2。时钟域1到时钟域2传递脉冲IN。1,2间相位不定,脉冲IN远小于1的时钟周期 不会。
9、3。1:1占空比的三分频。 4。用pmos和nmos搭电路,Z= AB|CD. 5。给两段代码,问哪个有latch,消退之 6。给了个电路图,问dft时会不会有问题,如何改之 7。一个en限制输入新值或保持的DFF电路,要求修改其为一个降低功耗的实现,保持 功能不变。 8。给出2个DFF叫2个组合逻辑的电路,已知clk skew和组合逻辑延时,给出hold time 满意的公式和电路最大频率。 9.。a+b+c+d, 设计电路使之最快,第一问是a,b,c,d延迟相同,其次问是a延迟最大 10。画出CPUmemoryAGP北桥bridge,加南桥bridge硬盘USB键盘的框图 。 11。虚拟地
10、址到物理地址的转换,TLB概念 比上午的简洁,时间也富裕,73min做完,除了其次道没看明白就写了一点相关的东 西外,其他都应当对了。 做完第一套题发觉原来还有verification的题,接着做之: 1。verilog实现两分频。 2。 3。两段verilog initial代码,一个是用= 一个是用<=的,画波形。 4。 5。松散结构和紧密结构计算机系统?没看懂题目 6。cache映射策略及其优劣。 VIA笔试-Asic部分 1。一个四级的Mux,其中其次级信号为关键信号 如何改善timing 2. 一个状态机的题目用verilog实现 不过这个状态机话的实在比较差很简单误会的 3.
11、 卡诺图写出逻辑表达使. 4. 用逻辑们画出D触发器 5. 给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出确定最大时钟的因素同时给出表达式 6。c语言实现统计某个cell在某.v文件调用的次数(这个题目真bt) 7 cache的主要部分什么的 8 Asic的design flow. 【威盛ASIC笔试题及心得】 第6页 共6页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页