《微机原理课后题答案(5-7章)_1.docx》由会员分享,可在线阅读,更多相关《微机原理课后题答案(5-7章)_1.docx(21页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、微机原理课后题答案(5-7章)第5章存储器系统一、选择题1下列B不是半导体存储器芯片的性能指标。A.存储容量B.存储构造C.集成度D.最大存储时间2高速缓存由B构成。A.SRAMB.DRAMC.EPROMD.硬磁盘3由2K1bit的芯片组成容量为4K8bit的存储器需要D个存储芯片。A.2B.8C.32D.164安排2764芯片内第一个单元的地址是1000H,则该芯片的最末单元的地址是D。A.1FFFHB.17FFHC.27FFHD.2FFFH5一片容量为8KB的存储芯片,若用其组成1MB内存,需C片。A.120B.124C.128D.1326外存储器包括ABEF。A.软磁盘B.磁带C.SRA
2、MD.BIOSE.硬磁盘F.光盘7在多级存储体系构造中,Cache-主存构造主要用于解决D的问题。A.主存容量缺乏B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配8动态RAM的特点之一是BD。A.能永久保存存入的信息B.需要刷新电路C.不需要刷新电路D.存取速度高于静态RAM二、填空题1.在分层次的存储系统中,存取速度最快、靠CPU近期且打交道最多的是Cache存储器,它是由DRAM类型的芯片构成,而主存储器则是由SRAM类型的芯片构成。2将存储器与系统相连的译码片选方式有线选法、部分地址译码法和全地址译码法。3若存储空间的首地址为1000H,存储容量为1K8、2K
3、8、4K8H和8K8的存储器所对应的末地址分别为13FFH、17FFH、1FFFH和2FFFH。4微机系统中存储器通常被视为Cache、主存、辅存三级构造。三、综合题1某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。答:存储区总的单元数为:63FFH3000H13400H,故总容量13KB。计算方法:若直接用十六进制表示,则总容量3*163+4*162/1024;若将地址表示成二进制,则总容量213B212B210B;2下列图为SRAM6116芯片与8088系统总线的连接图。1写出6116芯片的存储容量;2分析每片6116所占的内存地址范围。答:16116芯片的存储容量
4、是2k*8bit2第一片6116的内存地址范围是F1000HF17FFH第二片6116的内存地址范围是F1800HF1FFFH3利用6264芯片,在8088系统总线上实现20000H23FFFH的内存区域,试画出连接电路图。答:4如下图,IBMPC/XT计算机扩展槽上与存储器连接的总线信号为20根地址线A19A0,8根数据线D7D0以及存储器读写信号MEMR和MEMW。使用这些信号扩展1片2725632K8EPROM和1片6225632K8RAM。要求EPROM的起始地址为C8000H,RAM紧随其后,使用74LS13838译码器,采用全地址译码方式。1。2写出各片存储器的地址范围。答:地址范
5、围27512:C8000CFFFFH,62512:D0000HD7FFFH5设某系统中的数据总线宽度为8bit,地址总线宽度为16bit。若采用4K4的RAM芯片组成16KB的存储系统。问:1共需多少片4K4的RAM芯片?这些芯片应分成多少组?每组多少片?答:共需8片RAM芯片,分成4组,每组2片。2该存储系统至少需要多少根地址总线?其中多少根低位地址线用于片内自A9A8A7A6A5A4A3A2A1A0D6D5D4D3D2D1D0D7MEMRMEMWA9A8A7A6A5A4A3A2A1A0D6D5D4D3D2D1D0D7MEMRMEMW选译码?答:至少需要14根地址总线,其中12根低位地址线用
6、于片内自选。3设该存储系统从0000H开场占用一段连续地址空间,试给出每组芯片占用的地址范围。答:00000FFFH10001FFFH20002FFFH30003FFFH第6章输入输出与中断技术一、单项选择题18086CPU在执行INAL,DX指令时,DX寄存器的内容输出到A上。A.地址总线B.数据总线C.存储器D.寄存器2在CPU与外设进行数据传送时,下列C方式可提高系统的工作效率。A.无条件传送B.查询传送C.中断传送D.前三项均可3外部设备的端口包括ABC。A.数据端口B.状态端口C.控制端口D.写保护口4CPU在数据线上传输的信息可能是ABC。A.数据B.状态C.命令D.模拟量5PC/
7、XT机对I/O端口的寻址方式有AF。A.端口直接寻址B.寄存器寻址C.基址寻址D.变址寻址E.寄存器相对寻址F.DX间接寻址6PC机在和I/O端口输入输出数据时,I/O数据须经AE传送。A.ALB.BLC.CLD.DLE.AXF.BXG.CXH.DX7程序查询I/O的流程总是按B的次序完成一个字符的传输。A.写数据端口,读/写控制端口B.读状态端口,读/写数据端口C.写控制端口,读/写状态端口D.随I/O接口的详细要求而定。8在CPU与外设之间设计接口电路的目的主要有ABCD。A.解决驱动能力问题B.控制数据传输速度C.完成数据形式转换D.负责CPU与外设的联络98086CPU工作在总线请求方
8、式时,会让出D。A.地址总线B.数据总线C.地址和数据总线D.地址、数据和控制总线10CPU响应INTR引脚上来的中断请求的条件之一是B。A.IF=0B.IF=1C.TF=0D.TF=111断点中断的中断类型码是C。A.1B.2C.3D.412执行指令IRET后弹出堆栈的寄存器先后顺序为B。A.CS、IP、FlagsB.IP、CS、FlagsC.Flags、CS、IPD.Flags、IP、CS13若8259A工作在优先级自动循环方式,则IRQ4的中断请求被响应并且服务完毕后,优先权最高的中断源是B。A.IRQ3B.IRQ5C.IRQ0D.IRQ414PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ6的中断类型码是B。A.75HB.76HC.70HD.1D8H